0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

這款FPGA滿足了網(wǎng)絡(luò)邊緣應(yīng)用的所有剛需

454398 ? 來源:alpha007 ? 作者:alpha007 ? 2022-12-12 16:47 ? 次閱讀

隨著工業(yè)自動(dòng)化5G 等技術(shù)的發(fā)展,開發(fā)人員開始尋求為網(wǎng)絡(luò)邊緣應(yīng)用添加處理和互連功能。為了順應(yīng)這種趨勢(shì),這些器件需要采用支持 PCIe 和千兆以太網(wǎng)等常見接口的低功耗處理硬件。設(shè)備開發(fā)人員還需要易于使用、統(tǒng)一的開發(fā)平臺(tái),提供將產(chǎn)品快速推向市場(chǎng)所需的硬件、軟件和 IP。為了滿足市場(chǎng)需求,萊迪思推出了全新 Lattice Certus-NX 系列 FPGA。

這些意味著萊迪思在新產(chǎn)品開發(fā)戰(zhàn)略的指導(dǎo)下僅用六個(gè)月就發(fā)布了第二款產(chǎn)品系列,Lattice Nexus 是業(yè)界首個(gè)基于 28 nm FD-SOI 工藝的低功耗 FPGA 技術(shù)平臺(tái),而 Certus-NX 器件是在該平臺(tái)上開發(fā)的第二款 FPGA 系列產(chǎn)品。

萊迪思現(xiàn)場(chǎng)技術(shù)支持總監(jiān)蒲小雙介紹,“該系列器件在通用 FPGA 市場(chǎng)上擁有領(lǐng)先的 IO 密度,每平方毫米的 IO 密度最高可達(dá)同類 FPGA 競(jìng)品的兩倍。Certus-NX FPGA 擁有卓越的低功耗、小尺寸、高可靠性和瞬時(shí)啟動(dòng)等特性,支持高速 PCI Express(PCIe)和千兆以太網(wǎng)接口,可實(shí)現(xiàn)數(shù)據(jù)協(xié)同處理、信號(hào)橋接和系統(tǒng)控制?!?/p>

密度增大,安全性更高

對(duì)比發(fā)現(xiàn),新產(chǎn)品和上一代產(chǎn)品都是在 28nm FD-SOI 工藝平臺(tái)上打造的,都有 DSP 模塊,都分為 17K、40K 兩類,兩者到底有哪些區(qū)別? 蒲小雙解釋,“從整體來看,兩代產(chǎn)品都基于 28nm FD-SOI 工藝制造,最大的差別是,Certus-NX 沒有 MIPI hardcore,這是為了增加 I/O 的數(shù)量,達(dá)到 195 個(gè) IO,在小封裝中,每平方毫米增加 I/O 對(duì)細(xì)分市場(chǎng)的客戶是有益的,這是我們?cè)谕茝V上一代產(chǎn)品時(shí)發(fā)現(xiàn)的;另外一個(gè)區(qū)別是,在安全認(rèn)證方面,為了保護(hù)器件的位流免于未經(jīng)授權(quán)的訪問 / 更改 / 復(fù)制,Certus-NX FPGA 支持 AES-256 加密和領(lǐng)先的 ECDSA 認(rèn)證,可在設(shè)備的整個(gè)生命周期內(nèi)提供保護(hù),而第一代產(chǎn)品沒有 ECSDA 模塊。Certus-NX 系列 FPGA 設(shè)有 17K 和 40K 兩種邏輯單元,都是比較小的 FPGA。一般來說,在邊緣配置高邏輯 FPGA,功耗也會(huì)相應(yīng)增加,因此用戶在選擇方案時(shí)需要折中,設(shè)計(jì)者要在純 FPGA 方案、MCU+FPGA 方案、DSP+FPGA 方案中篩選,做到性能和功耗的平衡。

由于手機(jī)出貨量很大,現(xiàn)在的大部分傳感器都采用 MIPI 接口,第一代產(chǎn)品具有 MIPI 接口,因此側(cè)重嵌入式視覺應(yīng)用,如今 MIPI CS 接口變成了很多 AP、DSP、MCU 的標(biāo)準(zhǔn)接口。FPGA 更多是作為協(xié)處理器,需要接口與主處理器連在一起,第二代產(chǎn)品支持高速 PCI Express(PCIe),面向從自動(dòng)化工業(yè)設(shè)備中的數(shù)據(jù)處理到通信基礎(chǔ)設(shè)施中的系統(tǒng)管理等一系列應(yīng)用。

滿足用戶“小尺寸、低功耗”的剛需

Certus-NX FPGA 的尺寸縮小多達(dá) 3 倍,可以在 36 平米內(nèi)實(shí)現(xiàn)完整的 PCIe 解決方案。即便是使用 Certus-NX FPGA 系列的最小封裝,其每平方毫米 I/O 密度仍是同類 FPGA 競(jìng)品的兩倍,為橋接應(yīng)用提供更大的設(shè)計(jì)靈活性和強(qiáng)大的支持;IO 連接更可靠,其中 1.5 Gbps 差分 IO,性能超過競(jìng)品 FPGA 最高可達(dá) 70%。蒲小雙解釋,“我們的差分 I/O 可以運(yùn)行到 1.5Gbps,競(jìng)爭(zhēng)對(duì)手的同類產(chǎn)品運(yùn)行到 1.25Gbps,因此比競(jìng)爭(zhēng)對(duì)手高 70%?!边€支持 5 Gbps PCIe、1.5 Gbps SGMII 和 1066 Mbps DDR3,開發(fā)人員可以在 Certus-NX 開發(fā)板上測(cè)試這些 IP 模塊,快速實(shí)現(xiàn)在 Certus-NX FPGA 目標(biāo)應(yīng)用上常用的接口。

另外,功耗降低多達(dá) 4 倍,Certus-NX FPGA 的可編程基體偏壓功能可根據(jù)用戶的應(yīng)用需求,可選擇高性能或低功耗工作模式。與同類 FPGA 相比,該系列器件的功耗可降低多達(dá) 4 倍。關(guān)于功耗的降低,蒲小雙解釋,“主要是 FD-SOI 帶來的,F(xiàn)D-SOI 技術(shù)原來是針對(duì) IoT 推出的,在邊緣應(yīng)用中用戶希望功耗更低,它的漏電流很小?!?/p>

Certus-NX FPGA 的啟動(dòng)時(shí)間幾乎是瞬時(shí)啟動(dòng),全新器件還通過 SPI 存儲(chǔ)器實(shí)現(xiàn)超快的器件配置,其速度最該可達(dá)同類 FPGA 競(jìng)品的 12 倍。單個(gè) I/O 配置只需 3 ms,整個(gè)器件啟動(dòng)時(shí)間僅為 8-14 ms(取決于器件大?。?。為什么配置時(shí)間可以大幅度縮減?除了工藝以外,每個(gè)產(chǎn)品的設(shè)計(jì)方法、加載方法都不一樣,對(duì)于傳統(tǒng) FPGA 來說,一般都是在外面加一個(gè) SPI Flash,傳統(tǒng) FPGA 的快慢往往決定于 SPI 能跑多快。以前 FPGA 最快能運(yùn)行到 50Mbps,現(xiàn)在的新 SPI Flash 可以達(dá)到 130M。而且原來的 SPI 是單通道運(yùn)行,現(xiàn)在可以是四個(gè)通道,叫 QSPI。如果你能支持 QSPI 那么寬的數(shù)據(jù),在加載或者相應(yīng)的 FPGA 設(shè)計(jì)時(shí),就要把數(shù)據(jù)通道打通,讓配置時(shí)間縮短?,F(xiàn)在用戶對(duì)器件性能要求越來越高,外面提供 SPI Flash 有好處,在芯片內(nèi)部專門配置快速設(shè)計(jì)也有優(yōu)勢(shì)。

高可靠性和易用性兼得

對(duì)于安全性要求極高的工業(yè)和汽車應(yīng)用而言,可靠的性能至關(guān)重要。這些應(yīng)用中的器件必須達(dá)到預(yù)期的性能,以避免對(duì)人員和財(cái)產(chǎn)造成損害。Certus-NX FPGA 的抗軟錯(cuò)誤率(SER)性能最高為同類 FPGA 的 100 倍,Certus-NX FPGA 為工業(yè)溫度級(jí)器件,它還支持片上 ECC 和 SEC。

對(duì)于工業(yè)和汽車的總線支持,蒲小雙表示,常用汽車總線稱之為 CANBus 總線,因?yàn)?CANBus 總線不是特別快,萊迪思提供 IP 支持。另外,高速數(shù)據(jù)傳輸總線分為工業(yè)以太網(wǎng)和 FTPLink3,車載采用較多。其優(yōu)勢(shì)是單對(duì)線的速率很高,可以達(dá)到 1.4G、2G,主要傳輸視頻圖像,也可以做雙向,但是因?yàn)槭撬接袇f(xié)議,cable 和芯片都很貴。MIPI 是汽車領(lǐng)域的一個(gè)公開組織,MIPI 現(xiàn)在在推 A-PHY 標(biāo)準(zhǔn),以后 FPGA 和處理器都會(huì)帶有 A-PHY,因?yàn)?A-PHY 基本上可以取代其它的產(chǎn)品。我們的產(chǎn)品可以用于車載,例如,帶 MIPI CSI 的 AP,基本 1-2 個(gè)可以用到汽車上。未來,汽車上的攝像頭會(huì)越來越多,包括環(huán)式、前式、后式等,這些 MIPI 都要連接,還要傳輸回來。我們的產(chǎn)品可以發(fā)揮橋梁作用,還可以提供 ISP 圖像處理的功能?!?/p>

另外,Certus-NX FPGA 支持易于使用的 LatticeRadiant 軟件,提供了統(tǒng)一的 FPGA 設(shè)計(jì)環(huán)境,集成了優(yōu)秀的工具和功能,可幫助用戶快速高效地開發(fā)應(yīng)用,用戶基本上在 10 分鐘內(nèi)的流程里面就可以學(xué)會(huì)整個(gè)系統(tǒng)開發(fā)的過程,非常易學(xué)。

審核編輯黃昊宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1625

    文章

    21624

    瀏覽量

    601245
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    邊緣計(jì)算的技術(shù)挑戰(zhàn)與解決方案

    它們?cè)谔幚泶笠?guī)模數(shù)據(jù)或復(fù)雜計(jì)算任務(wù)時(shí)的能力。 網(wǎng)絡(luò)帶寬和延遲 邊緣節(jié)點(diǎn)通常位于網(wǎng)絡(luò)邊緣網(wǎng)絡(luò)帶寬和延遲可能限制
    的頭像 發(fā)表于 10-24 14:36 ?296次閱讀

    邊緣計(jì)算對(duì)網(wǎng)絡(luò)延遲的影響

    邊緣計(jì)算對(duì)網(wǎng)絡(luò)延遲的影響是顯著的,它主要通過以下幾種方式降低網(wǎng)絡(luò)延遲: 一、縮短數(shù)據(jù)傳輸距離 在傳統(tǒng)的云計(jì)算架構(gòu)中,數(shù)據(jù)需要通過網(wǎng)絡(luò)傳輸?shù)竭h(yuǎn)離用戶的云端服務(wù)器進(jìn)行處理,這種長(zhǎng)距離的傳輸
    的頭像 發(fā)表于 10-24 14:25 ?292次閱讀

    智能邊緣放大招!英特爾舉辦2024網(wǎng)絡(luò)邊緣計(jì)算行業(yè)大會(huì),邊緣AI創(chuàng)新助力多元化應(yīng)用

    今日,第十七屆英特爾網(wǎng)絡(luò)邊緣計(jì)算行業(yè)大會(huì)在天津舉行,超過400位生態(tài)伙伴和客戶代表齊聚一堂,與英特爾共同探討邊緣AI的未來發(fā)展趨勢(shì),并介紹眾多基于英特爾
    的頭像 發(fā)表于 07-25 09:10 ?2919次閱讀
    智能<b class='flag-5'>邊緣</b>放大招!英特爾舉辦2024<b class='flag-5'>網(wǎng)絡(luò)</b>與<b class='flag-5'>邊緣</b>計(jì)算行業(yè)大會(huì),<b class='flag-5'>邊緣</b>AI創(chuàng)新助力多元化應(yīng)用

    FPGA在深度神經(jīng)網(wǎng)絡(luò)中的應(yīng)用

    、低功耗等特點(diǎn),逐漸成為深度神經(jīng)網(wǎng)絡(luò)邊緣計(jì)算和設(shè)備端推理的重要硬件平臺(tái)。本文將詳細(xì)探討FPGA在深度神經(jīng)網(wǎng)絡(luò)中的應(yīng)用,包括其優(yōu)勢(shì)、設(shè)計(jì)流程、關(guān)鍵技術(shù)以及實(shí)際應(yīng)用案例。
    的頭像 發(fā)表于 07-24 10:42 ?528次閱讀

    FPGA實(shí)現(xiàn)LeNet-5卷積神經(jīng)網(wǎng)絡(luò)

    ,利用 FPGA 實(shí)現(xiàn)神經(jīng)網(wǎng)絡(luò)成為了一種高效、低功耗的解決方案,特別適合于邊緣計(jì)算和嵌入式系統(tǒng)。本文將詳細(xì)介紹如何使用 FPGA 實(shí)現(xiàn) LeNet-5
    的頭像 發(fā)表于 07-11 10:27 ?1942次閱讀

    電路中貼片電容滿足哪些要求?

    [貼片電容]電路中貼片電容滿足哪些要求?貼片電容必要滿足兩個(gè)要求,一個(gè)是容量需求,另一個(gè)是ESR需求。也就是說一個(gè)0.1uF的電容退耦成果大約不如兩個(gè)0.01uF電容成果好。 而且,0.01uF
    的頭像 發(fā)表于 07-10 13:58 ?238次閱讀
    電路中貼片電容<b class='flag-5'>需</b><b class='flag-5'>滿足</b>哪些要求?

    邊緣計(jì)算與智能化網(wǎng)絡(luò)的結(jié)合可以實(shí)現(xiàn)以下哪些優(yōu)勢(shì)

    邊緣計(jì)算與智能化網(wǎng)絡(luò)的結(jié)合是一種新興的技術(shù)趨勢(shì),它通過將計(jì)算能力從中心化的數(shù)據(jù)中心遷移到網(wǎng)絡(luò)邊緣,實(shí)現(xiàn)對(duì)數(shù)據(jù)的快速處理和智能分析。這種結(jié)合
    的頭像 發(fā)表于 07-05 14:45 ?641次閱讀

    基于FPGA的實(shí)時(shí)邊緣檢測(cè)系統(tǒng)設(shè)計(jì),Sobel圖像邊緣檢測(cè),FPGA圖像處理

    摘要 :本文設(shè)計(jì)一種 基于 FPGA 的實(shí)時(shí)邊緣檢測(cè)系統(tǒng) ,使用OV5640 攝像頭模塊獲取實(shí)時(shí)的視頻圖像數(shù)據(jù),提取圖像邊緣信息并通過 VGA顯示。
    發(fā)表于 05-24 07:45

    邊緣計(jì)算網(wǎng)關(guān)是什么?有什么作用

    在數(shù)字化時(shí)代,信息的傳輸與處理變得愈發(fā)重要,而其中的關(guān)鍵節(jié)點(diǎn)之一便是邊緣計(jì)算網(wǎng)關(guān)。這一先進(jìn)的網(wǎng)絡(luò)設(shè)備,不僅擴(kuò)展云端功能至本地邊緣設(shè)備,還使得邊緣
    的頭像 發(fā)表于 04-16 15:25 ?3312次閱讀
    <b class='flag-5'>邊緣</b>計(jì)算網(wǎng)關(guān)是什么?有什么作用

    安科瑞邊緣計(jì)算網(wǎng)關(guān)在電網(wǎng)中的應(yīng)用

    摘要: 隨著5G網(wǎng)絡(luò)技術(shù)的發(fā)展,基于5G的邊緣計(jì)算技術(shù)得到廣泛關(guān)注。業(yè)務(wù)需求和網(wǎng)絡(luò)升級(jí)進(jìn)一步驅(qū)動(dòng)了邊緣計(jì)算的發(fā)展[1]。云計(jì)算能力不足,不能滿足
    的頭像 發(fā)表于 03-15 09:21 ?639次閱讀
    安科瑞<b class='flag-5'>邊緣</b>計(jì)算網(wǎng)關(guān)在電網(wǎng)中的應(yīng)用

    AMD進(jìn)軍低成本FPGA市場(chǎng),滿足邊緣應(yīng)用需求

    雖然賽靈思主攻高端FPGA市場(chǎng),但其對(duì)低成本FPGA市場(chǎng)的投入也不容小覷。此次發(fā)布的Spartan UltraScale+正是AMD進(jìn)軍低成本FPGA市場(chǎng)的重要戰(zhàn)術(shù)。
    的頭像 發(fā)表于 03-10 10:06 ?1021次閱讀

    邊緣計(jì)算網(wǎng)關(guān)與邊緣計(jì)算的融合之道

    隨著物聯(lián)網(wǎng)、大數(shù)據(jù)和人工智能的飛速發(fā)展,數(shù)據(jù)處理和分析的需求呈現(xiàn)出爆炸式增長(zhǎng)。傳統(tǒng)的中心化數(shù)據(jù)處理模式已難以滿足實(shí)時(shí)性、低延遲和高帶寬的需求,邊緣計(jì)算應(yīng)運(yùn)而生,成為解決這一難題的關(guān)鍵技術(shù)。而邊緣計(jì)算
    的頭像 發(fā)表于 02-26 16:29 ?418次閱讀
    <b class='flag-5'>邊緣</b>計(jì)算網(wǎng)關(guān)與<b class='flag-5'>邊緣</b>計(jì)算的融合之道

    萊迪思與英偉達(dá)達(dá)成合作,旨在優(yōu)化傳感器與網(wǎng)絡(luò)邊緣AI計(jì)算應(yīng)用

    該開源參考板采用了萊迪思低功耗、低延遲FPGA和英偉達(dá)Orin平臺(tái)的集成解決方案,以滿足醫(yī)療保健、機(jī)器人和嵌入式視覺等高性能邊緣AI應(yīng)用程序?qū)B接各種傳感器和接口、設(shè)計(jì)可擴(kuò)展性和低延遲的需求。
    的頭像 發(fā)表于 12-07 15:32 ?1136次閱讀

    Canny雙閾值邊緣檢測(cè)和弱邊緣連接詳解

    在上一篇FPGA圖像處理--Canny邊緣檢測(cè)(一)里介紹Canny邊緣檢測(cè)的NMS計(jì)算,這里就介紹一下雙閾值邊緣檢測(cè)和弱
    的頭像 發(fā)表于 11-18 17:07 ?2347次閱讀

    fpga是什么?看完你就明白

    硬件設(shè)計(jì)變得更加高效和便捷,為各行各業(yè)的創(chuàng)新提供有力支撐。相信隨著技術(shù)的不斷進(jìn)步,FPGA將繼續(xù)演化和發(fā)展,并為硬件設(shè)計(jì)帶來更多的可能性。 (文章來源:網(wǎng)絡(luò)
    發(fā)表于 11-13 15:43