0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA其實(shí)很簡(jiǎn)單?看完這篇文章你就明白了

454398 ? 2023-02-02 14:43 ? 次閱讀

FPGA 是一堆晶體管,你可以把它們連接(wire up)起來(lái)做出任何你想要的電路。它就像一個(gè)納米級(jí)面包板。使用 FPGA 就像芯片流片,但是你只需要買這一張芯片就可以搭建不一樣的設(shè)計(jì),作為交換,你需要付出一些效率上的代價(jià)。

從字面上講這種說(shuō)法并不對(duì),因?yàn)槟悴⒉恍枰剡B(rewire)FPGA,它實(shí)際上是一個(gè)通過(guò)路由網(wǎng)絡(luò)(routing network)連接的查找表 2D 網(wǎng)格,以及一些算術(shù)單元和內(nèi)存。FPGA 可以模擬任意電路,但它們實(shí)際上只是在模仿,就像軟件電路仿真器模擬電路一樣。這個(gè)答案不恰當(dāng)?shù)牡胤皆谟?,它過(guò)分簡(jiǎn)化了人們實(shí)際使用 FPGA 的方式。接下來(lái)的兩個(gè)定義能更好地描述 FPGA。

電路模擬是 FPGA 的經(jīng)典主流用例,這也是 FPGA 最早出現(xiàn)的原因。FPGA 的關(guān)鍵在于硬件設(shè)計(jì)是用 HDL 形式編碼的,而且買一些便宜的硬件就可以得到和 ASIC 相同的效果。當(dāng)然,你不可能在 FPGA 和真正的芯片上使用完全相同的 Verilog 代碼,但至少它們的抽象范圍是一樣的。

這是與 ASIC 原型設(shè)計(jì)不同的一個(gè)用例。和電路仿真不同,計(jì)算加速是 FPGA 的新興用例。這也是微軟最近成功加速搜索和深度神經(jīng)網(wǎng)絡(luò)的原因。而且關(guān)鍵的是,計(jì)算實(shí)例并不依賴于 FPGA 和真正 ASIC 之間的關(guān)系:開(kāi)發(fā)人員針對(duì)基于 FPGA 的加速編寫(xiě)的 Verilog 代碼不需要與用來(lái)流片的 Verilog 代碼有任何的相似性。

這兩種實(shí)例在編程、編譯器和抽象方面存在巨大差異。我比較關(guān)注后者,我將其稱為「計(jì)算 FPGA 編程」(computaTIonal FPGA programming)。我的論點(diǎn)是,目前計(jì)算 FPGA 的編程方法都借鑒了傳統(tǒng)的電路仿真編程模型,這是不對(duì)的。如果你想開(kāi)發(fā) ASIC 原型的話,Verilog 和 VHDL 都是正確的選擇。但如果目標(biāo)是計(jì)算的話,我們可以也應(yīng)該重新思考整個(gè)堆棧。

讓我們開(kāi)門見(jiàn)山地說(shuō)吧。FPGA 是一類很特殊的硬件,它用來(lái)高效執(zhí)行模擬電路描述的特殊軟件。FPGA 配置需要一些底層軟件——它是為了 ISA 編寫(xiě)的程序。

可以用 GPU 做類比

深度學(xué)習(xí)區(qū)塊鏈盛行之前,有一段時(shí)間 GPU 是用來(lái)處理圖形的。在 21 世紀(jì)初,人們意識(shí)到他們?cè)谔幚頉](méi)有圖形數(shù)據(jù)的計(jì)算密集型任務(wù)時(shí),也會(huì)大量使用 GPU 作為加速器:GPU 設(shè)計(jì)師們已經(jīng)構(gòu)建了更通用的機(jī)器,3D 渲染只是其中一個(gè)應(yīng)用而已。

FPGA 的定義以及和 GPU 的類比

計(jì)算 FPGA 遵循了相同的軌跡。我們的想法是要多多使用這一時(shí)興的硬件,當(dāng)然不是為了電路仿真,而是利用適合電路執(zhí)行的計(jì)算模式,用類比的形式來(lái)看 GPU 和 FPGA。

為了讓 GPU 發(fā)展成今天的數(shù)據(jù)并行加速器,人們不得不重新定義 GPU 輸入的概念。我們過(guò)去常常認(rèn)為 GPU 接受奇特的、強(qiáng)烈的、特定領(lǐng)域的視覺(jué)效果描述。我們實(shí)現(xiàn)了 GPU 執(zhí)行程序,從而解鎖了它們真正的潛力。這樣的實(shí)現(xiàn)讓 GPU 的目標(biāo)從單個(gè)應(yīng)用域發(fā)展為整個(gè)計(jì)算域。

我認(rèn)為計(jì)算 FPGA 正處于類似的轉(zhuǎn)變中,現(xiàn)在還沒(méi)有針對(duì) FPGA 擅長(zhǎng)的基本計(jì)算模式的簡(jiǎn)潔描述。但它和潛在的不規(guī)則并行性、數(shù)據(jù)重用以及大多數(shù)靜態(tài)的數(shù)據(jù)流有關(guān)。

和 GPU 一樣,F(xiàn)PGA 也需要能夠體現(xiàn)這種計(jì)算模式的硬件抽象,Verilog 用于計(jì)算 FPGA 的問(wèn)題在于它在低級(jí)硬件抽象中效果不好,在高級(jí)編程抽象中的效果也不好。讓我們通過(guò)反證法想象一下,如果用 RTL(寄存器傳輸級(jí))取代這些角色會(huì)是什么樣。

甚至 RTL 專家可能也無(wú)法相信 Verilog 是可以高效開(kāi)發(fā)主流 FPGA 的方式。它不會(huì)把編程邏輯推向主流。對(duì)于經(jīng)驗(yàn)豐富的硬件黑客來(lái)說(shuō),RTL 設(shè)計(jì)似乎是友好而熟悉的,但它與軟件語(yǔ)言之間的生產(chǎn)力差距是不可估量的。

事實(shí)上,對(duì)現(xiàn)在的計(jì)算 FPGA 來(lái)說(shuō),Verilog 實(shí)際上就是 ISA。主要的 FPGA 供應(yīng)商工具鏈會(huì)將 Verilog 作為輸入,而高級(jí)語(yǔ)言的編譯器則將 Verilog 作為輸出。供應(yīng)商一般會(huì)對(duì)比特流格式保密,因此 Verilog 在抽象層次結(jié)構(gòu)中會(huì)處于盡可能低的位置。

把 Verilog 當(dāng)做 ISA 的問(wèn)題是它和硬件之間的距離太遠(yuǎn)了。RTL 和 FPGA 硬件之間的抽象差距是巨大的,從傳統(tǒng)角度講它至少要包含合成、技術(shù)映射以及布局布線——每一個(gè)都是復(fù)雜而緩慢的過(guò)程。因此,F(xiàn)PGA 上 RTL 編程的編譯 / 編輯 / 運(yùn)行周期需要數(shù)小時(shí)或數(shù)天,更糟糕的是,這是一個(gè)無(wú)法預(yù)測(cè)的過(guò)程,工具鏈的深層堆??赡軙?huì)掩蓋 RTL 中的改變,這可能會(huì)影響設(shè)計(jì)性能和能源特性。

好的 ISA 應(yīng)該直接展示底層硬件未經(jīng)修飾的真實(shí)情況。像匯編語(yǔ)言一樣,它其實(shí)不需要很方便編程。但也像匯編語(yǔ)言一樣,它的編譯速度需要非??欤医Y(jié)果可預(yù)測(cè)。如果想要構(gòu)建更高級(jí)的抽象和編譯器,就需要一個(gè)不會(huì)出現(xiàn)意外的低級(jí)目標(biāo)。而 RTL 不是這樣的目標(biāo)。

如果計(jì)算 FPGA 是特定類算法模式的加速器,那當(dāng)前的 FPGA 并不能理想地實(shí)現(xiàn)這一目標(biāo)。在這個(gè)游戲規(guī)則下能夠擊敗 FPGA 的新硬件類型,才可能帶來(lái)全新的抽象層次結(jié)構(gòu)。新的軟件棧應(yīng)該摒棄 FPGA 在電路仿真方面的遺留問(wèn)題,以及 RTL 抽象。

審核編輯黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1621

    文章

    21517

    瀏覽量

    599301
  • 芯片
    +關(guān)注

    關(guān)注

    451

    文章

    49725

    瀏覽量

    417631
  • 電路
    +關(guān)注

    關(guān)注

    171

    文章

    5774

    瀏覽量

    171268
  • RTL
    RTL
    +關(guān)注

    關(guān)注

    1

    文章

    384

    瀏覽量

    59534
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    用OPA129搭了一個(gè)很簡(jiǎn)單的正向放大電路,電路不工作的原因?

    用OPA129搭了一個(gè)很簡(jiǎn)單的正向放大電路,正負(fù)12V供電,輸入1mV-100mV的直流信號(hào),但是電路不工作,輸出端是10V左右。各位幫分析一下問(wèn)題所在。謝謝。
    發(fā)表于 08-21 06:25

    我常用的分析方法——輸入輸出阻抗,是怎么玩的?會(huì)不?

    中的耦合電容從0.1uF-220uF都有,這是有病嗎?都是用作隔離直流的,怎么就不能統(tǒng)一呢? 明白這個(gè)問(wèn)題其實(shí)很簡(jiǎn)單,我們看信號(hào)是如何傳輸就容易明白
    的頭像 發(fā)表于 07-18 18:29 ?3929次閱讀
    我常用的分析方法——輸入輸出阻抗,是怎么玩的?<b class='flag-5'>你</b>會(huì)不?

    我常用的分析方法——輸入輸出阻抗,是怎么玩的?會(huì)不?

    問(wèn)題其實(shí)很簡(jiǎn)單,我們看信號(hào)是如何傳輸就容易明白。這里就講一個(gè)電路的分析方法,或者說(shuō)是思維方式。電路分析方法我們經(jīng)常會(huì)看到各種復(fù)雜的電路,如果是新手,可能就蒙
    的頭像 發(fā)表于 07-07 08:05 ?78次閱讀
    我常用的分析方法——輸入輸出阻抗,是怎么玩的?<b class='flag-5'>你</b>會(huì)不?

    壓榨輥軸頸磨損修復(fù)其實(shí)很簡(jiǎn)單

    電子發(fā)燒友網(wǎng)站提供《壓榨輥軸頸磨損修復(fù)其實(shí)很簡(jiǎn)單.docx》資料免費(fèi)下載
    發(fā)表于 03-13 15:37 ?0次下載

    基于FPGA的高效乘法器

    乘數(shù)為1時(shí)需要左移的位數(shù)與數(shù)據(jù)位的權(quán)重其實(shí)有關(guān),但是FPGA實(shí)現(xiàn)這樣的運(yùn)算并不算特別簡(jiǎn)單,還能不能簡(jiǎn)化?
    發(fā)表于 03-08 14:11 ?602次閱讀
    基于<b class='flag-5'>FPGA</b>的高效乘法器

    知道激光鉆孔技術(shù)有多牛嗎?看完這篇文章明白

    知道激光鉆孔技術(shù)有多牛嗎?看完這篇文章明白
    的頭像 發(fā)表于 02-29 17:09 ?636次閱讀

    Burn-In測(cè)試明白多少呢?

    Burn-In測(cè)試明白多少呢? burn-in測(cè)試,中文名老化測(cè)試,指的就是在產(chǎn)品出廠之前先進(jìn)行高負(fù)荷的使用讓其渡過(guò)故障高發(fā)頻率,讓其到達(dá)客戶手中能夠穩(wěn)定運(yùn)行。 可能有人不懂為什么會(huì)有故障高發(fā)
    的頭像 發(fā)表于 01-12 15:41 ?4868次閱讀
    Burn-In測(cè)試<b class='flag-5'>你</b>又<b class='flag-5'>明白</b>多少呢?

    復(fù)位電路很簡(jiǎn)單,但卻有很多門道

    復(fù)位電路很簡(jiǎn)單,但卻有很多門道
    的頭像 發(fā)表于 12-07 16:34 ?427次閱讀
    復(fù)位電路<b class='flag-5'>很簡(jiǎn)單</b>,但卻有很多門道

    開(kāi)關(guān)模式下的電源電流如何檢測(cè)?這12個(gè)電路&amp;10個(gè)知識(shí)點(diǎn)講明白

    開(kāi)關(guān)模式下的電源電流如何檢測(cè)?這12個(gè)電路&10個(gè)知識(shí)點(diǎn)講明白
    的頭像 發(fā)表于 12-06 16:04 ?680次閱讀
    開(kāi)關(guān)模式下的電源電流如何檢測(cè)?這12個(gè)電路&amp;10個(gè)知識(shí)點(diǎn)講<b class='flag-5'>明白</b><b class='flag-5'>了</b>

    連接器端子壓接:看似簡(jiǎn)單,其實(shí)其中有門道……

    連接器端子壓接:看似簡(jiǎn)單,其實(shí)其中有門道……
    的頭像 發(fā)表于 12-06 15:41 ?874次閱讀
    連接器端子壓接:看似<b class='flag-5'>簡(jiǎn)單</b>,<b class='flag-5'>其實(shí)</b>其中有門道……

    ACTBOX恒溫恒濕試驗(yàn)箱:選擇溫度濕度其實(shí)很簡(jiǎn)單

    ACTBOX恒溫恒濕試驗(yàn)箱:選擇溫度濕度其實(shí)很簡(jiǎn)單
    的頭像 發(fā)表于 11-14 23:52 ?321次閱讀
    ACTBOX恒溫恒濕試驗(yàn)箱:選擇溫度濕度<b class='flag-5'>其實(shí)</b><b class='flag-5'>很簡(jiǎn)單</b>

    說(shuō)一個(gè)很簡(jiǎn)單的12 V轉(zhuǎn)220 V逆變器的電路圖

    這次以文章的形式給大家說(shuō)一個(gè)很簡(jiǎn)單的12 V轉(zhuǎn)220 V逆變器的原理,原理圖如下,看起來(lái)很簡(jiǎn)單
    的頭像 發(fā)表于 11-14 11:20 ?2593次閱讀
    說(shuō)一個(gè)<b class='flag-5'>很簡(jiǎn)單</b>的12 V轉(zhuǎn)220 V逆變器的電路圖

    fpga是什么?看完明白

    系統(tǒng)等。此外,FPGA還廣泛應(yīng)用于航天、醫(yī)療、工業(yè)控制等領(lǐng)域,為各行各業(yè)提供強(qiáng)大的設(shè)計(jì)和開(kāi)發(fā)工具。 四:FPGA的優(yōu)勢(shì)和前景 相比傳統(tǒng)的硬件設(shè)計(jì)方式,FPGA具有以下顯著優(yōu)勢(shì):首
    發(fā)表于 11-13 15:43

    FPGA設(shè)計(jì)加加速,NIC、Router、Switch任意實(shí)現(xiàn)

    和AXI-lite的比較廣泛的架構(gòu),值得學(xué)習(xí)。 總結(jié) 今天的項(xiàng)目簡(jiǎn)單優(yōu)化后基本就可以應(yīng)用到項(xiàng)目里,開(kāi)頭說(shuō)的可能比較“繞”,簡(jiǎn)單說(shuō)就是如果你想用FPGA實(shí)現(xiàn)網(wǎng)絡(luò)相關(guān)的功能(包括但不局
    發(fā)表于 11-01 16:27

    如何寫(xiě)一個(gè)簡(jiǎn)單的裝飾器

    今天介紹的是一個(gè)已經(jīng)存在十三年,但是依舊不紅的庫(kù) decorator,好像很少有人知道他的存在一樣。 這個(gè)庫(kù)可以幫你做什么呢 ? 其實(shí)很簡(jiǎn)單,就是可以幫你更方便地寫(xiě)python裝飾器代碼,更重
    的頭像 發(fā)表于 11-01 09:54 ?422次閱讀
    如何寫(xiě)一個(gè)<b class='flag-5'>簡(jiǎn)單</b>的裝飾器