0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

MEC設計的知識和法則解析

電子設計 ? 來源:電子設計 ? 作者:電子設計 ? 2020-10-30 14:43 ? 次閱讀

本規(guī)范簡紹 EMC 的主要原則與結論,為硬件工程師們在開發(fā)設計中拋磚引玉。值得收藏~


電磁干擾的三要素是干擾源、干擾傳輸途徑、干擾接收器。EMC 就圍繞這些問題進行研究。最基本的干擾抑制技術是屏蔽、濾波、接地。它們主要用來切斷干擾的傳輸途徑。廣義的電磁兼容控制技術包括抑制干擾源的發(fā)射和提高干擾接收器的敏感度,但已延伸到其他學科領域。


本規(guī)范重點在單板的 EMC 設計上,附帶一些必須的 EMC 知識及法則。在印制電路板設計階段對電磁兼容考慮將減少電路在樣機中發(fā)生電磁干擾。問題的種類包括公共阻抗耦合、串擾、高頻載流導線產生的輻射和通過由互連布線和印制線形成的回路拾取噪聲等。


在高速邏輯電路里,這類問題特別脆弱,原因很多:


1、電源與地線的阻抗隨頻率增加而增加,公共阻抗耦合的發(fā)生比較頻繁;


2、信號頻率較高,通過寄生電容耦合到步線較有效,串擾發(fā)生更容易;


3、信號回路尺寸與時鐘頻率及其諧波的波長相比擬,輻射更加顯著。


4、引起信號線路反射的阻抗不匹配問題。


一、總體概念及考慮
1、五一五規(guī)則,即時鐘頻率到 5MHz 或脈沖上升時間小于 5ns,則 PCB 板須采用多層板。


2、不同電源平面不能重疊。


3、公共阻抗耦合問題。


模型:



由于地平面電流可能由多個源產生,感應噪聲可能高過模電的靈敏度或數電的抗擾度。


解決辦法:


模擬數字電路應有各自的回路,最后單點接地;


②電源線與回線越寬越好;


③縮短印制線長度;


④電源分配系統(tǒng)去耦。


4、減小環(huán)路面積及兩環(huán)路的交鏈面積。


5、一個重要思想是:PCB 上的 EMC 主要取決于直流電源線的 Z


二、布局
下面是電路板布局準則:

1、 晶振盡可能靠近處理器


2、 模擬電路與數字電路占不同的區(qū)域


3、 高頻放在 PCB 板的邊緣,并逐層排列


4、 用地填充空著的區(qū)域


三、布線
1、電源線與回線盡可能靠近,最好的方法各走一面。


2、為模擬電路提供一條零伏回線,信號線與回程線小與 5:1。


3、針對長平行走線的串擾,增加其間距或在走線之間加一根零伏線。


4、手工時鐘布線,遠離 I/O 電路,可考慮加專用信號回程線。


5、關鍵線路如復位線等接近地回線。


6、為使串擾減至最小,采用雙面#字型布線。


7、高速線避免走直角。


8、強弱信號線分開。


四、屏蔽
1、屏蔽 > 模型:

屏蔽效能 SE(dB)=反射損耗 R(dB)+吸收損耗 A(dB)


高頻射頻屏蔽的關鍵是反射,吸收是低頻磁場屏蔽的關鍵機理。


2、工作頻率低于 1MHz 時,噪聲一般由電場或磁場引起,(磁場引起時干擾,一般在幾百赫茲以內),1MHz 以上,考慮電磁干擾。單板上的屏蔽實體包括變壓器、傳感器、放大器、DC/DC 模塊等。更大的涉及單板間、子架、機架的屏蔽。


3、 靜電屏蔽不要求屏蔽體是封閉的,只要求高電導率材料和接地兩點。電磁屏蔽不要求接地,但要求感應電流在上有通路,故必須閉合。磁屏蔽要求高磁導率的材料做 封閉的屏蔽體,為了讓渦流產生的磁通和干擾產生的磁通相消達到吸收的目的,對材料有厚度的要求。高頻情況下,三者可以統(tǒng)一,即用高電導率材料(如銅)封閉并接地。


4、對低頻,高電導率的材料吸收衰減少,對磁場屏蔽效果不好,需采用高磁導率的材料(如鍍鋅鐵)。


5、磁場屏蔽還取決于厚度、幾何形狀、孔洞的最大線性尺寸。


6、磁耦合感應的噪聲電壓 UN=jwB.A.coso=jwM.I1,(A 為電路 2 閉合環(huán)路時面積;B 為磁通密度;M 為互感;I1 為干擾電路的電流。降低噪聲電壓,有兩個途徑,對接收電路而言,B、A 和 COS0 必須減?。粚Ω蓴_源而言,M 和 I1 必須減小。雙絞線是個很好例子。它大大減小電路的環(huán)路面積,并同時在絞合的另一根芯線上產生相反的電動勢。


7、防止電磁泄露的經驗公式:縫隙尺寸<λmin/20。好的電纜屏蔽層覆視率應為 70%以上。


五、接地
1、300KHz 以下一般單點接地,以上多點接地,混合接地頻率范圍 50KHz~10MHz。另一種分法是:< 0.05λ單點接地;< 0.05λ多點接地。


2、好的接地方式:樹形接地

3、信號電路屏蔽罩的接地。

接地點選在放大器等輸出端的地線上。


4、對電纜屏蔽層,L< 0.15λ時,一般均在輸出端單點接地。L<0.15λ時,則采用多點接地,一般屏蔽層按 0.05λ或 0.1λ間隔接地?;旌辖拥貢r,一端屏蔽層接地,一端通過電容接地。


5、對于射頻電路接地,要求接地線盡量要短或者根本不用接線而實現接地。最好的接地線是扁平銅編織帶。當地線長度是λ/4 波長的奇數倍時,阻抗會很高,同時相當λ/4 天線,向外輻射干擾信號。


6、單板內數字地、模擬地有多個,只允許提供一個共地點。


7、接地還包括當用導線作電源回線、搭接等內容。


六、濾波
1、選擇 EMI 信號濾波器濾除導線上工作不需要的高頻干擾成份,解決高頻電磁輻射與接收干擾。它要保證良好接地。分線路板安裝濾波器、貫通濾波器、連接器濾波器。從電路形式分,有單電容型、單電感型、L 型、π型。π型濾波器通帶到阻帶的過渡性能最好,最能保證工作信號質量。

2、選擇交直流電源濾波器抑制內外電源線上的傳導和輻射干擾,既防止 EMI 進入電網,危害其它電路,又保護設備自身。它不衰減工頻功率。DM(差摸)干擾在頻率 < 1mhz 時占主導地位。cm 在> 1MHz 時,占主導地位。


3、使用鐵氧體磁珠安裝在元件的引線上,用作高頻電路的去耦,濾波以及寄生振蕩的抑制。


4、盡可能對芯片的電源去耦(1-100nF),對進入板極的直流電源及穩(wěn)壓器和 DC/DC 轉換器的輸出進行濾波(uF)。

注意減小電容引線電感,提高諧振頻率,高頻應用時甚至可以采取四芯電容。電容的選取是非常講究的問題,也是單板 EMC 控制的手段。


七、其它
單板的干擾抑制涉及的面很廣,從傳輸線的阻抗匹配到元器件的 EMC 控制,從生產工藝到扎線方法,從編碼技術到軟件抗干擾等。一個機器的孕育及誕生實際上是 EMC 工程。最主要需要工程師們設計中注入 EMC 意識。

審核編輯 黃昊宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • MEC
    MEC
    +關注

    關注

    0

    文章

    116

    瀏覽量

    19490
收藏 人收藏

    評論

    相關推薦

    規(guī)模法則引領機器人領域新突破:邁向通用機器人的ChatGPT時刻

    如果將人工智能(AI)比喻為一個正在成長的孩子,那么規(guī)模法則(Scaling Law)就是其成長過程中的核心驅動力。只要給予這個“孩子”充足的數據、模型和算力這些“營養(yǎng)”,它便能茁壯成長。2020年
    的頭像 發(fā)表于 11-08 09:27 ?249次閱讀

    ZCAN PRO解析的DBC Singal 起始位與XNET解析的起始位不同;解析的信號不符合大端邏輯

    上圖中的DBC文件使用記事本打開,Data_Field信號,起始位為23,長度為48,大端方式存儲;(按照這個方式存儲,明顯已經溢出) 上圖為該信號在ZCANPRO軟件中打開,解析的起始位為23
    發(fā)表于 10-18 13:53

    MEC是什么意思?MEC的應用場景

    MEC(Multi-access/Mobile Edge Computing,多接入移動邊緣計算)是歐洲電信標準化協會(ETSI)提出的邊緣計算用于移動通信網絡的概念。在邊緣計算(EC)前加上M,有
    的頭像 發(fā)表于 07-11 13:39 ?639次閱讀

    MEC是什么-mec可以做什么

    MEC邊緣計算單元已經成為物聯網時代智能發(fā)展的重要支撐。具有低延遲、高響應的數據處理能力,靈活部署和應用,提供安全穩(wěn)定的數據處理和存儲解決方案
    的頭像 發(fā)表于 04-18 11:22 ?6405次閱讀
    <b class='flag-5'>MEC</b>是什么-<b class='flag-5'>mec</b>可以做什么

    XML在HarmonyOS中的生成,解析與轉換(下)

    一、XML 解析 對于以 XML 作為載體傳遞的數據,實際使用中需要對相關的節(jié)點進行解析,一般包括解析 XML 標簽和標簽值、解析 XML 屬性和屬性值、
    的頭像 發(fā)表于 02-18 10:07 ?680次閱讀

    關于AI PC,英特爾CEO帕特·基辛格說了三個法則

    ? ? ? ?美國拉斯維加斯時間1月9日,英特爾CEO帕特·基辛格在CES 2024大會上,總結了關于AI PC的三大法則。 ? ? ? ?首先是經濟法則。帕特·基辛格認為,未來的AI數據應在本地
    的頭像 發(fā)表于 01-10 18:04 ?319次閱讀
    關于AI PC,英特爾CEO帕特·基辛格說了三個<b class='flag-5'>法則</b>

    濾波器系列之一:濾波器基礎知識解析

    《GB/T 2900.1-2008電工術語 基本術語》定義:濾波器(Filter)是指按規(guī)定的法則設計用來傳遞輸入量的各頻譜分量的一種線性二端口器件。通常是為了通過某些頻帶頻譜分量而衰減在其它一些頻帶內的頻譜分量。
    的頭像 發(fā)表于 01-04 09:35 ?2378次閱讀
    濾波器系列之一:濾波器基礎<b class='flag-5'>知識</b><b class='flag-5'>解析</b>

    更快的tsv解析代碼分享

    使用正則解析的正則表達式很簡單, 這里直接給代碼, 為了避免重復編譯正則表達式和重新分配內存報錯結果列表, 這里將她們作為參數傳給解析函數.
    的頭像 發(fā)表于 12-29 09:45 ?391次閱讀
    更快的tsv<b class='flag-5'>解析</b>代碼分享

    mec邊緣計算與私有云的區(qū)別

    Mec邊緣計算與私有云是目前云計算領域中兩個熱門的概念。盡管它們都是用來處理數據、存儲和處理計算任務的技術,但在架構、功能以及應用場景等方面存在著顯著的區(qū)別。 首先,我們來說一說私有云。私有云是一種
    的頭像 發(fā)表于 12-27 15:31 ?900次閱讀

    嵌入式開發(fā)學習的十三法則分享

    ”。 十一、融合性法則 嵌入式Internet 是一個復雜網絡,將復雜網絡結構用簡單的“組成”來解析,讓系統(tǒng)可以由孤立的“組成”來詮釋“整體”,或者讓系統(tǒng)可以由“結點”來表達“全局”。 十二
    發(fā)表于 12-21 06:32

    PCB設計工程師不得不知的法則

    PCB是進行設計的物理平臺,也是用于原始組件進行電子系統(tǒng)設計的靈活部件。本文將介紹幾種PCB設計黃金法則,這些法則自25年前商用PCB設計誕生以來,大多沒有任何改變,且廣泛適用于各種PCB設計項目
    發(fā)表于 12-20 15:57 ?171次閱讀

    什么是多接入邊緣計算(MEC)?工業(yè)網關可以實現嗎?

    多接入邊緣計算(MEC)是一種在網絡邊緣提供云計算能力和IT服務環(huán)境的網絡架構。它的目標是減少延遲,確保高效的網絡運營和服務交付,并改善客戶體驗。
    的頭像 發(fā)表于 12-19 15:31 ?601次閱讀
    什么是多接入邊緣計算(<b class='flag-5'>MEC</b>)?工業(yè)網關可以實現嗎?

    工程師必看!MOSFET器件選型的3大法則

    工程師必看!MOSFET器件選型的3大法則
    的頭像 發(fā)表于 12-06 15:58 ?472次閱讀

    解析直流偏壓現象

    解析直流偏壓現象
    的頭像 發(fā)表于 11-24 17:54 ?898次閱讀
    <b class='flag-5'>解析</b>直流偏壓現象

    電子裝聯技術解析

    電子裝聯技術解析
    的頭像 發(fā)表于 11-23 16:18 ?892次閱讀
    電子裝聯技術<b class='flag-5'>解析</b>