0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

一種高速或高密度硅柵極CMOS:HC-MOS

電子設(shè)計(jì) ? 來源:飛兆半導(dǎo)體 ? 作者:飛兆半導(dǎo)體 ? 2021-05-21 06:25 ? 次閱讀

HC-MOS是一種高速或高密度硅柵極CMOS,其靜態(tài)功耗低于等效的LSTTL同類產(chǎn)品。即使系統(tǒng)的復(fù)雜性增加,該設(shè)備的功耗也較小??梢允褂靡子谑褂玫姆匠淌絹碛?jì)算任何CMOS器件的功耗,本文將對此進(jìn)行討論。

介紹

如果只有一個(gè)特性可以證明CMOS的存在,那就是低功耗。在靜態(tài)狀態(tài)下,高速CMOS的功耗比等效的LSTTL功能小五至七個(gè)數(shù)量級。切換時(shí),金屬柵極和高速硅柵極CMOS所消耗的功率與設(shè)備的工作頻率成正比。這是因?yàn)楣ぷ黝l率越高,設(shè)備切換的頻率就越高。由于每個(gè)過渡都需要功率,因此功耗會(huì)隨著頻率的增加而增加。首先,我們將描述HC-CMOS和LSTTL應(yīng)用中功耗的原因。接下來將進(jìn)行MM54HC / MM74HC與LSTTL功耗的比較。最后,將討論器件封裝所施加的最大功耗額定值。

靜態(tài)功耗

理想情況下,當(dāng)不切換CMOS集成電路時(shí),應(yīng)該沒有從VCC到地的直流電流路徑,并且該器件完全不應(yīng)該吸收任何電源電流。但是,由于半導(dǎo)體的固有特性,少量泄漏電流流經(jīng)集成電路上所有反向偏置的二極管結(jié)。這些泄漏是由二極管區(qū)域中熱生成的載流子引起的。隨著二極管溫度的升高,這些不需要的電荷載流子的數(shù)量也會(huì)增加,因此泄漏電流會(huì)增加。

將所有CMOS器件的漏電流指定為ICC。當(dāng)所有輸入均保持在VCC或接地,并且所有輸出均斷開時(shí),這是從VCC流向地面的DC電流。這稱為靜態(tài)。

對于MM54HC / MM74HC系列,規(guī)定的ICC為25°C,85°C和125°C的環(huán)境溫度(TA)。根據(jù)設(shè)備的復(fù)雜程度,每種溫度下都有三種不同的規(guī)格。二極管結(jié)的數(shù)量隨著電路復(fù)雜性的增加而增加,從而增加了泄漏電流。表1總結(jié)了MM54HC / MM74HC系列的最壞情況ICC規(guī)范。此外,應(yīng)注意的是,當(dāng)溫度降至25°C以下時(shí),最大ICC電流將降低。

pIYBAGCnWYKAfU06AABBmZKG09Q136.png

動(dòng)態(tài)功耗

動(dòng)態(tài)功耗基本上是充電和放電電容的結(jié)果。它可以分為三個(gè)基本組成部分:

負(fù)載電容瞬態(tài)耗散

內(nèi)部電容瞬態(tài)耗散

切換過程中出現(xiàn)尖峰電流。

負(fù)載電容瞬態(tài)耗散功耗

的第一貢獻(xiàn)是外部負(fù)載電容的充電和放電。圖1是驅(qū)動(dòng)電容性負(fù)載的簡單CMOS反相器的示意圖。

o4YBAGCnWY6AFfyvAAAboRPAZ8Q256.png

內(nèi)部電容瞬態(tài)耗散

內(nèi)部電容瞬態(tài)耗散與負(fù)載電容耗散相似,不同之處在于內(nèi)部寄生“片上”電容正在充電和放電。圖3是與兩個(gè)CMOS反相器相關(guān)的寄生節(jié)點(diǎn)電容的示意圖。

o4YBAGCnWZ6AQPCtAAA5391hZPQ541.png

C1和C2是分別與P和N溝道晶體管的柵極區(qū)域以及源極和溝道區(qū)域的重疊相關(guān)的電容。C3是由于柵極和源極(輸出)的重疊引起的,被稱為米勒電容。C4和C5分別是從輸出到VCC和地的寄生二極管的電容。

編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • CMOS器件
    +關(guān)注

    關(guān)注

    0

    文章

    71

    瀏覽量

    11491
  • CMOS反相器
    +關(guān)注

    關(guān)注

    0

    文章

    19

    瀏覽量

    6745
  • 寄生二極管
    +關(guān)注

    關(guān)注

    0

    文章

    49

    瀏覽量

    3193
收藏 人收藏

    評論

    相關(guān)推薦

    高速PCB設(shè)計(jì)指南的高密度(HD)電路設(shè)計(jì)

    高速PCB設(shè)計(jì)指南的高密度(HD)電路設(shè)計(jì)   本文介紹,許多人把芯片規(guī)模的BGA封裝看作是由便攜式電
    發(fā)表于 03-21 18:24 ?1017次閱讀

    [原創(chuàng)]74HC374是高速硅柵CMOS器件

      74HC374是高速硅柵CMOS器件,引腳與低功耗肖特基TTL電(輸入通道)兼容。他們是在符合JEDEC標(biāo)準(zhǔn)規(guī)定編碼7A。74HC
    發(fā)表于 04-08 14:06

    高速高密度多層PCB設(shè)計(jì)和布局布線技術(shù)

    高速高密度多層PCB設(shè)計(jì)和布局布線技術(shù)
    發(fā)表于 08-12 10:47

    高密度無線接入哪種室內(nèi)無線AP好?

    需求:人數(shù)較多,大概有60多人,平時(shí)大家都用手機(jī)連接wifi 哪個(gè)牌子的無線AP好用,要室內(nèi)的,謝謝自己看了豐潤達(dá)的一種雙頻的AP。聽說雙頻的適合高密度接入,是么?
    發(fā)表于 07-25 17:45

    如何去面對高速高密度PCB設(shè)計(jì)的新挑戰(zhàn)?

    如何去面對高速高密度PCB設(shè)計(jì)的新挑戰(zhàn)?
    發(fā)表于 04-23 06:18

    高速高密度PCB設(shè)計(jì)的關(guān)鍵技術(shù)問題是什么?

    本文介紹高速高密度PCB設(shè)計(jì)的關(guān)鍵技術(shù)問題(信號完整性、電源完整性、EMC /EM I和熱分析)和相關(guān)EDA技術(shù)的新進(jìn)展,討論高速高密度PCB設(shè)計(jì)的幾種重要趨勢。
    發(fā)表于 04-25 07:07

    請問下怎么解決高速高密度電路設(shè)計(jì)中的串?dāng)_問題?

    高頻數(shù)字信號串?dāng)_的產(chǎn)生及變化趨勢串?dāng)_導(dǎo)致的影響是什么怎么解決高速高密度電路設(shè)計(jì)中的串?dāng)_問題?
    發(fā)表于 04-27 06:13

    擴(kuò)展實(shí)施的結(jié)果如何支持多通道和多內(nèi)核HD視頻應(yīng)用的高密度視頻處理?

    本文旨在介紹一種全新的多內(nèi)核平臺(tái),其能夠通過優(yōu)化內(nèi)核通信、任務(wù)管理及存儲(chǔ)器接入實(shí)現(xiàn)高密度視頻處理能力,此外,本文還闡述了擴(kuò)展實(shí)施的結(jié)果如何支持多通道和多內(nèi)核 HD 視頻應(yīng)用的高密度視頻處理。
    發(fā)表于 06-01 06:20

    高速高密度PCB 設(shè)計(jì)中電容器的選擇

    高速高密度PCB 設(shè)計(jì)中電容器的選擇 摘要:電容器在電子電路中有重要而廣泛的用途。與傳統(tǒng)的 PCB 設(shè)計(jì)相比,高速高密度PCB 設(shè)計(jì)面臨很多新挑戰(zhàn),對所使用的
    發(fā)表于 11-18 11:19 ?20次下載

    高速高密度PCB的SI問題

    隨著數(shù)字電子產(chǎn)品向高速高密度發(fā)展,SI問題逐漸成為決定產(chǎn)品性能的因素之,高速高密度PCB設(shè)計(jì)必須有效應(yīng)對SI問題。在PCB級,影響SI的3
    發(fā)表于 09-09 11:00 ?0次下載
    <b class='flag-5'>高速</b><b class='flag-5'>高密度</b>PCB的SI問題

    高速高密度PCB設(shè)計(jì)面臨著什么挑戰(zhàn)

    面對高速高密度PCB設(shè)計(jì)的挑戰(zhàn),設(shè)計(jì)者需要改變的不僅僅是工具,還有設(shè)計(jì)的方法、理念和流程。
    發(fā)表于 09-15 17:39 ?761次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>高密度</b>PCB設(shè)計(jì)面臨著什么挑戰(zhàn)

    一種高密度、易于設(shè)計(jì)的通道間隔離模擬輸入模塊完整解決方案

    電子發(fā)燒友網(wǎng)站提供《一種高密度、易于設(shè)計(jì)的通道間隔離模擬輸入模塊完整解決方案.pdf》資料免費(fèi)下載
    發(fā)表于 11-23 10:34 ?0次下載
    <b class='flag-5'>一種</b><b class='flag-5'>高密度</b>、易于設(shè)計(jì)的通道間隔離模擬輸入模塊完整解決方案

    高密度互連印刷電路板:如何實(shí)現(xiàn)高密度互連 HDI

    高密度互連印刷電路板:如何實(shí)現(xiàn)高密度互連 HDI
    的頭像 發(fā)表于 12-05 16:42 ?681次閱讀
    <b class='flag-5'>高密度</b>互連印刷電路板:如何實(shí)現(xiàn)<b class='flag-5'>高密度</b>互連 HDI

    mpo高密度光纖配線架解析

    MPO(Multi-fiber Push On)高密度光纖配線架是一種采用多芯光纖連接技術(shù)的光纖配線設(shè)備,主要用于數(shù)據(jù)中心、機(jī)房、通信系統(tǒng)等需要高密度光纖連接和管理的場景。以下是對MPO高密度
    的頭像 發(fā)表于 09-10 10:05 ?287次閱讀

    什么是高密度DDR芯片

    高密度DDR(Double Data Rate)芯片是一種先進(jìn)的動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器(DRAM)芯片,具有極高的數(shù)據(jù)存儲(chǔ)密度和傳輸速率。與傳統(tǒng)的DRAM相比,高密度DDR芯片在單位面積內(nèi)
    的頭像 發(fā)表于 11-05 11:05 ?157次閱讀