0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于TSMC 180nm工藝的微處理器芯片的物理設(shè)計(jì)

電子設(shè)計(jì) ? 來源:eefocus ? 作者:eefocus ? 2021-05-06 17:29 ? 次閱讀

目前,在建筑物早期火災(zāi)監(jiān)測和報(bào)警上,還是一直沿用有線網(wǎng)絡(luò)的方式,其線路遍布在建筑內(nèi),初裝成本高,同時線路本身也是很大的火災(zāi)隱患。因而新型的無線火災(zāi)監(jiān)測系統(tǒng)應(yīng)運(yùn)而生,該系統(tǒng)安裝方便、快捷,且其成本更為低廉,有更大的應(yīng)用空間。微控制器是火災(zāi)監(jiān)測系統(tǒng)的核心部件之一,通用的微處理器和微控制器不能滿足無線火災(zāi)監(jiān)測系統(tǒng)中節(jié)點(diǎn)主控芯片低功耗、低成本的要求。

為了掌握無線火災(zāi)監(jiān)測系統(tǒng)的核心技術(shù),建立擁有自主知識產(chǎn)權(quán)的軟硬件平臺,推動我國無線火災(zāi)監(jiān)測系統(tǒng)的發(fā)展,有必要開發(fā)出針對無線火災(zāi)監(jiān)測系統(tǒng)的微處理器。本文完成了一款專用于火災(zāi)檢測系統(tǒng)的微控制器芯片的物理設(shè)計(jì)。

1 SW-A芯片的架構(gòu)

SW-A芯片是一款基于ARM Cortex-M0的專于無線火災(zāi)檢測系統(tǒng)的專用數(shù)?;旌闲?a target="_blank">控制器芯片,總線采用AMBA AHB、APB 雙總線架構(gòu),工作頻率最高可達(dá)50 MHz,支持多級內(nèi)部分頻,待機(jī)狀態(tài)下也可以極低的頻率運(yùn)行;內(nèi)置一個高采樣率的12位逐次逼近的8通道ADC,最多可依次對來自8個傳感器(如溫度傳感器、煙霧傳感器、光強(qiáng)傳感器等)的信號直接進(jìn)行采樣、轉(zhuǎn)換、保存,檢測主程序可任意讀取目標(biāo)傳感器對應(yīng)的采樣數(shù)據(jù)進(jìn)行處理、判斷是否發(fā)生火災(zāi)。

內(nèi)置18 KBSRAM,可靈活切換作為FLASH、RAM使用,滿足火災(zāi)監(jiān)測和簡易處理程序的存儲。支持ISP(在系統(tǒng)編程)操作和IAP(在應(yīng)用編程)操作,既便于火災(zāi)監(jiān)測主程序的更新升級,又便于軟件編寫優(yōu)化。接口包括工業(yè)標(biāo)準(zhǔn)的UART 接口、SSI 通信接口(支持SPI、MicroWire 及SSI 協(xié)議),還有3 組(6 通道)PWM,豐富的接口和功能模塊使該款芯片在功能拓展方面有較大潛力。

2 SW-A芯片的物理設(shè)計(jì)

2.1 采用的物理設(shè)計(jì)流程

SW-A芯片的物理設(shè)計(jì)借助Synopsys公司EDA工具IC Compiler 進(jìn)行,采用IC Compiler 典型的設(shè)計(jì)流程?;谂_積電(TSMC)180 nm CMOS工藝進(jìn)行。物理設(shè)計(jì)準(zhǔn)備就緒后(設(shè)計(jì)邏輯庫、設(shè)置物理庫、設(shè)置TLU-Plus相關(guān)文件以及設(shè)置讀入的門級網(wǎng)表與標(biāo)準(zhǔn)延時約束),即可開始物理設(shè)計(jì),依次完成設(shè)計(jì)規(guī)劃(Designplanning)、布局(Placement)、時鐘樹綜合(Clock tree Syn-thesis)、布線(Routing)直至設(shè)計(jì)完成(Chip Finish)。

2.2 設(shè)計(jì)規(guī)劃

設(shè)計(jì)規(guī)劃(Design Planning)是芯片物理設(shè)計(jì)中非常重要的一步;主要包括布圖規(guī)劃(Floorplan)電源規(guī)劃(Powerplant)。

通常情況下,在布局開始之前,設(shè)計(jì)者往往需要花費(fèi)大量的時間來進(jìn)行布圖規(guī)劃(Floorplan)和電源規(guī)劃(powerplan),設(shè)計(jì)規(guī)劃的好壞直接決定芯片的功耗、標(biāo)準(zhǔn)單元的擁塞的、時序收斂、電源穩(wěn)定性等。所以設(shè)計(jì)規(guī)劃是整個物理設(shè)計(jì)過程中反復(fù)次數(shù)最多、手動設(shè)計(jì)最多的一步。

布圖規(guī)劃(Floorplan)要完成IO 排布、PAD 擺放、Macro(包括模擬模塊、存儲單元等)的定位以及芯片的形狀、擁塞度(Congestion)和面積等的設(shè)定。作為一款面向用戶的控制芯片,IO 的排布必須綜合考慮用戶的需求與設(shè)計(jì)的要求,不同功能PAD 的縱橫向尺寸也不同。本文將縱橫兩向尺寸均較大的PAD置于芯片的南北兩邊,將單向尺寸較小的PAD 置于芯片的東西側(cè)且大尺寸邊朝向南北(見圖2(a)),相比較于將雙向尺寸均較大PAD 置芯片的四周(見圖2(b)),這樣的設(shè)計(jì)非常有效的減小了芯片的面積。

本芯片需要定位的Macro 有SRAM、ROM、ADC 以及ANALOG_TOP,本文綜合考慮它們與IO 的位置關(guān)系將它們定位于芯片的四周,這樣可以芯片中保留成片的空白區(qū)域來放置標(biāo)準(zhǔn)單元。為了保證Macro與PAD 及標(biāo)準(zhǔn)單元之間的互聯(lián)線,在每個Macro的四周這只一個空白區(qū),這個區(qū)域內(nèi)任何情況不允許擺放標(biāo)準(zhǔn)單元。具體命令如下:

本芯片在放置標(biāo)準(zhǔn)單元和Macro 的核心區(qū)與PAD之間設(shè)計(jì)40 μm 的預(yù)留區(qū),用于擺放電源環(huán)(PowerRing)及互聯(lián)走線。為防止標(biāo)準(zhǔn)單元重疊放置,用命令可保證標(biāo)準(zhǔn)單元只能置于高度大于10 μm 的通道內(nèi)。設(shè)置好芯片布圖規(guī)劃可使用命令creat_fp_placement進(jìn)行預(yù)布局。本芯片使用TSMC 180 nm 工藝設(shè)計(jì)生產(chǎn),要求工作電壓為1.8 V,可容忍最大電壓波動為±10%,所以本文在進(jìn)行電源規(guī)劃時,綜合考慮了芯片的供電需求、互聯(lián)線造成的電壓降(IR-Drop)及較小的電源網(wǎng)絡(luò)面積,設(shè)計(jì)了兩個電源環(huán)(Power ring)和縱橫各14條電源帶(Strap)。經(jīng)過分析電源網(wǎng)絡(luò)(Analyze Pow-er Network),本設(shè)計(jì)最大的IR-Drop 為29.7 mV.圖3(a)是芯片的設(shè)計(jì)規(guī)劃,圖3(b)是芯片的電壓降分布圖。

2.3 布局

布局(Placement)的好壞是決定芯片物理設(shè)計(jì)成敗的關(guān)鍵。布局的主要任務(wù)是完成設(shè)計(jì)中標(biāo)準(zhǔn)單元的擺放和修復(fù)建立時間(setup time)。布局正式開始之前需使用命令check_physical_design命令檢查布局準(zhǔn)備是否完成,必須保證:所有Hard Macro 和IO 等的位置以固定;設(shè)計(jì)中所有邏輯pin和物理pin一一對應(yīng);所有的邏輯單元都有與之對應(yīng)的物理單元;設(shè)計(jì)中所有單元的尺寸都已固定。為了方便互聯(lián)走線,在開始擺放標(biāo)準(zhǔn)單元之前,可以將芯片內(nèi)特定區(qū)域設(shè)置為布局限制區(qū)(Place-ment Blockage)。ICC工具多種形式的限制,如禁止粗略布局時擺放標(biāo)準(zhǔn)單元、只允許布局優(yōu)化時擺放標(biāo)準(zhǔn)單元、只允許布線等;本設(shè)計(jì)中設(shè)置了多處布局限制區(qū),以方便ADC、ANALOG_TOP 等與IO 之間的連線(見圖4(a))。

布局準(zhǔn)備就緒后可使用命令place_opt配合附加約束進(jìn)行布局,該命令執(zhí)行錯略布局(coarse place)、高扇出網(wǎng)絡(luò)合成(high-fanout net synthesis)、物理優(yōu)化(physicaloptimization)直至合法化(legalization),由前三步確定單元的位置(見圖4(b)),通過合法化最終將標(biāo)準(zhǔn)單元正確的擺放在計(jì)算好的位置上(見圖4(c))。本文物理設(shè)計(jì)的具體命令如下:

要求工具對除關(guān)鍵時鐘路徑外的其他面積進(jìn)行修復(fù),努力程度高,通過選項(xiàng)“-congestion”控制工具盡可能的降低芯片的擁塞度以便利后續(xù)布線,通過選項(xiàng)“-pow-er”控制工具優(yōu)化泄漏功耗、動態(tài)功耗并且進(jìn)行低功耗布局。

完成布局后芯片的面積利用率如表1所示,擁塞度的集中在0.625~0.875之間,擁塞度適中,既沒有因?yàn)樾酒寐蔬^低而浪費(fèi)芯片面積,也不會因?yàn)閾砣冗^大而導(dǎo)致后續(xù)設(shè)計(jì)困難甚至重新設(shè)計(jì)。

2.4 時鐘樹綜合

時鐘樹綜合(Clock Tree Synthesis)的主要任務(wù)之一就是將時鐘偏差控制在可接受范圍內(nèi),保證芯片高效無誤的工作。本芯片的時鐘樹綜合策略如下:時鐘樹的邏輯綜合(clock-cts)、時鐘樹的物理綜合(clock-psyn)以及時鐘樹的布線(clock-route)。時鐘樹的邏輯綜合階段只完成兩項(xiàng)工作:通過計(jì)算各條時鐘路徑上的延遲,得到需要插入緩沖器(buffer、inverter)的位置及尺寸(由-only_cts命令選項(xiàng)控制);由于時鐘網(wǎng)絡(luò)的功耗占總功耗的比重非常大,所以在時鐘樹綜合時必須進(jìn)行功耗優(yōu)化(-power)此階段并不進(jìn)行布線。具體命令如下:

時鐘樹的物理綜合階段將插入的緩沖器擺放至準(zhǔn)確的位置,進(jìn)行RC提取,參照延遲約束文件(SDC)檢查時鐘網(wǎng)絡(luò)的的最大插入延遲、最小插入延遲、最大時鐘偏差以及最大轉(zhuǎn)換時間等并對設(shè)計(jì)中出現(xiàn)hold違反進(jìn)行修復(fù),為了便利非時鐘網(wǎng)絡(luò)布線,此時需要增加-ar-ea_recovery選項(xiàng),以減小連線面積,此階段依然對功耗進(jìn)行優(yōu)化。在完成時鐘樹布線時,本文采用arnoldi模型來精確計(jì)算時鐘樹的延時并15次循環(huán)迭代法進(jìn)行時鐘布線。表2是時鐘綜合前本設(shè)計(jì)的時序情況,顯而易見有多條關(guān)鍵路徑并存在較多建立時間違反;完成時鐘樹綜合后再進(jìn)行時鐘檢查,未發(fā)現(xiàn)時鐘違反,表示時鐘樹綜合完成。

2.5 布線與芯片完成

本文將布線及其優(yōu)化分開來做,首先在初始布線階段完成全局布線(global routing)、詳細(xì)布線(detail rout-ing)和檢查與修正(search&repair),然后采用拓?fù)?a href="http://www.ttokpm.com/v/tag/2562/" target="_blank">算法對布線進(jìn)行優(yōu)化,同時對電流漏功耗進(jìn)行優(yōu)化。為了防止天線效應(yīng)的發(fā)生,在芯片完成階段對芯片進(jìn)行了天線效應(yīng)修復(fù)設(shè)計(jì),此時芯片中依然存在空白區(qū)域,需要填充filer 以滿足DRC 的要求。圖5 是該芯片的物理設(shè)計(jì)版圖,表3 是該芯片的面積與功耗,可見總面積為2 794 371.012 703 μm2,總功耗為11.635 4 mW.經(jīng)過仿真后證明芯片于50 MHz時鐘頻率下正常工作,滿足設(shè)計(jì)要求,證明本次設(shè)計(jì)是正確有效的。

3 結(jié)語

本文基于TSMC 180 nm 工藝完成了一款用于無線火災(zāi)監(jiān)測系統(tǒng)中的微處理器芯片的物理設(shè)計(jì),采用不同策略分別完成芯片的布圖規(guī)劃、布局、時鐘樹綜合及布線等設(shè)計(jì)步驟后得到了該芯片的版圖及面積、功耗等報(bào)表,物理設(shè)計(jì)后芯片的各項(xiàng)設(shè)計(jì)指標(biāo)均滿足設(shè)計(jì)要求,證明了該芯片物理設(shè)計(jì)的正確性。

編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 微控制器
    +關(guān)注

    關(guān)注

    48

    文章

    7336

    瀏覽量

    150114
  • ARM
    ARM
    +關(guān)注

    關(guān)注

    134

    文章

    8967

    瀏覽量

    365051
  • TSMC
    +關(guān)注

    關(guān)注

    3

    文章

    177

    瀏覽量

    84351
  • 微處理器
    +關(guān)注

    關(guān)注

    11

    文章

    2221

    瀏覽量

    81983
收藏 人收藏

    評論

    相關(guān)推薦

    影響微處理器性能的因素

    影響微處理器性能的因素是多方面的,這些因素共同決定了微處理器處理數(shù)據(jù)、執(zhí)行指令以及協(xié)調(diào)系統(tǒng)各部件工作時的效率和能力。
    的頭像 發(fā)表于 08-22 12:31 ?291次閱讀

    國產(chǎn)高性能先進(jìn)微處理器產(chǎn)業(yè)的推動者

    微處理器
    jf_10805031
    發(fā)布于 :2024年06月19日 09:36:37

    清溢光電:已實(shí)現(xiàn)180nm節(jié)點(diǎn)掩膜版量產(chǎn) 佛山基地2025年末遷入設(shè)備

    清溢光電5月16日披露了最新投資者調(diào)研紀(jì)要。 紀(jì)要內(nèi)容顯示,清溢光電已實(shí)現(xiàn) 180nm 工藝節(jié)點(diǎn)半導(dǎo)體芯片掩膜版的量產(chǎn),以及 150nm 工藝
    的頭像 發(fā)表于 05-17 16:16 ?249次閱讀

    嵌入式微處理器的分類 嵌入式微處理器的種類和型號

    嵌入式微處理器是指內(nèi)部集成了CPU、存儲、外設(shè)接口等功能的微型芯片,被廣泛應(yīng)用于各種嵌入式系統(tǒng)中。嵌入式系統(tǒng)是指嵌入在某種設(shè)備或系統(tǒng)中的微處理器系統(tǒng),主要用于控制和
    的頭像 發(fā)表于 05-04 16:31 ?1781次閱讀

    嵌入式微處理器的定義與發(fā)展 嵌入式微處理器種類和型號

    嵌入式微處理器的定義與發(fā)展 嵌入式微處理器指的是以處理器為核心的專用集成電路芯片,用于實(shí)現(xiàn)特定任務(wù)的計(jì)算或控制功能。它通常被嵌入在各種電子設(shè)備中,例如智能手機(jī)、電視機(jī)、冰箱、洗衣機(jī)等。
    的頭像 發(fā)表于 05-04 15:43 ?1828次閱讀

    嵌入式微處理器的類型與特點(diǎn) 嵌入式微處理器技術(shù)的優(yōu)缺點(diǎn)

    嵌入式微處理器是一種專門設(shè)計(jì)和應(yīng)用于嵌入式系統(tǒng)的微處理器。相比于常規(guī)計(jì)算機(jī)系統(tǒng),嵌入式系統(tǒng)通常具有更高的實(shí)時性、更低的功耗、較小的尺寸和成本以及更強(qiáng)的可靠性和穩(wěn)定性要求。嵌入式微處理器技術(shù)因此
    的頭像 發(fā)表于 05-04 15:10 ?2096次閱讀

    嵌入式微處理器有哪幾類 嵌入式微處理器包含哪些重要參數(shù)

    嵌入式微處理器是指特別設(shè)計(jì)用于嵌入式系統(tǒng)的微處理器,它具有小型化、低功耗、高性能和多功能等特點(diǎn)。嵌入式微處理器廣泛應(yīng)用于各種電子設(shè)備中,例如智能手機(jī)、平板電腦、數(shù)字相機(jī)、汽車電子、醫(yī)療設(shè)備、工程機(jī)械
    的頭像 發(fā)表于 05-04 14:58 ?635次閱讀

    嵌入式微處理器的功能 嵌入式微處理器原理與應(yīng)用

    設(shè)計(jì)。本文將詳細(xì)介紹嵌入式微處理器的功能、原理與應(yīng)用,以期給讀者一個全面的了解。 一、功能 CPU處理能力:嵌入式微處理器內(nèi)置的CPU核心可以處理各種算法和指令,實(shí)現(xiàn)各種計(jì)算任務(wù)。CP
    的頭像 發(fā)表于 05-04 14:50 ?829次閱讀

    什么是嵌入式微處理器? 嵌入式微處理器的區(qū)別

    的任務(wù)或控制其他硬件設(shè)備。 嵌入式微處理器的出現(xiàn)可以追溯到20世紀(jì)70年代末以及80年代初。嵌入式微處理器通過集成了處理器核心、內(nèi)存、輸入輸出控制以及其他必要的外圍接口等功能,實(shí)現(xiàn)了
    的頭像 發(fā)表于 04-21 15:44 ?1256次閱讀

    主流嵌入式微處理器的結(jié)構(gòu)與原理是什么 常見的嵌入式微處理器類型包括

    主流嵌入式微處理器的結(jié)構(gòu)與原理 嵌入式微處理器是一種專門設(shè)計(jì)用于嵌入式系統(tǒng)的微處理器。它具有高度集成的特點(diǎn),能夠執(zhí)行特定的任務(wù)并且通常具有低功耗。主流嵌入式微處理器的結(jié)構(gòu)與原理主要包括
    的頭像 發(fā)表于 04-21 09:32 ?441次閱讀

    微處理器屬于專用集成電路嗎對嗎

    是的,微處理器是現(xiàn)代電子設(shè)備中最為關(guān)鍵的組成部分之一,它被廣泛應(yīng)用于個人電腦、手機(jī)、電視機(jī)、汽車等各個領(lǐng)域。微處理器是一種專用集成電路,它的設(shè)計(jì)和制造涉及到復(fù)雜的電子工藝和計(jì)算機(jī)科學(xué)原理。本文將從
    的頭像 發(fā)表于 04-19 14:32 ?459次閱讀

    什么是嵌入式微處理器?嵌入式微處理器有哪些?

    嵌入式微處理器是指嵌入到特定應(yīng)用系統(tǒng)中的微處理器,它是整個嵌入式系統(tǒng)的核心,由通用處理器演變而來,具有體積小、重量輕、成本低、可靠性高等優(yōu)點(diǎn)。與通用處理器相比,嵌入式
    的頭像 發(fā)表于 03-29 11:39 ?756次閱讀

    嵌入式微處理器的原理和應(yīng)用

    嵌入式微處理器是專為嵌入式系統(tǒng)設(shè)計(jì)的微處理器,它們是嵌入式系統(tǒng)的核心組件,負(fù)責(zé)執(zhí)行程序指令、處理數(shù)據(jù)和控制其他硬件設(shè)備。與通用微處理器相比,嵌入式
    的頭像 發(fā)表于 03-28 15:51 ?610次閱讀

    #芯圣車規(guī)級觸摸微處理器 HC8AT3541系列!

    微處理器
    上海芯圣電子股份有限公司
    發(fā)布于 :2024年01月16日 10:14:09

    微處理器芯片發(fā)展歷程及行業(yè)競爭格局簡述

    微處理器芯片指由一片或幾片大規(guī)模集成電路構(gòu)成的中央處理器,該電路屬于微型計(jì)算機(jī)的運(yùn)算控制部分(微處理器芯片與存儲
    發(fā)表于 10-13 14:37 ?1002次閱讀
    <b class='flag-5'>微處理器</b><b class='flag-5'>芯片</b>發(fā)展歷程及行業(yè)競爭格局簡述