0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

淺談層疊設(shè)計、同層串?dāng)_、層間串?dāng)_

PCB線路板打樣 ? 來源:一博科技 ? 作者:bruce ? 2021-04-09 17:21 ? 次閱讀

1、 層疊設(shè)計與同層串?dāng)_

很多時候,串?dāng)_超標(biāo)的根源就來自于層疊設(shè)計。也就是我們第一篇文章說的設(shè)計上先天不足,后面糾正起來會比較困難。

講到層疊對串?dāng)_的影響,這里有另一張圖片,和上文提到的參考平面的圖片一脈相承。我們能看到,層間距離H是影響串?dāng)_的關(guān)鍵因素。當(dāng)D=3H的時候,不考慮K的話,串?dāng)_大約在10%左右。這也是所謂3H原則的由來吧,我們在了解串?dāng)_之后,就需要把3W原則改為3H原則了。

pIYBAGBwHESAWagHAACNy9AJVGg305.png

從上圖還可以留意到,如果要減小串?dāng)_的話,可以減小H或者增大D。只不過H太小,為了控制阻抗,線寬也會相應(yīng)變小,增大加工難度,或者增加了導(dǎo)體損耗。而增大D,當(dāng)然會受到布線空間的約束。所以我們一直提倡的,PCB設(shè)計是權(quán)衡的藝術(shù),而權(quán)衡的技巧,就來自于對理論的深入理解,以及適當(dāng)?shù)墓こ塘炕芰Α?/p>

2、層疊設(shè)計與層間串?dāng)_

提到權(quán)衡,就必須講一下現(xiàn)在各種規(guī)則里面提的比較多的雙帶線,也就是Dualstripline結(jié)構(gòu)。各大公司對Dualstripline的設(shè)計都會制定非常詳細(xì)的設(shè)計規(guī)則。

Intel的Purley平臺規(guī)則為例,為了降低成本,雙帶線結(jié)構(gòu)經(jīng)常被采用,要注意層間串?dāng)_。推薦的層疊可以看到,L2~L5之間構(gòu)成雙帶線結(jié)構(gòu),L3和L4之間的距離是10mil,而L2到L3以及L4到L5是3mil,從層疊的源頭來控制層間串?dāng)_。

dieceng6-02.jpg

dieceng6-03.jpg

具體的設(shè)計建議中,還提出用30度夾角來規(guī)避雙帶線結(jié)構(gòu)層間串?dāng)_的方法。以及使用Jogging的方式來平衡串?dāng)_。下圖就是我們針對這些不同的走線方式做的測試板。

dieceng6-04.jpg

一直關(guān)注高速先生的朋友,都知道我們經(jīng)常會做一些測試板來驗證各種走線細(xì)節(jié)的差異。我們通過驗證分析,比較有把握的結(jié)論都已經(jīng)陸續(xù)在研討會Paper以及高速先生的文章中進行分享。還有一些結(jié)論,要么是我們也還有困惑,要么就是結(jié)論還不夠充分,我們還會繼續(xù)深入研究。雙帶線的30度夾角以及Jogging走線就屬于我們認(rèn)為還不夠充分,也還有些疑惑的Item。所以這次就不公開發(fā)表結(jié)論了

感興趣的朋友,或者想和高速先生一起來分析的朋友,可以在關(guān)注高速先生微信公眾號(搜索:高速先生),并在后臺留下具體的聯(lián)系方式(姓名、公司、Email、電話等信息),我們可以把階段性的研究成果單獨發(fā)給你們,大家一起來看看現(xiàn)在的結(jié)論有沒有問題,下一步該往哪個方向研究。

Anyway,雙帶線的層間串?dāng)_是業(yè)內(nèi)都關(guān)心的問題,這樣的結(jié)構(gòu),層疊設(shè)計非常重要,從一開始就要做好規(guī)劃。

編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 串?dāng)_
    +關(guān)注

    關(guān)注

    4

    文章

    187

    瀏覽量

    26884
  • 層疊設(shè)計
    +關(guān)注

    關(guān)注

    0

    文章

    12

    瀏覽量

    7646
收藏 人收藏

    評論

    相關(guān)推薦

    什么是?如何減少?

    01 . 什么是? ? 是 PCB 的走線之間產(chǎn)生的不需要的噪聲 (電磁耦合)。
    的頭像 發(fā)表于 05-23 09:25 ?5087次閱讀
    什么是<b class='flag-5'>串</b><b class='flag-5'>擾</b>?如何減少<b class='flag-5'>串</b><b class='flag-5'>擾</b>?

    PCB設(shè)計與-真實世界的(上)

    分析引言:信號頻率升高,上升沿越來越陡,電路板尺寸越來越小,成本要求越來越高,是當(dāng)今電子設(shè)計的趨勢。尤其在消費類電子產(chǎn)品上,基本都是四或者六板,除去必要的電源地平面,其他密密麻麻全走著信號。
    發(fā)表于 10-21 09:53

    什么是路/幅頻特性/隨機信噪比

    什么是路/幅頻特性/隨機信噪比 路    路
    發(fā)表于 03-26 11:49 ?1234次閱讀

    掃描模式下 ADC 發(fā)生通道

    STM32 掃描模式下 ADC 發(fā)生通道
    發(fā)表于 12-07 18:16 ?0次下載

    示波器通道的影響

    通道隔離度的值越大,通道之間的越小,測試的結(jié)果也就越準(zhǔn)確!從圖2的參數(shù)顯示結(jié)果不難看出,在通道一接入幅值為3V的正弦波信號,通道二在2 mV/div的檔位下,幅值僅為157uV,通道
    發(fā)表于 07-13 15:46 ?3390次閱讀
    示波器通道<b class='flag-5'>間</b><b class='flag-5'>串</b><b class='flag-5'>擾</b>的影響

    硅基片上變壓器與屏蔽優(yōu)化

    硅基片上變壓器與屏蔽優(yōu)化_張峰
    發(fā)表于 01-07 19:00 ?0次下載

    如何消除碼_怎么避免碼

    所謂碼,就是數(shù)字基帶信號通過基帶傳輸系統(tǒng)時,由于系統(tǒng)(主要是信道)傳輸特性不理想,或者由于信道中加性噪聲的影響,使收端脈沖展寬,延伸到鄰近碼元中去,從而造成對鄰近碼元的干擾,我們將這種現(xiàn)象稱為碼
    的頭像 發(fā)表于 04-16 14:25 ?4.4w次閱讀
    如何消除碼<b class='flag-5'>間</b><b class='flag-5'>串</b><b class='flag-5'>擾</b>_怎么避免碼<b class='flag-5'>間</b><b class='flag-5'>串</b><b class='flag-5'>擾</b>

    一文看懂無碼的條件

    無碼的條件只要基帶傳輸系統(tǒng)的沖激響應(yīng)波形h(t)僅在本碼元的抽樣時刻上有最大值,并在其他碼元的抽樣時刻上均為0,則可消除碼
    的頭像 發(fā)表于 04-16 15:12 ?7.9w次閱讀
    一文看懂無碼<b class='flag-5'>間</b><b class='flag-5'>串</b><b class='flag-5'>擾</b>的條件

    近端與遠端現(xiàn)象解析

    們就需要弄清楚近端與遠端了。攻擊信號的幅值影響著的大小;減小串
    的頭像 發(fā)表于 10-27 09:25 ?1.5w次閱讀
    近端<b class='flag-5'>串</b><b class='flag-5'>擾</b>與遠端<b class='flag-5'>串</b><b class='flag-5'>擾</b>現(xiàn)象解析

    PCB如何解決

    如果不同的信號存在干擾,那么走線時讓這兩走線方向垂直,因為相互垂直的線,電場和磁場也是相互垂直的,可以減少相互
    的頭像 發(fā)表于 05-01 09:28 ?3464次閱讀

    解決的方法

    在電子產(chǎn)品的設(shè)計中普遍存在,通過以上的分析與仿真,了解了的特性,總結(jié)出以下減少的方法
    的頭像 發(fā)表于 08-14 11:50 ?1.9w次閱讀

    淺談溯源,是怎么產(chǎn)生的

    文章——溯源。 提到,防不勝防,令人煩惱。不考慮,仿真波形似乎一切正常,考慮了
    的頭像 發(fā)表于 03-29 10:26 ?3172次閱讀

    什么是?如何減少

    是 PCB 的走線之間產(chǎn)生的不需要的噪聲 (電磁耦合)。
    的頭像 發(fā)表于 05-22 09:54 ?3440次閱讀
    什么是<b class='flag-5'>串</b><b class='flag-5'>擾</b>?如何減少<b class='flag-5'>串</b><b class='flag-5'>擾</b>?

    技術(shù)資訊 | 移動通信中的頻干擾和

    關(guān)鍵要點是在移動通信系統(tǒng)的一個頻道上傳輸?shù)男盘枌α硪粋€頻道產(chǎn)生不希望的影響的現(xiàn)象。蜂窩網(wǎng)絡(luò)中較多的頻率復(fù)用,會引發(fā)頻干擾并導(dǎo)致。隨
    的頭像 發(fā)表于 07-18 17:38 ?3147次閱讀
    技術(shù)資訊 | 移動通信中的<b class='flag-5'>同</b>頻干擾和<b class='flag-5'>串</b><b class='flag-5'>擾</b>

    的類型,產(chǎn)生的原因?

    當(dāng)信號通過電纜發(fā)送時,它們面臨兩個主要的通信影響因素:EMI和。EMI和嚴(yán)重影響信噪比。通過容易產(chǎn)生EMI 和
    的頭像 發(fā)表于 07-06 10:07 ?1743次閱讀