0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

常規(guī)DDR3的布局需要滿足哪些要求?

電子設(shè)計 ? 來源:一博科技 ? 作者: 肖勇超 ? 2021-04-09 09:56 ? 次閱讀

對于DDR3的布局我們首先需要確認(rèn)芯片是否支持FLY-BY走線拓?fù)浣Y(jié)構(gòu),來確定我們是使用T拓?fù)浣Y(jié)構(gòu)還是FLY-BY拓?fù)浣Y(jié)構(gòu)。。

常規(guī)我們DDR3的布局滿足以下基本設(shè)計要求即可:

1.考慮BGA可維修性:BGA周邊器件5MM禁布,最小3MM。

2.DFM 可靠性:按照相關(guān)的工藝要求,布局時器件與器件間滿足DFM的間距要求;且考慮元件擺放的美觀性。

3.絕對等長是否滿足要求,相對長度是否容易實(shí)現(xiàn):布局時需要確認(rèn)長度限制,及時序要求,留有足夠的繞等長空間。

4.濾波電容、上拉電阻的位置等:濾波電容靠近各個PIN放置,儲能電容均勻放置在芯片周邊(在電源平面路徑上);上拉電阻按要求放置(布線長度小于500mil)。

注意:如有提供DEMO板或是芯片手冊,請按照DEMO板或是芯片手冊的要求來做。

1.濾波電容的布局要求

電源設(shè)計是PCB設(shè)計的核心部分,電源是否穩(wěn)定,紋波是否達(dá)到要求,都關(guān)系到CPU系統(tǒng)是否能正常工作。濾波電容的布局是電源的重要部分,遵循以下原則:

CPU端和DDR3顆粒端,每個引腳對應(yīng)一個濾波電容,濾波電容盡可能靠近引腳放置。

線短而粗,回路盡量短;CPU和顆粒周邊均勻擺放一些儲能電容,DDR3顆粒每片至少有一個儲能電容。

o4YBAGBvs2aABlqJAASwI0a3k8U910.png

圖1:VDD電容的布局(DDR顆粒單面放)

10-02.jpg

如圖2所示:VDD電容的布局(DDR顆粒正反貼)

DDR 正反貼的情況,電容離BGA 1MM,就近打孔;如可以跟PIN就近連接就連接在一起。

2.VREF電路布局

在DDR3中,VREF分成兩部分:

一個是為命令與地址信號服務(wù)的VREFCA;另一個是為數(shù)據(jù)總線服務(wù)的VREFDQ。

在布局時,VREFCA、VREFDQ的濾波電容及分壓電阻要分別靠近芯片的電源引腳,如圖3所示。

10-03.jpg

圖3:VREF電路布局

3.匹配電阻的布局

為了提高信號質(zhì)量,地址、控制信號一般要求在源端或終端增加匹配電阻;數(shù)據(jù)可以通過調(diào)節(jié)ODT 來實(shí)現(xiàn),所以一般建議不用加電阻。

布局時要注意電阻的擺放,到電阻端的走線長度對信號質(zhì)量有影響。

布局原則如下:

對于源端匹配電阻靠近CPU(驅(qū)動)放,而對于并聯(lián)端接則靠近負(fù)載端(FLy-BY靠近最后一個DDR3顆粒的位置放置而T拓?fù)浣Y(jié)構(gòu)是靠近最大T點(diǎn)放置)

下圖是源端匹配電阻布局示意圖;

10-04.jpg

圖4:源端匹配電阻

10-05.jpg

圖4:并聯(lián)端接

而對于終端VTT上拉電阻要放置在相應(yīng)網(wǎng)絡(luò)的末端,即靠近最后一個DDR3顆粒的位置放置(T拓?fù)浣Y(jié)構(gòu)是靠近最大T點(diǎn)放置);注意VTT上拉電阻到DDR3顆粒的走線越短越好;走線長度小于500mil;每個VTT上拉電阻對應(yīng)放置一個VTT的濾波電容(最多兩個電阻共用一個電容);VTT電源一般直接在元件面同層鋪銅來完成連接,所以放置濾波電容時需要兼顧兩方面,一方面要保證有一定的電源通道,另一方面濾波電容不能離上拉電阻太遠(yuǎn),以免影響濾波效果。

10-06.jpg

圖5:VTT濾波電容

DDR3的布局基本沒有什么難點(diǎn),只是要注意諸多細(xì)節(jié)之處,相信大家都已經(jīng)學(xué)會。

編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 上拉電阻
    +關(guān)注

    關(guān)注

    5

    文章

    355

    瀏覽量

    30446
  • DDR3
    +關(guān)注

    關(guān)注

    2

    文章

    273

    瀏覽量

    42081
  • 濾波電容
    +關(guān)注

    關(guān)注

    8

    文章

    455

    瀏覽量

    39888
  • cpu
    cpu
    +關(guān)注

    關(guān)注

    68

    文章

    10702

    瀏覽量

    209371
收藏 人收藏

    評論

    相關(guān)推薦

    DDR3布線參考

    DDR3DDR
    電子學(xué)習(xí)
    發(fā)布于 :2022年12月07日 22:58:53

    使用 AM437x 而不具有 VTT 終端的 DDR3 參考設(shè)計

    。具有短的線跡長度、最多兩個 DDR3 器件和平衡的 T 拓?fù)涫潜仨?b class='flag-5'>滿足的要求;否則,應(yīng)遵循 VTT 終端指南。特性在具有集成式 DDR 控制器的 Sitara AM437x 處理器上
    發(fā)表于 04-03 17:14

    使用AM437x無VTT終端的DDR3參考設(shè)計包括BOM及原理圖

    。具有短的線跡長度、最多兩個 DDR3 器件和平衡的 T 拓?fù)涫潜仨?b class='flag-5'>滿足的要求;否則,應(yīng)遵循 VTT 終端指南。主要特色在具有集成式 DDR 控制器的 Sitara AM437x 處理
    發(fā)表于 09-26 08:53

    請問面對4片ddr3怎么布局?

    面對4片ddr3改怎么布局,我想雙面對稱布局改怎么走拓弧結(jié)構(gòu),第一次畫沒經(jīng)驗(yàn)忘指導(dǎo)。還有都有什么需要等長,都在什么上面有要求C:\Users
    發(fā)表于 06-03 03:00

    DDR布局要求有哪些?

    DDR 布局拓?fù)浣Y(jié)構(gòu)。等長要求 L1+L2+L6=L1+L2+L7=L1+L3+L4=L1+L3+L5然而,菊花鏈?zhǔn)酵負(fù)浣Y(jié)構(gòu)被證明在 SI
    發(fā)表于 10-30 06:53

    常規(guī)DDR3的走線設(shè)計

    一張表總結(jié)常規(guī)DDR3的走線設(shè)計
    發(fā)表于 03-03 08:00

    Gowin DDR3參考設(shè)計

    本次發(fā)布 Gowin DDR3參考設(shè)計。Gowin DDR3 參考設(shè)計可在高云官網(wǎng)下載,參考設(shè)計可用于仿真,實(shí)例化加插用戶設(shè)計后的總綜合,總布局布線。
    發(fā)表于 10-08 08:00

    ddr3的讀寫分離方法有哪些?

    DDR3是目前DDR的主流產(chǎn)品,DDR3的讀寫分離作為DDR最基本也是最常用的部分,本文主要闡述DDR3讀寫分離的方法。最開始的
    的頭像 發(fā)表于 11-06 13:44 ?8691次閱讀
    <b class='flag-5'>ddr3</b>的讀寫分離方法有哪些?

    ddr4和ddr3內(nèi)存的區(qū)別,可以通用嗎

    雖然新一代電腦/智能手機(jī)用上了DDR4內(nèi)存,但以往的產(chǎn)品大多還是用的DDR3內(nèi)存,因此DDR3依舊是主流,DDR4今后將逐漸取代DDR3,成
    發(fā)表于 11-08 15:42 ?3.1w次閱讀

    基于Digilent介紹DDR3和mig

    我們通過Configuration,Package,Speed...等DDR3的命名可知道DDR3的容量,封裝,速度等級等信息。
    發(fā)表于 03-03 11:04 ?2071次閱讀
    基于Digilent介紹<b class='flag-5'>DDR3</b>和mig

    FPGA學(xué)習(xí)-DDR3

    的讀取寫入是按時鐘同步的;所謂動態(tài),是指DDR3中的數(shù)據(jù)掉電無法保存,且需要周期性的刷新,才能保持?jǐn)?shù)據(jù);所謂隨機(jī)存取,即可以隨機(jī)操作任一地址的數(shù)據(jù);所謂double-data-rate,即時鐘的上升沿
    的頭像 發(fā)表于 12-21 18:30 ?2914次閱讀

    基于AXI總線的DDR3讀寫測試

    本文開源一個FPGA項(xiàng)目:基于AXI總線的DDR3讀寫。之前的一篇文章介紹了DDR3簡單用戶接口的讀寫方式:《DDR3讀寫測試》,如果在某些項(xiàng)目中,我們需要
    的頭像 發(fā)表于 09-01 16:20 ?3812次閱讀
    基于AXI總線的<b class='flag-5'>DDR3</b>讀寫測試

    基于FPGA的DDR3讀寫測試

    本文介紹一個FPGA開源項(xiàng)目:DDR3讀寫。該工程基于MIG控制器IP核對FPGA DDR3實(shí)現(xiàn)讀寫操作。
    的頭像 發(fā)表于 09-01 16:23 ?1357次閱讀
    基于FPGA的<b class='flag-5'>DDR3</b>讀寫測試

    闡述DDR3讀寫分離的方法

    DDR3是2007年推出的,預(yù)計2022年DDR3的市場份額將降至8%或以下。但原理都是一樣的,DDR3的讀寫分離作為DDR最基本也是最常用的部分,本文主要闡述
    的頭像 發(fā)表于 10-18 16:03 ?839次閱讀
    闡述<b class='flag-5'>DDR3</b>讀寫分離的方法

    DDR4和DDR3內(nèi)存都有哪些區(qū)別?

    DDR4和DDR3內(nèi)存都有哪些區(qū)別? 隨著計算機(jī)的日益發(fā)展,內(nèi)存也越來越重要。DDR3DDR4是兩種用于計算機(jī)內(nèi)存的標(biāo)準(zhǔn)。隨著DDR4內(nèi)存
    的頭像 發(fā)表于 10-30 09:22 ?9845次閱讀