0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

AMD Zen3性能實測:6核堪比8核Zen2

工程師鄧生 ? 來源:快科技 ? 作者:萬南 ? 2020-11-03 15:51 ? 次閱讀

趕在11月5日上市前,Zen3首發(fā)四虎中最便宜的銳龍5 5600X,在Cinebench中的成績曝光。

先看Cinebench R15,這顆銳龍5 5600X超頻到了全核4.7GHz,最終單線程258cb,多線程2040cb。測試平臺配置包括16GB DDR4-3200內存(C14時序)、華碩ROG Crosshair VIII HERO主板、電壓1.256V。

取來Anandtech的數據做對比,銳龍5 5600X單線程居然超過了銳龍7 3700X(204cb+2112cb),多線程也幾乎接近。

對比Intel 8核的酷睿i7-10700K,單線程217cb,多線程2005cb。至于銳龍5 3600XT和酷睿i5-10600K從,成績就更低了,分別是210cb/1639cb和206cb/1428cb。

換言之,5600X比10600K單線程快了25%、多線程快了42%。相較上代Zen2架構的3600XT,單線程快了22%、多線程快了25%。

再看Cinebench R20,5600X單線程609分,多線程4746分。

而銳龍7 3700X是509/4836,酷睿i7-10700K是518/4870,銳龍5 3600XT是521/3719,酷睿i5-10600K是498/3570。

也就是說,5600X比10600K多線程快了33%、比3600X快了27%。

值得一提的是,銳龍5 5600X是Zen3首發(fā)CPU中最便宜的,國行建議零售價2129元。

責任編輯:PSY

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • amd
    amd
    +關注

    關注

    25

    文章

    5376

    瀏覽量

    133388
  • AMD處理器
    +關注

    關注

    2

    文章

    59

    瀏覽量

    12943
  • 6核處理器
    +關注

    關注

    0

    文章

    2

    瀏覽量

    5855
收藏 人收藏

    評論

    相關推薦

    AMD將推出Zen5架構CPU,效能Zen4快40%

    AMDZen 5 CPU架構采用了臺積電的3納米制程。雖然目前關于Zen 5 CPU的細節(jié)尚不清楚,但預計將提高性能效率,內建人工智能和機
    的頭像 發(fā)表于 08-08 14:25 ?307次閱讀

    實測分享,瑞芯微RK3588八國產處理器性能測評!確實“遙遙領先”!

    ,RK3588性能顯著提升! 圖2 RK3588處理器CPU運算性能實測數據 圖3 RK3568處理器CPU運算
    發(fā)表于 07-17 10:49

    Zen 6處理器最高配32核心,Zen 5預計6月正式發(fā)布

    此外,AMD Zen 5 內核架構亦將于今年 6 月 Computex 活動中亮相,商用產品預期最早將于 2024 年第三季度上市。
    的頭像 發(fā)表于 05-20 14:52 ?719次閱讀

    Geekbench 6揭示9iPad Pro性能提升13%

    遵照預期,10版本因其額外的性能核心,得分明顯高于9。即便如此,9M4仍較上一代M3提升13%,且
    的頭像 發(fā)表于 05-14 11:20 ?467次閱讀

    AMD明年Zen5 APU性能確切,Strix Halo APU將應用多芯粒

    常規(guī)版Strix Point將保持單芯片設計,但核心數量從816線程的Zen 4提升至1224線程的Zen 5,
    的頭像 發(fā)表于 04-26 10:09 ?634次閱讀

    Linux 6.8初步整合AMD Zen 5處理器代碼

    Linux 6.8版本已初步加入Zen 5 CPU的相關編碼。AMD自上周公布AMD 1Ah系列00h至0Fh (即Zen 5)處理器的效能監(jiān)測計數值文件后,又向內核團隊遞交了有關
    的頭像 發(fā)表于 03-13 14:13 ?508次閱讀

    AMD Zen6架構繼續(xù)飛躍!顯跨越下下代RDNA5

    AMD的下一代Zen5 CPU架構還沒來,Zen6的消息就已經多次傳出,現在又提到了所集成的GPU顯,居然將會搭配同樣下下一代的RDNA5。
    的頭像 發(fā)表于 02-22 09:53 ?675次閱讀
    <b class='flag-5'>AMD</b> <b class='flag-5'>Zen6</b>架構繼續(xù)飛躍!<b class='flag-5'>核</b>顯跨越下下代RDNA5

    AMD擬2024年第3季度量產Zen 5芯片,加強AI終端布局

    據最新報道,AMD計劃于2024年第三季度投產Zen 5處理器,此舉旨在提升AI終端部署,包括桌面、筆記本及服務器領域。AMD與臺積電緊密合作,將負責開發(fā)擁有“涅槃”之名的Zen 5芯
    的頭像 發(fā)表于 02-20 14:03 ?587次閱讀

    AMD Zen 5對標英特爾Arrow Lake、Lunar Lake處理器競爭

    此外,AMD CEO 蘇姿豐博士進一步證實,搭載 Zen 5 的 Turin 芯片也將于 2024 年下半年面世。盡管尚未透露具體將推出哪些型號的處理器,現有的情勢顯示,桌面版的 Grinate 和移動版的 Strix Point 可能并不會同期登場。
    的頭像 發(fā)表于 02-01 13:52 ?781次閱讀

    AMD Ryzen Zen 4c架構規(guī)格介紹

    與英特爾的 E 一樣,AMDZen 4c 內核旨在標準性能內核(AMD
    發(fā)表于 12-25 15:36 ?415次閱讀
    <b class='flag-5'>AMD</b> Ryzen <b class='flag-5'>Zen</b> 4c架構規(guī)格介紹

    AMD Zen6升級CCD 2nm工藝:輕松256核心!

    AMD Zen5架構產品還沒發(fā),Zen6架構的不少細節(jié)就被曝光,看起來令人極為振奮。
    的頭像 發(fā)表于 12-04 09:31 ?1915次閱讀
    <b class='flag-5'>AMD</b> <b class='flag-5'>Zen6</b>升級CCD <b class='flag-5'>2</b>nm工藝:輕松256核心!

    AMD正式發(fā)布Zen4+Zen4c新銳龍7000U:真不是“大小”!

    因此,Zen4+Zen4c的組合叫做大小是不公平的,因為后者雖然面積小,但該有的一應俱全,無論系統(tǒng)還是應用都可以把它們當作同樣的核心去調用,根本不需要做刻意區(qū)分和單獨優(yōu)化。
    的頭像 發(fā)表于 11-23 17:22 ?1580次閱讀
    <b class='flag-5'>AMD</b>正式發(fā)布<b class='flag-5'>Zen4+Zen</b>4c新銳龍7000U:真不是“大小<b class='flag-5'>核</b>”!

    AMD選擇三星代工廠制造下一代的4nm Zen 5c架構產品

    AMD一向傾向于使用臺積電打造其最先進的硅設計,當然,并不包括他們目前正在研發(fā)中的下一代Zen 5c架構產品。根據一份來自臺灣的新報告,AMD已經選擇三星代工廠來生產為其下一代平臺打造的Zen
    的頭像 發(fā)表于 11-22 13:44 ?582次閱讀
    <b class='flag-5'>AMD</b>選擇三星代工廠制造下一代的4nm <b class='flag-5'>Zen</b> 5c架構產品

    基于Zen4c的銳龍7000U系列處理器首發(fā)

    AMD EPYC 9704系列處理器發(fā)布之后,業(yè)界便出現了很多曝光和傳聞,認為在消費級市場,AMD會發(fā)布Zen4+Zen4c配置的處理器,甚至相關的內部結構圖和規(guī)格表也被曝光了出來。
    發(fā)表于 11-07 11:30 ?309次閱讀
    基于<b class='flag-5'>Zen</b>4c的銳龍7000U系列處理器首發(fā)

    設置AMD以太網IP的Pause幀處理

    目前 AMD 的以太網 IP ,如軟 10G/25G,40G/50G 或者硬核 CMAC,MRMAC,DCMAC 等等,都采用的是同一種 Pause 幀處理方式。
    的頭像 發(fā)表于 10-18 09:15 ?776次閱讀
    設置<b class='flag-5'>AMD</b>以太網IP<b class='flag-5'>核</b>的Pause幀處理