0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

淺談PCB疊層EMC規(guī)劃與設(shè)計(jì)思路

PCB線路板打樣 ? 來源:搜狐 ? 作者:獵板PCB智慧工廠 ? 2020-11-10 09:54 ? 次閱讀

PCBEMC設(shè)計(jì)考慮中,首先涉及的便是層的設(shè)置;單板的層數(shù)由電源、地的層數(shù)和信號層數(shù)組成;在產(chǎn)品的EMC設(shè)計(jì)中,除了元器件的選擇和電路設(shè)計(jì)之外,良好的PCB設(shè)計(jì)也是一個非常重要的因素。

PCB的EMC設(shè)計(jì)的關(guān)鍵,是盡可能減小回流面積,讓回流路徑按照我們設(shè)計(jì)的方向流動。而層的設(shè)計(jì)是PCB的基礎(chǔ),如何做好PCB層設(shè)計(jì)才能讓PCB的EMC效果最優(yōu)呢?今天,小編就和大家分享一下。

一、PCB層的設(shè)計(jì)思路:

PCB疊層EMC規(guī)劃與設(shè)計(jì)思路的核心就是合理規(guī)劃信號回流路徑,盡可能減小信號從單板鏡像層的回流面積,使得磁通對消或最小化。

1、單板鏡像層

鏡像層是PCB內(nèi)部臨近信號層的一層完整的敷銅平面層(電源層、接地層)。主要有以下作用:

(1)降低回流噪聲:鏡像層可以為信號層回流提供低阻抗路徑,尤其在電源分布系統(tǒng)中有大電流流動時,鏡像層的作用更加明顯。

(2)降低EMI:鏡像層的存在減少了信號和回流形成的閉合環(huán)的面積,降低了EMI;

(3)降低串?dāng)_:有助于控制高速數(shù)字電路中信號走線之間的串?dāng)_問題,改變信號線距鏡像層的高度,就可以控制信號線間串?dāng)_,高度越小,串?dāng)_越小;

(4)阻抗控制,防止信號反射。

2、鏡像層的選擇

(1)電源、地平面都能用作參考平面,且對內(nèi)部走線有一定的屏蔽作用;

(2)相對而言,電源平面具有較高的特性阻抗,與參考電平存在較大的電勢差,同時電源平面上的高頻干擾相對比較大;

(3)從屏蔽的角度,地平面一般均作了接地的處理,并作為基準(zhǔn)電平參考點(diǎn),其屏蔽效果遠(yuǎn)遠(yuǎn)優(yōu)于電源平面;

(4)選擇參考平面時,應(yīng)優(yōu)選地平面,次選電源平面。

二、磁通對消原理:

根據(jù)麥克斯韋方程,分立的帶電體或電流,它們之間的一切電的及磁的作用都是通過它們之間的中間區(qū)域傳遞的,不論中間區(qū)域是真空還是實(shí)體物質(zhì)。在PCB中磁通總是在傳輸線中傳播的,如果射頻回流路徑平行靠近其相應(yīng)的信號路徑,則回流路徑上的磁通與信號路徑上的磁通是方向相反的,這時它們相互疊加,則得到了通量對消的效果。

磁通對消的本質(zhì)就是信號回流路徑的控制,具體示意圖如下:

如何用右手定則來解釋信號層與地層相鄰時磁通對消效果,解釋如下:

(1)當(dāng)導(dǎo)線上有電流流過時,導(dǎo)線周圍便會產(chǎn)生磁場,磁場的方向以右手定則來確定。

(2)當(dāng)有兩條彼此靠近且平行的導(dǎo)線,如下圖所示,其中一個導(dǎo)體的電流向外流出,另一個導(dǎo)體的電流向內(nèi)流入,如果流過這兩根導(dǎo)線的電流分別是信號電流和它的回流電流,那么這兩個電流是大小相等方向相反的,所以它們的磁場也是大小相等,而方向是相反的,因此能相互抵消。

六層板設(shè)計(jì)實(shí)例

1、對于六層板,優(yōu)先考慮方案3;

分析:

(1)由于信號層與回流參考平面相鄰,S1、S2、S3相鄰地平面,有最佳的磁通抵消效果,優(yōu)選布線層S2,其次S3、S1。

(2)電源平面與GND平面相鄰,平面間距離很小,有最佳的磁通抵消效果和低的電源平面阻抗。

(3)主電源及其對應(yīng)的地布在4、5層,層厚設(shè)置時,增大S2-P之間的間距,縮小P-G2之間的間(相應(yīng)縮小G1-S2層之間的間距),以減小電源平面的阻抗,減少電源對S2的影響。

2、在成本要求較高的時候,可采用方案1;

分析:

(1)此種結(jié)構(gòu),由于信號層與回流參考平面相鄰,S1和S2緊鄰地平面,有最佳的磁通抵消效果;

(2)電源平面由于要經(jīng)過S3和S2到GND平面,差的磁通抵消效果和高的電源平面阻抗;

(3)優(yōu)選布線層S1、S2,其次S3、S4。

3、對于六層板,備選方案4

分析:

對于局部、少量信號要求較高的場合,方案4比方案3更適合,它能提供極佳的布線層S2。

4、最差EMC效果,方案2

分析:

此種結(jié)構(gòu),S1和S2相鄰,S3與S4相鄰,同時S3與S4不與地平面相鄰,磁通抵消效果差。

5、總結(jié)

PCB層設(shè)計(jì)具體原則:

(1)元件面、焊接面下面為完整的地平面(屏蔽);

(2)盡量避免兩信號層直接相鄰;

(3)所有信號層盡可能與地平面相鄰;

(4)高頻、高速、時鐘等關(guān)鍵信號布線層要有一相鄰地平面。

編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4293

    文章

    22769

    瀏覽量

    393205
  • emc
    emc
    +關(guān)注

    關(guān)注

    167

    文章

    3798

    瀏覽量

    182288
  • 磁通
    +關(guān)注

    關(guān)注

    1

    文章

    45

    瀏覽量

    12730
  • 華秋DFM
    +關(guān)注

    關(guān)注

    20

    文章

    3492

    瀏覽量

    4187
收藏 人收藏

    評論

    相關(guān)推薦

    PCBEMC規(guī)劃與設(shè)計(jì)思路

    PCBEMC設(shè)計(jì)考慮中,首先涉及的便是的設(shè)置;單板的層數(shù)由電源、地的層數(shù)和信號層數(shù)組成;在產(chǎn)品的EMC設(shè)計(jì)中,除了元器件的選擇和電路設(shè)計(jì)之外,良好的
    發(fā)表于 09-08 10:26 ?1002次閱讀

    淺談PCB設(shè)計(jì)的EMC優(yōu)化方案

    PCBEMC規(guī)劃與設(shè)計(jì)思路的核心就是合理規(guī)劃信號
    發(fā)表于 05-12 09:38 ?421次閱讀
    <b class='flag-5'>淺談</b><b class='flag-5'>PCB</b><b class='flag-5'>層</b>設(shè)計(jì)的<b class='flag-5'>EMC</b>優(yōu)化方案

    【資料】PCBEMC設(shè)計(jì)之常見的PCB結(jié)構(gòu)

    常見的PCB結(jié)構(gòu),四板、六板、八板十
    發(fā)表于 03-29 11:49

    【資料】淺談PCB設(shè)計(jì)

    本文主要介紹多層PCB設(shè)計(jì)的基礎(chǔ)知識,包括結(jié)構(gòu)的排布一般原則,常用的
    發(fā)表于 08-04 10:06

    高速PCB設(shè)計(jì)的問題

    高速PCB設(shè)計(jì)的問題
    發(fā)表于 05-16 20:06 ?0次下載
    高速<b class='flag-5'>PCB</b>設(shè)計(jì)的<b class='flag-5'>疊</b><b class='flag-5'>層</b>問題

    如何才看懂PCB文件

    我們都知道,電路板的安排是對PCB的整個系統(tǒng)設(shè)計(jì)的基礎(chǔ)。設(shè)計(jì)如有缺陷,將最終影響到整機(jī)的emc
    的頭像 發(fā)表于 10-27 07:58 ?4542次閱讀

    如何設(shè)計(jì)4PCB

    如何設(shè)計(jì)4PCB
    的頭像 發(fā)表于 07-31 10:49 ?1.8w次閱讀

    如何進(jìn)行PCBEMC設(shè)計(jì)

    PCBEMC規(guī)劃與設(shè)計(jì)思路的核心就是合理規(guī)劃信號
    發(fā)表于 01-22 17:12 ?899次閱讀
    如何進(jìn)行<b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>的<b class='flag-5'>EMC</b>設(shè)計(jì)

    如何設(shè)計(jì)才能讓PCBEMC效果最優(yōu)?

    EMC設(shè)計(jì)的關(guān)鍵,是盡可能減小回流面積,讓回流路徑按照我們設(shè)計(jì)的方向流動。而的設(shè)計(jì)是PCB的基礎(chǔ),如何做好PCB設(shè)計(jì)才能讓
    的頭像 發(fā)表于 03-27 09:50 ?2866次閱讀
    如何設(shè)計(jì)才能讓<b class='flag-5'>PCB</b>的<b class='flag-5'>EMC</b>效果最優(yōu)?

    PCB設(shè)計(jì)的MEC如何達(dá)到最優(yōu)效果?

    。? ? PCBEMC 設(shè)計(jì)的關(guān)鍵,是盡可能減小回流面積,讓回流路徑按照我們設(shè)計(jì)的方向流動。而的設(shè)計(jì)是 PCB 的基礎(chǔ),如何做好 PCB
    的頭像 發(fā)表于 10-30 15:41 ?668次閱讀

    PCB如何設(shè)計(jì)才能發(fā)揮出EMC最全面的效果

    EMC設(shè)計(jì)的關(guān)鍵,是盡可能減小回流面積,讓回流路徑按照我們設(shè)計(jì)的方向流動。而的設(shè)計(jì)是PCB的基礎(chǔ),如何做好PCB設(shè)計(jì)才能讓
    的頭像 發(fā)表于 12-31 10:02 ?2286次閱讀

    如何才能讓PCBEMC效果達(dá)到最優(yōu)?

    。 ? PCBEMC設(shè)計(jì)的關(guān)鍵,是盡可能減小回流面積,讓回流路徑按照我們設(shè)計(jì)的方向流動。而的設(shè)計(jì)是PCB的基礎(chǔ),如何做好PCB
    的頭像 發(fā)表于 02-19 16:14 ?2916次閱讀
    如何才能讓<b class='flag-5'>PCB</b>的<b class='flag-5'>EMC</b>效果達(dá)到最優(yōu)?

    PCB多層板 :簡述磁通對消法有效控制EMC

    EMC設(shè)計(jì)的關(guān)鍵,是盡可能減小回流面積,讓回流路徑按照我們設(shè)計(jì)的方向流動。而的設(shè)計(jì)是PCB的基礎(chǔ),如何做好PCB設(shè)計(jì)才能讓
    的頭像 發(fā)表于 04-20 09:45 ?2413次閱讀
    <b class='flag-5'>PCB</b>多層板 :簡述磁通對消法有效控制<b class='flag-5'>EMC</b>

    PCB多層板中磁通對消法有效控制EMC

    EMC設(shè)計(jì)的關(guān)鍵,是盡可能減小回流面積,讓回流路徑按照我們設(shè)計(jì)的方向流動。而的設(shè)計(jì)是PCB的基礎(chǔ),如何做好PCB設(shè)計(jì)才能讓
    的頭像 發(fā)表于 05-24 13:39 ?2490次閱讀
    <b class='flag-5'>PCB</b>多層板中磁通對消法有效控制<b class='flag-5'>EMC</b>

    PCB設(shè)計(jì)具體原則

    EMC設(shè)計(jì)的關(guān)鍵,是盡可能減小回流面積,讓回流路徑按照我們設(shè)計(jì)的方向流動。而的設(shè)計(jì)是PCB的基礎(chǔ),如何做好PCB設(shè)計(jì)才能讓
    的頭像 發(fā)表于 05-30 09:28 ?1996次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>層</b>設(shè)計(jì)具體原則