0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB板差分布線操作技巧

PCB線路板打樣 ? 來源:捷多邦 ? 作者:捷多邦 ? 2020-12-04 11:14 ? 次閱讀

高速串行總線的普及,使得PCB板上差分信號越來越多,那么,PCB板如何差分布線?

各類差分線的阻抗要求不同,根據(jù)設(shè)計要求,通過阻抗計算軟件計算出差分阻抗和對應(yīng)的線 寬間距,并設(shè)置到約束管理器。 差分線通過互相耦合來減少共模干擾,在條件許可的情況下盡可能平行布線,兩根線中間不能有過孔或其他信號。為減少損耗,高速差分線換層時可以在換層孔的附近添加地過孔。

差分布線操作技巧:

1、激活布線的指令,選擇Route→connect命令,再選中已經(jīng)定義好的差分信號線,此時已經(jīng)定義好的差分線會同時被拉出。

2、支持單線的走線模式,當(dāng)局部布線需要用單線走線模式時,在布線命令狀態(tài)下單擊鼠標(biāo)右鍵,在彈出的快捷菜單中選擇

Single Trace Mode命令模式。

3、在布局小空間的位置差分布線時,可以切換至Neck Mode模式,同樣是在布線指令狀態(tài)下單擊鼠標(biāo)右鍵,在彈出的快捷菜單中選擇Neck Mode命令。

4、根據(jù)布線需求選擇合適的差分過孔模式。在布線指令狀態(tài)下單擊鼠標(biāo)右鍵,在彈出的快捷菜單中選擇Via Pattern命令。
編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4295

    文章

    22776

    瀏覽量

    393246
  • 差分信號
    +關(guān)注

    關(guān)注

    3

    文章

    361

    瀏覽量

    27539
收藏 人收藏

    評論

    相關(guān)推薦

    PCB設(shè)計與PCB的緊密關(guān)系

    。以下是它們之間的關(guān)系: PCB設(shè)計與PCB的關(guān)系 1. PCB設(shè)計: PCB設(shè)計是指在電子產(chǎn)品開發(fā)過程中,設(shè)計工程師使用專業(yè)的電子設(shè)計
    的頭像 發(fā)表于 08-12 10:04 ?291次閱讀

    pcb電源布線規(guī)則分享 PCB電源布線的六大技巧

    PCB電源布線是印刷電路設(shè)計中非常重要的一環(huán)。電源布線的好壞直接影響到電路的穩(wěn)定性和性能。本文將介紹幾個PCB電源
    發(fā)表于 05-16 11:50 ?1239次閱讀

    如何對PCB進(jìn)行分對的走線操作呢?

    PCB設(shè)計中,分對的走線操作是一項關(guān)鍵任務(wù),它直接影響到信號的完整性和電路的性能。分信號通常用于高速數(shù)字通信,因為它們能夠有效地抵抗電磁干擾和提供準(zhǔn)確的時序信號。
    的頭像 發(fā)表于 04-10 16:34 ?1865次閱讀

    多層PCB的基本結(jié)構(gòu) 多層PCB提高電路布線密度的優(yōu)勢簡析

    多層PCB由多層導(dǎo)電材料(通常是銅箔)和絕緣材料(如FR4)交替堆疊而成。通過在這些層之間鉆孔并填充導(dǎo)電材料,可以形成連接不同層的導(dǎo)電路徑,即所謂的“過孔”(via)。這種設(shè)計使得電路可以在三維空間中布局,大大提高了布線密度。
    的頭像 發(fā)表于 03-01 11:27 ?1234次閱讀

    PCB電路布局布線設(shè)計交流

    PCB電路布局布線設(shè)計交流
    發(fā)表于 01-19 22:27

    PCB布線的布局規(guī)劃和設(shè)計技巧

    電路尺寸和布線層數(shù)需要在設(shè)計初期確定。布線層的數(shù)量以及層疊(STack-up)方式會直接影響到印制線的布線和阻抗。的大小有助于確定層疊方
    發(fā)表于 12-28 16:23 ?548次閱讀

    pcb布線間距與電壓的關(guān)系

    PCB設(shè)計中,電壓是其中一個最重要的參數(shù)。高電壓可能會導(dǎo)致電弧放電、電暈、電路之間電耦和干擾等問題,而電路之間的布線間距是決定電壓分布的一個重要因素。本文將詳盡地闡述PCB
    的頭像 發(fā)表于 12-20 11:24 ?9835次閱讀

    提高電路EMC能力PCB設(shè)計和布線方法

    提高電路EMC能力PCB設(shè)計和布線方法
    的頭像 發(fā)表于 12-07 15:36 ?757次閱讀
    提高電路<b class='flag-5'>板</b>EMC能力<b class='flag-5'>PCB</b>設(shè)計和<b class='flag-5'>布線</b>方法

    PCB多層為什么都是偶數(shù)層?

    ,電鍍等多個步驟。 為什么多層都是偶數(shù)層呢? 1. 靈活布線: PCB多層的設(shè)計目標(biāo)之一是提供更多的布線資源,使得電路在更小的面積內(nèi)能夠
    的頭像 發(fā)表于 12-07 09:59 ?796次閱讀

    高效分對布線指南:提高 PCB 布線速度

    高效分對布線指南:提高 PCB 布線速度
    的頭像 發(fā)表于 11-29 16:00 ?2910次閱讀
    高效<b class='flag-5'>差</b>分對<b class='flag-5'>布線</b>指南:提高 <b class='flag-5'>PCB</b> <b class='flag-5'>布線</b>速度

    對于只有一個輸出端的時鐘信號線,如何實現(xiàn)分布線?

    對于只有一個輸出端的時鐘信號線,如何實現(xiàn)分布線? 在設(shè)計電路或系統(tǒng)時,分信號線被廣泛應(yīng)用于傳輸時鐘信號。分信號線可以有效地抵抗噪聲、串?dāng)_和損耗,從而提高信號完整性和系統(tǒng)性能。對于
    的頭像 發(fā)表于 11-24 14:32 ?556次閱讀

    電路PCB關(guān)鍵信號如何去布線?

    一站式PCBA智造廠家今天為大家講講PCB設(shè)計關(guān)鍵信號如何去布線?PCB關(guān)鍵信號的布線要求。在PCB設(shè)計
    的頭像 發(fā)表于 11-22 09:11 ?675次閱讀
    電路<b class='flag-5'>板</b>廠<b class='flag-5'>PCB</b>關(guān)鍵信號如何去<b class='flag-5'>布線</b>?

    PCB如何增強(qiáng)防靜電ESD功能

    PCB的設(shè)計當(dāng)中,可以通過分層、恰當(dāng)?shù)牟季?b class='flag-5'>PCBPCB
    發(fā)表于 10-30 15:33 ?253次閱讀

    四層pcb線路如何布線才好

    四層pcb線路如何布線
    的頭像 發(fā)表于 10-12 10:41 ?1939次閱讀

    PCI卡的PCB布線規(guī)則

    PCI-SIG推薦PCI卡使用四層PCB,PCI-SIG規(guī)定的PCI連接器的信號分布也正是為便于四層布線而優(yōu)化定義的。PCI-SIG對P
    發(fā)表于 10-10 15:15 ?544次閱讀