0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Esperanto公司實現(xiàn)1000多核RISC-V處理器

lhl545545 ? 來源:快科技 ? 作者:憲瑞 ? 2020-12-10 09:23 ? 次閱讀

對x86處理器來說,開源的RISC-V處理器威脅越來越大,它不僅能實現(xiàn)5GHz的超高頻率,現(xiàn)在多核并行上也甩開了x86,Esperanto公司已經實現(xiàn)了1000多核RISC-V處理器。

RISC-V峰會將在12月8到10日舉行,這幾天有不少公司都公布了自己基于RISC-V指令集的新產品,比如希捷發(fā)布的硬盤主控芯片

Esperanto公司是一家初創(chuàng)企業(yè),他們將在這次峰會上推出自研的ET-SoC-1處理器,主要面向大規(guī)模機器學習應用。

這個處理器只用單芯片就集成了1000多個RISC-V內核,其內部有2種64位通用核心,一個名為ET-Maxion,2018年的RISC-V峰會上就展示過了,這是一種高性能核心,采用了超標量亂序執(zhí)行內核設計。

還有一種核心名為ET-Minion,是低功耗核心,使用的是精簡、順序執(zhí)行多線程內核,并集成了大量的矢量/張量協(xié)處理單元,用于加速機器學習。

除了先進的內核架構,ET-SoC-1處理器還支持目前的各種軟件堆棧,支持RISC-V神經網絡編譯器,及業(yè)界標準的框架,比如PyTorch,ONNX和Glow,接口使用的也是標準的PCIe總線,與現(xiàn)有系統(tǒng)兼容。

根據Esperanto公司的說法,ET-SoC-1處理器能夠提供多倍于x86、GPU、FPGA解決方案的性能,使得數據中心的性能密度達到了前所未有的水平。

不過他們沒有提供具體的性能及功耗水平,應該會在RISC-V峰會上才會公開。
責任編輯:pj

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 處理器
    +關注

    關注

    68

    文章

    18926

    瀏覽量

    227214
  • 硬盤
    +關注

    關注

    3

    文章

    1269

    瀏覽量

    56983
  • 機器學習
    +關注

    關注

    66

    文章

    8306

    瀏覽量

    131841
收藏 人收藏

    評論

    相關推薦

    RISC-V適合什么樣的應用場景

    和低功耗的需求。 可擴展性:RISC-V的模塊化設計使得其能夠輕松擴展到多核處理器,滿足數據中心和云計算領域對大規(guī)模并行計算的需求。 6. 教育和研究 開放性和協(xié)作性:RISC-V的開
    發(fā)表于 07-29 17:16

    為什么要有RISC-V

    RISC-V(“RISC five”)的目標是成為一個通用的指令集架構(ISA):①、它要能適應包括從最袖珍的嵌入式控制,到最快的高性能計算機等各種規(guī)模的處理器。②、它應該能兼容各種
    發(fā)表于 07-27 15:05

    請問ESP32s3 ULP RISC-V協(xié)處理器是否支持ADC的讀取?

    我在ULP RISC-V協(xié)處理器的例程中,沒有發(fā)現(xiàn)有對ADC的操作,請問RISC-V協(xié)處理器目前還不支持嗎?使用的IDF版本為4.4.2。 我想在ULP模式下,通過ADC來讀取外部器件
    發(fā)表于 06-14 07:38

    RISC-V的MCU與ARM對比

    實現(xiàn)。這意味著RISC-V具有高度的靈活性和可定制性,可以根據不同的應用需求進行優(yōu)化和擴展。 ARM :ARM是一種專有的架構,任何想要使用ARM的指令集或實現(xiàn)的設計者都必須向ARM公司
    發(fā)表于 05-27 15:58

    risc-v多核芯片在AI方面的應用

    RISC-V多核芯片能夠更好地適應AI算法的不同需求,包括深度學習、神經網絡等,從而提高芯片的性能和效率,降低成本,使AI邊緣計算晶片更具競爭力。 再者,RISC-V多核設計可以進
    發(fā)表于 04-28 09:20

    Achronix FPGA增加對Bluespec提供的基于Linux的RISC-V處理器的支持,以實現(xiàn)可擴展數據處理

    Achronix半導體公司,以及RISC-V工具和IP領域的行業(yè)領導者Bluespec有限公司,日前聯(lián)合宣布推出一系列支持Linux的RISC-V
    的頭像 發(fā)表于 04-19 18:08 ?622次閱讀

    fpga和risc-v處理器的區(qū)別

    FPGA(現(xiàn)場可編程門陣列)和RISC-V處理器在多個方面存在顯著的區(qū)別。
    的頭像 發(fā)表于 03-27 14:21 ?775次閱讀

    RISC-V 基礎學習:RISC-V 基礎介紹

    縮寫 [###] 用于標識處理器位寬,取值[32, 64,128],也就是處理器的寄存位寬 [abc...xyz] 標識該處理器支持的指令模塊集合 比如:RV64IMAC, 表示6
    發(fā)表于 03-12 10:25

    芯來科技正式發(fā)布基于RISC-V處理器的HSM子系統(tǒng)解決方案

    本土RISC-V CPU IP領軍企業(yè)——芯來科技正式發(fā)布基于RISC-V處理器的HSM子系統(tǒng)解決方案,提供專業(yè)有效的信息安全保護以及加解密功能。
    的頭像 發(fā)表于 03-11 11:01 ?1020次閱讀
    芯來科技正式發(fā)布基于<b class='flag-5'>RISC-V</b><b class='flag-5'>處理器</b>的HSM子系統(tǒng)解決方案

    Andes晶心科技正式推出AndesCore? AX65全新RISC-V亂序執(zhí)行、超純量、多核處理器

    高效率、低功耗、32/64 位 RISC-V 處理器核的領先供貨商和 RISC-V 國際協(xié)會創(chuàng)始首席成員Andes晶心科技,宣布全面推出高性能AndesCore AX65--亂序執(zhí)行、超純量、
    的頭像 發(fā)表于 01-17 13:48 ?968次閱讀

    RISC-V處理器對應什么開發(fā)環(huán)境?

    RISC-V處理器是開源的,那開發(fā)環(huán)境需要廠商自己開發(fā)還是沿用傳統(tǒng)的開發(fā)環(huán)境呢?比如keil
    發(fā)表于 01-13 19:18

    開發(fā)出商用的RISC-V處理器還需要哪些開發(fā)工具和環(huán)境?

    開發(fā)出商用的RISC-V處理器還需要哪些開發(fā)工具和環(huán)境? 處理器是軟硬件的交匯點,所以必須有完善的編譯、開發(fā)工具和軟件開發(fā)環(huán)境(IDE),處理器
    發(fā)表于 11-18 06:05

    新思科技重磅發(fā)布全新RISC-V處理器系列擴大ARC IP組合

    新思科技全新32位和64位ARC-V處理器IP建立在其數十年的處理器開發(fā)經驗之上,為設計者提供更廣泛的RISC-V IP選擇空間
    的頭像 發(fā)表于 11-10 12:50 ?581次閱讀

    深入探索RISC-V處理器架構背景 思爾芯助力“香山”不斷演進

    近年來,基于RISC-V架構的處理器逐漸嶄露頭角,引起了業(yè)內的廣泛關注。其中,由國人主導的“香山”RISC-V處理器備受關注。
    的頭像 發(fā)表于 10-25 09:20 ?844次閱讀

    讀《玄鐵RISC-V處理器入門與實戰(zhàn)》

    是由美國伯克利大學的 Krest 教授及其研究團隊提出的,當時提出的初衷是為了計算機/電子類方向的學生做課程實踐服務的。由于這是伯克利大學研究并流片的第五代RISC架構處理器,因此就命名為RISC-V
    發(fā)表于 09-28 11:58