0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何利用現(xiàn)成IP不寫代碼實現(xiàn)三線制SPI?

璟琰乀 ? 來源:嵌入式客棧 ? 作者:嵌入式客棧 ? 2020-12-22 14:22 ? 次閱讀

最近使用ZYNQ做一個高速數(shù)據(jù)采集,需要訪問一個ADI的高速模數(shù)采樣芯片,該芯片是利用三線制實現(xiàn)讀以及寫的功能。三線制實現(xiàn)寫通信或許大家都經(jīng)常會這樣用,三線制實現(xiàn)讀/寫或許有的朋友就未曾這樣用過。今天就分享一下利用現(xiàn)成IP不寫任何代碼怎么實現(xiàn)三線制SPI。

背景ADI很多芯片都采用三線制SPI進行控制,以AD9467為例,AD9467是一款 pipeline架構(gòu)16位高速ADC芯片,采樣率高達250MSPS。在一些復雜系統(tǒng)中其應用領(lǐng)域比較廣泛:

多載波,多模式蜂窩接收機

天線陣列定位

功率放大器線性化

無線寬帶通信系統(tǒng)

雷達系統(tǒng)

紅外成像系統(tǒng)

通訊儀表系統(tǒng)等

從芯片框圖,大致可以看出,該芯片主要由以下部分組成:

Rbae6f.png

三線制SPI通信接口,實現(xiàn)芯片的寄存器讀寫控制。主要用于芯片模式配置。

LVDS接口:則負責數(shù)據(jù)的對外傳輸,遵循ANSI-644 標準。

CLK+/CLK-:為輸入時鐘,時鐘之于數(shù)字芯片相當于心臟之于人,一切的動作都是由時鐘驅(qū)動的。

VIN+/VIN- :差分輸入,模擬信號輸入通道。

對于芯片的其他部分,不是本文介紹的重點,這里來看看其SPI的通信時序圖:

nuQjAv.png

結(jié)合SPI模式時序圖:

在上升沿采樣

下一位數(shù)據(jù)在CLK低期間變換

故,CPOL=0,CPHA=0.

另外,第一個bit用于標識本次報文你發(fā)起的是讀還是寫操作,這種設(shè)計是不是有點類似I2C標準中的讀寫位?

柳暗花明那么問題來了,我們需要做的SPI通信需要實現(xiàn)三線制SPI進行讀以及寫:

如果用單片機編程IO口去翻比較容易,但是要實現(xiàn)高速AD數(shù)據(jù)傳輸,常規(guī)的單片機就捉襟見肘了。LVDS接口的數(shù)據(jù)吞吐率很難做到。

如果使用ZYNQ內(nèi)置的SPI外設(shè)也很容易,該外設(shè)很容易配成三線制模式。很不幸,外設(shè)引腳基本用掉了。不過可以考慮用EMIO把相應的腳從PL端拉出去。

如果利用ZYNQ PS端的GPIO也可以做到,也很不幸,做的板子PS端GPIO所剩無幾。

利用賽靈思的AXI Quad SPI IP在PL端去實現(xiàn)。折騰一段時間,發(fā)現(xiàn)這個IP貌似不支持三線制SPI。

自己用verilog HDL寫個IP掛在AXI總線上,實現(xiàn)Linux設(shè)備驅(qū)動,這個方案可以??上?,比較懶,不想重新造輪子!

。。.。。.。

經(jīng)過一番折騰,在ADI官方發(fā)現(xiàn)了一個寶藏:

https://wiki.analog.com/resources/fpga/peripherals/spi_engine

官方實現(xiàn)了SPI engine IP 框架:

執(zhí)行模塊 Execution Module:主模塊,用于處理SPI引擎命令流并實現(xiàn)SPI總線接口邏輯

AXI接口模塊:內(nèi)存映射軟件可訪問SPI引擎命令流和/或卸載核心的接口

Offload模塊:存儲SPI引擎命令流,由外部事件觸發(fā)執(zhí)行

互連Interconnect 模塊:將多個SPI Engine命令流連接到SPI Engine執(zhí)行模塊

其verilog HDL代碼庫位于:

https://github.com/analogdevicesinc/hdl.git

PS/PL設(shè)計下好hdl庫,按照向?qū)靘ake,執(zhí)行對應的tcl腳本,生成了hdl庫相應所需文件。然后按照需要設(shè)計以下block設(shè)計:

I3UfIn.png

將PS端的DDR以及PL所需的時鐘FCLK_CLK0配置好,這里輸出100MHz

從ip庫里拉出來axi_spi_engine_v1_0以及spi_engine_execution_v1_0,按照上面圖連好線

連好AXI接口,以及相應的復位、時鐘信號等

設(shè)置需要幾個片選信號,可根據(jù)需要幾個從芯片可以設(shè)置多個片選信號,比如我設(shè)置2個,這樣在linux設(shè)備樹上就對應掛載兩個設(shè)備。

然后在頂層設(shè)計文件進行例化,這里問題來了,spi_1還是4個腳,如果就這樣拉出到PL端的引腳上,還是四線制,那么該怎么改呢?

看看wiki中圖以及描述,發(fā)現(xiàn)需要還需要在轉(zhuǎn)一下:

FB3aEn.png

如果是三線模式時,three_wire會變成1,這個通過AXI總線命令傳過來。

sdo_t則可以控制sdo內(nèi)部信號是否輸出,如果門控關(guān)斷則mosi腳變成高阻,可以采樣外部信號,從而傳入可以通過2路選擇器傳入sdi轉(zhuǎn)而為讀信號。

從而添加如下代碼在頂層文件:

assign phy_sclk = spi_sclk;assign phy_cs = spi_cs;assign phy_mosi = spi_sdo_t ? 1‘bz : spi_sdo;assign spi_sdi = spi_three_wire ? phy_mosi : phy_miso;

比如,我是這樣寫的:

`timescale 1ns / 100ps//頂層設(shè)計文件module system_top (//DDR信號inout [14:0] ddr_addr,inout [ 2:0] ddr_ba,inout ddr_cas_n,inout ddr_ck_n,inout ddr_ck_p,inout ddr_cke,inout ddr_cs_n,inout [ 3:0] ddr_dm,inout [31:0] ddr_dq,inout [ 3:0] ddr_dqs_n,inout [ 3:0] ddr_dqs_p,inout ddr_odt,inout ddr_ras_n,inout ddr_reset_n,inout ddr_we_n,//必須的一些PS信號inout fixed_io_ddr_vrn,inout fixed_io_ddr_vrp,//54個PS MIO引腳inout [53:0] fixed_io_mio,//PS時鐘引腳inout fixed_io_ps_clk,//PS上電復位信號inout fixed_io_ps_porb,//PS SRSTB信號inout fixed_io_ps_srstb,output [1:0] spi_0_cs,output spi_0_sclk,input spi_0_sdi,output spi_0_sdo,); wire ip_spi_0_cs;wire ip_spi_0_sclk;wire ip_spi_0_sdi;wire ip_spi_0_sdo;wire ip_spi_0_three_wire; wire ip_spi_0_sdo_t;assign spi_0_cs = ip_spi_0_cs;assign spi_0_sclk = ip_spi_0_sclk;//如此處理,這樣引出的SPI可以兼容3線制以及4線制SPIassign spi_0_sdo = ip_spi_0_sdo_t ? 1’bz : ip_spi_0_sdo;assign ip_spi_0_sdi = ip_spi_0_three_wire ? spi_0_sdo : spi_0_sdi;//例化block設(shè)計ip_block_wrapper i_system_wrapper ( //DDR以及常規(guī)MIO、時鐘、復位等信號 .DDR_addr(ddr_addr), .DDR_ba(ddr_ba), .DDR_cas_n(ddr_cas_n), .DDR_ck_n(ddr_ck_n), .DDR_ck_p(ddr_ck_p), .DDR_cke(ddr_cke), .DDR_cs_n(ddr_cs_n), .DDR_dm(ddr_dm), .DDR_dq(ddr_dq), .DDR_dqs_n(ddr_dqs_n), .DDR_dqs_p(ddr_dqs_p), .DDR_odt(ddr_odt), .DDR_ras_n(ddr_ras_n), .DDR_reset_n(ddr_reset_n), .DDR_we_n(ddr_we_n), .FIXED_IO_ddr_vrn(fixed_io_ddr_vrn), .FIXED_IO_ddr_vrp(fixed_io_ddr_vrp), .FIXED_IO_mio(fixed_io_mio), .FIXED_IO_ps_clk(fixed_io_ps_clk), .FIXED_IO_ps_porb(fixed_io_ps_porb), .FIXED_IO_ps_srstb(fixed_io_ps_srstb), //連至頂層 .spi_0_cs(ip_spi_0_cs), .spi_0_sclk(ip_spi_0_sclk), .spi_0_sdi(ip_spi_0_sdi), .spi_0_sdo(ip_spi_0_sdo), .spi_0_sdo_t(ip_spi_0_sdo_t), .spi_0_three_wire(ip_spi_0_three_wire) ); endmodule

Linux端配置首先需要配置設(shè)備樹:

&axi_spi_engine_0 { status = “okay”; //配置SPI控制器匹配字段,這樣會自動編譯ADI 提供的SPI 控制器驅(qū)動 compatible = “adi,axi-spi-engine-1.00.a”; spi-rx-bus-width = 《1》; spi-tx-bus-width = 《1》; bits-per-word = 《8》; interrupt-parent = 《&intc》; interrupts = 《0 30 4》; num-cs = 《4》; #address-cells = 《0x1》; #size-cells = 《0x0》; ad9467_0: ad9467@0 { compatible = “adi,ad9467”; reg = 《0》; spi-max-frequency = 《500000》; #address-cells = 《1》; #size-cells = 《1》; spi-rx-bus-width = 《1》; spi-tx-bus-width = 《1》; bits-per-word = 《8》; spi-3wire; }; ad9467_1: ad9467@1 { compatible = “spidev”; reg = 《1》; spi-max-frequency = 《500000》; #address-cells = 《1》; #size-cells = 《1》; spi-rx-bus-width = 《1》; spi-tx-bus-width = 《1》; bits-per-word = 《8》; //這個字段需要使能,表示該設(shè)備是三線制 spi-3wire; }; };

配置相應的SPI控制器驅(qū)動,然后編譯部署。由于該demo涉及些項目其他的技術(shù)細節(jié),這里就不描述了,來看看療效:

看這個波形或許會有朋友問:為啥數(shù)據(jù)發(fā)送結(jié)束,SDO/SDI復用腳波形有一個上升的漸變暫態(tài)過程,這是由于此時從端芯片從輸出態(tài)轉(zhuǎn)為高阻態(tài),而主端芯片此時也是高阻態(tài),由于線路電容效應故而會有這樣一個變化過程。

總結(jié)一下利用ADI提高的IP庫,不用敲一行代碼可以很容易就實現(xiàn)了三線制SPI,香吧?該方案可以同時兼容三線制/四線制SPI,是一個成熟穩(wěn)定的方案。為什么ZYNQ芯片這樣一款SOC芯片以及Linux會被人喜歡,由此可見一斑。因為有大量成熟的輪子可供使用,而不必自己去造輪子。從而加速產(chǎn)品的研發(fā)進度,使用戶可以專注于自己需要解決的應用問題。

責任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    450

    文章

    49636

    瀏覽量

    417194
  • 驅(qū)動
    +關(guān)注

    關(guān)注

    12

    文章

    1790

    瀏覽量

    84910
  • SPI
    SPI
    +關(guān)注

    關(guān)注

    17

    文章

    1669

    瀏覽量

    90736
收藏 人收藏

    評論

    相關(guān)推薦

    磁性開關(guān)兩制和三線制區(qū)別在哪

    制磁性開關(guān) 兩制磁性開關(guān)是指傳感器和控制器之間只需要兩根導線連接,一根用于供電,另一根用于信號傳輸。兩制磁性開關(guān)的工作原理是利用磁場的變化來檢測物體的位置或狀態(tài)。 三線制磁性開關(guān)
    的頭像 發(fā)表于 08-26 15:14 ?454次閱讀

    三線磁性開關(guān)的接線方法及工作原理

    的作用而閉合,從而實現(xiàn)開關(guān)的導通;當磁鐵遠離干簧管時,磁簧片會因失去磁場的作用而斷開,從而實現(xiàn)開關(guān)的斷開。 三線磁性開關(guān)的分別為:公共
    的頭像 發(fā)表于 08-26 15:09 ?345次閱讀

    磁性開關(guān)兩三線的區(qū)別

    磁性開關(guān),又稱為磁控開關(guān)或磁簧開關(guān),是一種利用磁場變化來實現(xiàn)電路通斷的開關(guān)器件。它廣泛應用于各種自動化控制系統(tǒng)、安全防護系統(tǒng)、家用電器等領(lǐng)域。磁性開關(guān)根據(jù)接線方式的不同,可以分為兩式和三線
    的頭像 發(fā)表于 08-26 14:36 ?278次閱讀

    PGA309想要實現(xiàn)三線制通信校準遇到的疑問求解

    我目前已經(jīng)實現(xiàn)了PGA309四制通信校準壓力變送器,現(xiàn)在想要實現(xiàn)三線制通信校準,遇到了一點困難,想要得到一些幫助,下面描述一下具體問題: 1.我所說的
    發(fā)表于 08-09 07:18

    請問ESP32三線SPI的LCD可以雙向通信嗎?

    我使用三線SPI連接LCD,我可以發(fā)送指令LCD,但是如果我想讀取LCD寄存器的話我該怎么樣配置呢?
    發(fā)表于 06-06 08:28

    ESP32三線SPI雙向通信的話需要怎么配置呢?

    尋求幫助: ESP32三線SPI雙向通信的話需要怎么配置呢?
    發(fā)表于 06-06 06:45

    請問stm8硬件SPI可以用三線模式嗎?

    stm8 硬件SPI 可以用三線模式嗎?,能與SPI三線的OLED連接嗎?如何初始化和數(shù)據(jù)傳輸?
    發(fā)表于 05-09 07:39

    M453集成的SPI0如何軟件設(shè)置三線模式?

    新塘M453集成的SPI0如何軟件設(shè)置三線模式?
    發(fā)表于 01-16 07:05

    三線相四電能表的區(qū)別

    三線相四是常見的兩種交流電系統(tǒng)接線方式,用于供電給工業(yè)和商業(yè)用途。兩者主要區(qū)別在于其使用的導線數(shù)量和電流分布方式。以下是有關(guān)
    的頭像 發(fā)表于 12-22 14:20 ?3763次閱讀

    AD7915的三線模式能用stm32 SPI庫函數(shù)讀取嗎?

    AD7915的三線模式能用stm32SPI庫函數(shù)讀取么,感覺時序差很多啊,原理也不一樣,但AD7915數(shù)據(jù)手冊SPI兼容,
    發(fā)表于 12-13 08:10

    AD5412非標的三線SPI如何與標準的四SPI通信?

    AD5412非標的三線SPI如何與標準的四SPI通信,芯片手冊中的時序不是標準的SPI時序,使用GPIO口可以模擬時序,但是如果使用標
    發(fā)表于 12-01 06:31

    三線穩(wěn)壓器沒有零?這是否屬實呢?

    三線穩(wěn)壓器沒有零?這是否屬實呢? 三線穩(wěn)壓器沒有零是不準確的說法。在
    的頭像 發(fā)表于 11-20 14:14 ?713次閱讀

    三線溫度傳感器工作原理 三線溫度傳感器怎么接線

    三線溫度傳感器工作原理 三線溫度傳感器怎么接線? 一、三線溫度傳感器的工作原理 三線溫度傳感器作為一種廣泛應用于工業(yè)自動化領(lǐng)域的溫度檢測設(shè)備,它的工作原理主要依靠熱電效應原理
    的頭像 發(fā)表于 10-25 11:12 ?5609次閱讀

    STM8在SPI通信的時候可以使用三線模式嗎?

    STM8在SPI通信的時候可以使用三線模式嗎
    發(fā)表于 10-11 07:40

    STM8的SPI進行通信的時候可以只使用三線傳輸嗎?

    STM8的SPI進行通信的時候可以只使用三線傳輸嗎
    發(fā)表于 10-09 06:41