0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高速PCB設(shè)計(jì):影響信號(hào)質(zhì)量的幾大問題

電子設(shè)計(jì) ? 來源:電子設(shè)計(jì) ? 作者:電子設(shè)計(jì) ? 2020-12-24 18:20 ? 次閱讀

在高速PCB設(shè)計(jì)中,“信號(hào)”始終是工程師無法繞開的一個(gè)知識(shí)點(diǎn)。不管是在設(shè)計(jì)環(huán)節(jié),還是在測(cè)試環(huán)節(jié),信號(hào)質(zhì)量都值得關(guān)注。在本文中,我們主要來了解下影響信號(hào)質(zhì)量的5大問題。

根據(jù)目前工作的結(jié)論,信號(hào)質(zhì)量常見的問題主要表現(xiàn)在五個(gè)方面:過沖,回沖,毛刺,邊沿,電平。

01過沖

過沖圖

過沖帶來的問題是容易造成器件損壞,過沖過大也容易對(duì)周圍的信號(hào)造成串?dāng)_。造成過沖大的原因是不匹配,消除的方法有始端串電阻或末端并阻抗(或電阻)。

02毛刺

毛刺圖

毛刺作用在高速器件上,容易造成誤觸發(fā)、控制信號(hào)控制錯(cuò)誤或時(shí)鐘信號(hào)相位發(fā)生錯(cuò)誤等問題,毛刺脈沖帶來的問題多發(fā)生在單板工作不穩(wěn)定或器件替代后出現(xiàn)問題。造成毛刺的原因很多,比如邏輯冒險(xiǎn),串?dāng)_、地線反彈等,其消除的方法也不盡相同。

03邊沿

邊沿圖

邊沿速度緩慢發(fā)生在信號(hào)線上時(shí),會(huì)造成數(shù)據(jù)采樣錯(cuò)誤。其產(chǎn)生原因通常是輸出端容性負(fù)載過大(負(fù)載數(shù)量過多),輸出是三態(tài)時(shí)充(放)電電流小等原因。

審核編輯:符乾江


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電平
    +關(guān)注

    關(guān)注

    5

    文章

    352

    瀏覽量

    39717
  • 信號(hào)
    +關(guān)注

    關(guān)注

    11

    文章

    2741

    瀏覽量

    76179
  • 電力電子
    +關(guān)注

    關(guān)注

    27

    文章

    543

    瀏覽量

    48735
  • 毛刺
    +關(guān)注

    關(guān)注

    0

    文章

    29

    瀏覽量

    15608
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    高速pcb與普通pcb的區(qū)別是什么

    的區(qū)別,包括設(shè)計(jì)原則、材料選擇、制造工藝和性能特點(diǎn)等方面。 一、設(shè)計(jì)原則 1. 信號(hào)完整性(Signal Integrity,SI):高速PCB設(shè)計(jì)需要關(guān)注信號(hào)完整性,以確保
    的頭像 發(fā)表于 06-10 17:34 ?1139次閱讀

    高速PCB設(shè)計(jì),信號(hào)完整性問題你一定要清楚!

    隨著集成電路輸出開關(guān)速度提高以及PCB板密度增加,信號(hào)完整性(英語:Signalintegrity,Sl)已經(jīng)成為高速數(shù)字 PCB設(shè)計(jì) 必須關(guān)心的問題之一。元器件和
    的頭像 發(fā)表于 04-07 16:58 ?391次閱讀

    分析高速數(shù)字PCB設(shè)計(jì)信號(hào)完整性解決方法

    PCB信號(hào)速度高、端接元件的布局不正確或高速信號(hào)的錯(cuò)誤布線都會(huì)引起信號(hào)完整性問題,從而可能使系統(tǒng)輸出不正確的數(shù)據(jù)、電路工作不正常甚至完全不
    發(fā)表于 01-11 15:28 ?352次閱讀
    分析<b class='flag-5'>高速</b>數(shù)字<b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>信號(hào)</b>完整性解決方法

    PCB設(shè)計(jì)高速電路

    PCB設(shè)計(jì)高速電路
    的頭像 發(fā)表于 12-05 14:26 ?663次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>之<b class='flag-5'>高速</b>電路

    高速電路設(shè)計(jì)中,如何應(yīng)對(duì)PCB設(shè)計(jì)信號(hào)線的跨分割

    一站式PCBA智造廠家今天為大家講講PCB信號(hào)跨分割線怎么處理?PCB設(shè)計(jì)中跨分割的處理方法。在 PCB設(shè)計(jì) 過程中,電源平面的分割或者是地平面的分割,會(huì)導(dǎo)致平面的不完整,這樣
    的頭像 發(fā)表于 12-04 10:26 ?631次閱讀
    在<b class='flag-5'>高速</b>電路設(shè)計(jì)中,如何應(yīng)對(duì)<b class='flag-5'>PCB設(shè)計(jì)</b>中<b class='flag-5'>信號(hào)</b>線的跨分割

    高速PCB設(shè)計(jì)中的射頻分析與處理方法

    挑戰(zhàn)性的任務(wù)。本文將介紹高速PCB設(shè)計(jì)中常見的射頻電路類型,以及每一種的處理方法和注意事項(xiàng)。 1. 高速PCB設(shè)計(jì)中的射頻類型 高速
    的頭像 發(fā)表于 11-30 07:45 ?720次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設(shè)計(jì)</b>中的射頻分析與處理方法

    高速PCB設(shè)計(jì)當(dāng)中鋪銅處理方法

    高速PCB設(shè)計(jì)當(dāng)中鋪銅處理方法
    的頭像 發(fā)表于 11-24 18:03 ?634次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設(shè)計(jì)</b>當(dāng)中鋪銅處理方法

    高速PCB設(shè)計(jì)中,多個(gè)信號(hào)層的敷銅在接地和接電源上應(yīng)如何分配?

    高速PCB設(shè)計(jì)中,信號(hào)層的空白區(qū)域可以敷銅,而多個(gè)信號(hào)層的敷銅在接地和接電源上應(yīng)如何分配? 在高速PC
    的頭像 發(fā)表于 11-24 14:38 ?912次閱讀

    PCB設(shè)計(jì)中的信號(hào)完整性問題

    信號(hào)傳輸并非嚴(yán)格針對(duì)網(wǎng)絡(luò)設(shè)計(jì)師,您的PCB設(shè)計(jì)可能會(huì)遇到相同類型的問題。由于您無需費(fèi)力地?cái)[弄耳朵,因此防止電源完整性和信號(hào)完整性問題對(duì)于您的PCB設(shè)計(jì)流暢且無靜電至關(guān)重要。
    的頭像 發(fā)表于 11-08 17:25 ?627次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>中的<b class='flag-5'>信號(hào)</b>完整性問題

    PCB設(shè)計(jì)中的高速電路布局布線(上)

    高速電路無疑是PCB設(shè)計(jì)中要求非常嚴(yán)苛的一部分,因?yàn)?b class='flag-5'>高速信號(hào)很容易被干擾,導(dǎo)致信號(hào)質(zhì)量下降,所以
    的頭像 發(fā)表于 11-06 15:14 ?531次閱讀

    PCB設(shè)計(jì)中的高速電路布局布線

    高速電路無疑是PCB設(shè)計(jì)中要求非常嚴(yán)苛的一部分,因?yàn)?b class='flag-5'>高速信號(hào)很容易被干擾,導(dǎo)致信號(hào)質(zhì)量下降,所以
    的頭像 發(fā)表于 11-06 14:55 ?548次閱讀

    高速信號(hào)pcb設(shè)計(jì)中的布局

    對(duì)于高速信號(hào),pcb的設(shè)計(jì)要求會(huì)更多,因?yàn)?b class='flag-5'>高速信號(hào)很容易收到其他外在因素的干擾,導(dǎo)致實(shí)際設(shè)計(jì)出來的東西和原本預(yù)期的效果相差很多。 所以在
    的頭像 發(fā)表于 11-06 10:04 ?662次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>信號(hào)</b><b class='flag-5'>pcb設(shè)計(jì)</b>中的布局

    為什么高速PCB設(shè)計(jì)信號(hào)線不能多次換孔

    一站式PCBA智造廠家今天為大家講講在高速PCB設(shè)計(jì)中為什么信號(hào)線不能多次換孔。為什么在高速PCB設(shè)計(jì)中,
    的頭像 發(fā)表于 11-02 10:17 ?499次閱讀

    什么是阻抗匹配?高速PCB設(shè)計(jì)為什么要控制阻抗匹配?

    什么是阻抗匹配?高速PCB設(shè)計(jì)為什么要控制阻抗匹配? 阻抗匹配是指在電路傳輸信號(hào)時(shí),控制電路中信號(hào)源、傳輸線和負(fù)載之間的阻抗相等的過程,從而確保信號(hào)
    的頭像 發(fā)表于 10-30 10:03 ?1824次閱讀

    關(guān)于高速串行信號(hào)隔直電容的PCB設(shè)計(jì)注意點(diǎn)

    關(guān)于高速串行信號(hào)隔直電容的PCB設(shè)計(jì)注意點(diǎn)? 在高速串行信號(hào)傳輸中,隔直電容是一種常見的解決信號(hào)
    的頭像 發(fā)表于 10-24 10:26 ?735次閱讀