0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

如何解決EMC設計中的串擾問題?

韜略科技EMC ? 來源:韜略科技EMC ? 作者:韜略科技EMC ? 2020-12-25 15:12 ? 次閱讀

串擾是通過近電場(電容耦合)和磁場(電感耦合)在相鄰導體之間耦合的噪聲。盡管任何相鄰導體都表現(xiàn)出串擾,但是當它出現(xiàn)在強干擾信號和敏感信號之間時,對信號完整性將造成很大的影響。

串擾的再定義:

攻擊者=高振幅+高頻+短上升時間

受害者=低振幅+高阻抗

某些信號由于其性質或在電路中的功能而對串擾特別敏感,這些信號是潛在的串擾受害者,如:

模擬信號:與數(shù)字信號相比,它們對噪聲更敏感,尤其是在振幅較低的情況下。

高阻抗控制信號:使能,復位,振蕩器和反饋信號是控制類信號。如果此類信號是由低阻抗源產生的,則它們很容易受到電容串擾的干擾。

另一類信號很容易在受害者身上引起噪聲,并被認為是串擾的潛在攻擊者。為了識別潛在的攻擊者,請記住串擾是由PCB走線之間的耦合電容和電感引起的?;谶@些考慮,電路中的潛在攻擊者是:

高振幅信號(電壓或電流

快速信號(上升時間短或者高頻)

最小化串擾的基本規(guī)則:使攻擊者和受害者盡可能遠離。

具體規(guī)則如下:

二帶狀線布置

串擾的明顯對策是使攻擊者和受害者盡可能遠離,以避免耦合電容和電感。這樣做的第一步是避免在同一層上有攻擊者和受害者。

布線層之間的參考平面將大大減少這些層上信號之間的串擾,因此,如果可能,將攻擊者和受害者分配給至少由接地層或供電層隔開的不同層。

帶狀線層上的串擾比微帶線層上的串擾小,因此,如果攻擊者和受害者必須共享同一區(qū)域和同一層,則它應該是帶狀線層。

三正交布線

通過為每個層分配單個方向并交替相鄰層的方向,可以大大減少電容耦合和電感耦合。該技術稱為“正交布線”,如圖1所示。

圖1 正交布線

當不能應用正交布線或對于沒有被參考平面分隔的具有相同布線方向的層時,也可以通過交錯信號跡線來減少串擾,如圖2所示。

圖2 交錯布線

四平行布線

如果無法在不同層上布置攻擊者和受害者,則應強制按照并行走線要求進行布線。平行走線之間的串擾噪聲量取決于平行走線的長度和它們之間的間隙。間隙越小,對于相同的串擾量,允許并行走線的長度越短。串擾不僅取決于并行度,而且還取決于信號和PCB特性。

關于并行布線的經驗法則稱為“ 3W規(guī)則”,意思是為了避免在同一層布線的平行走線之間發(fā)生串擾,走線中心之間的最小間距應保持3W,圖3說明了3W規(guī)則。

圖3 3W規(guī)則

雖然通過應用3W規(guī)則確實可以減少串擾,但實際的3W值會導致電路板面積增大,可能很昂貴。因此通常在前邊規(guī)則無法滿足要求的情況下才使用3W規(guī)則。

五地防護線

減少在同一層上布線的平行走線之間串擾的另一種措施是使用兩端都接地的走線(稱為保護走線)將它們分開。圖4中必須將保護走線的所有末端都接地,否則它將像天線一樣把干擾帶出去。

442965a6-4432-11eb-8b86-12bb97331649.png

圖4 地防護

對防護技術的實驗研究表明,通過簡單地將受害者與攻擊者分開,即使不存在防護走線,也可以實現(xiàn)相同的串擾降低(這等效于4W并行度規(guī)則)。但是,保護走線也會對周圍環(huán)境的電磁干擾產生有益的影響,因此,仍然建議保留地線來減少強干擾信號和敏感信號的串擾。

保護走線會影響信號走線的特征阻抗和傳輸時間,如果將其應用于高速信號線需考慮信號完整性!

原文標題:如何解決EMC設計中的串擾問題

文章出處:【微信公眾號:韜略科技EMC】歡迎添加關注!文章轉載請注明出處。

責任編輯:haq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 信號
    +關注

    關注

    11

    文章

    2739

    瀏覽量

    76175
  • emc
    emc
    +關注

    關注

    167

    文章

    3798

    瀏覽量

    182288

原文標題:如何解決EMC設計中的串擾問題

文章出處:【微信號:TLTECH,微信公眾號:韜略科技EMC】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    信號的介紹

    信號(Crosstalk)是指在信號傳輸過程,一條信號線上的信號對相鄰信號線產生的干擾,這種干擾是由于電磁場耦合或直接電容、電感耦合引起的。根據(jù)耦合類型和位置的不同,信號
    的頭像 發(fā)表于 09-12 08:08 ?601次閱讀
    信號的<b class='flag-5'>串</b><b class='flag-5'>擾</b>介紹

    嵌入式開發(fā)引起的原因是什么?

    電路布線常會有的風險,最后簡單說明幾個減小串的方法,常見增大走線間距、使兩導體的有風險的區(qū)域最小化、相鄰層走線時傳輸線互相彼此垂直
    發(fā)表于 03-07 09:30 ?1701次閱讀
    嵌入式開發(fā)<b class='flag-5'>中</b>引起<b class='flag-5'>串</b><b class='flag-5'>擾</b>的原因是什么?

    在PCB設計,如何避免

    在PCB設計,如何避免? 在PCB設計,避免是至關重要的,因為
    的頭像 發(fā)表于 02-02 15:40 ?1347次閱讀

    減少的方法有哪些

    是PCB(Printed Circuit Board)走線之間產生的不需要的噪聲(電磁耦合)。會對時鐘信號、周期和控制信號、數(shù)據(jù)傳
    的頭像 發(fā)表于 01-17 15:02 ?1405次閱讀
    減少<b class='flag-5'>串</b><b class='flag-5'>擾</b>的方法有哪些

    pcb機制是什么

    在PCB設計過程(Crosstalk)是一個需要重點關注的問題,因為它會導致信號質量下降,甚至可能導致數(shù)據(jù)丟失。本文將詳細介紹PCB
    的頭像 發(fā)表于 01-17 14:33 ?330次閱讀
    pcb<b class='flag-5'>中</b>的<b class='flag-5'>串</b><b class='flag-5'>擾</b>機制是什么

    如何使用SigXplorer進行的仿真

    (Crosstalk)是信號完整性(SignalIntegrity)的核心問題之一,尤其在當今的高密度電路板設計,其影響愈發(fā)顯著。當電路板上的走線密度增大時,各線路間的電磁耦合
    的頭像 發(fā)表于 01-06 08:12 ?1811次閱讀
    如何使用SigXplorer進行<b class='flag-5'>串</b><b class='flag-5'>擾</b>的仿真

    怎么樣抑制PCB設計

    空間中耦合的電磁場可以提取為無數(shù)耦合電容和耦合電感的集合,其中由耦合電容產生的信號在受害網絡上可以分成前向串擾和反向Sc,這個兩個信號極性相同;由耦合電感產生的
    發(fā)表于 12-28 16:14 ?258次閱讀
    怎么樣抑制PCB設計<b class='flag-5'>中</b>的<b class='flag-5'>串</b><b class='flag-5'>擾</b>

    ADC電路造成串的原因?如何消除?

    是ADI的SAR型 18位單通道全差分輸入的ADC。ADC的后端是MCU,MCU將數(shù)字信號處理之后再畫到顯示屏上顯示實時波形。 調試發(fā)現(xiàn)顯示的信號有,表現(xiàn)為某一路信號懸空之后,相鄰的那一路信號
    發(fā)表于 12-18 08:27

    什么是crosstalk?它是如何產生的?

    是芯片后端設計中非常普遍的現(xiàn)象,它會造成邏輯信號的預期之外的變化。消除的影響是后端的一個重要課題。
    的頭像 發(fā)表于 12-06 15:38 ?717次閱讀

    什么是?該如何處理它?

    什么是?該如何處理它?
    的頭像 發(fā)表于 12-05 16:39 ?669次閱讀
    什么是<b class='flag-5'>串</b><b class='flag-5'>擾</b>?該如何處理它?

    哪些原因會導致 BGA ?

    哪些原因會導致 BGA
    的頭像 發(fā)表于 11-27 16:05 ?303次閱讀

    如何減少PCB板內的

    如何減少PCB板內的
    的頭像 發(fā)表于 11-24 17:13 ?517次閱讀
    如何減少PCB板內的<b class='flag-5'>串</b><b class='flag-5'>擾</b>

    什么是?NEXT近端定義介紹

    雙絞線的就是其中一個線對被相鄰的線對的信號進來所干擾就是
    的頭像 發(fā)表于 11-01 10:10 ?1014次閱讀
    什么是<b class='flag-5'>串</b><b class='flag-5'>擾</b>?NEXT近端<b class='flag-5'>串</b><b class='flag-5'>擾</b>定義介紹

    學習筆記(1)

    講到,基礎的知識比如是由電場耦合和磁場耦合的共同結果啊,從
    的頭像 發(fā)表于 10-25 14:43 ?2691次閱讀
    <b class='flag-5'>串</b><b class='flag-5'>擾</b>學習筆記(1)

    信號完整性-的模型

    是四類信號完整性問題之一,指的是有害信號從一個線網傳遞到相鄰線網。任何一對線網之間都存在。
    的頭像 發(fā)表于 09-25 11:29 ?995次閱讀
    信號完整性-<b class='flag-5'>串</b><b class='flag-5'>擾</b>的模型