0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設(shè)計完成后需要檢查的內(nèi)容

電子設(shè)計 ? 來源:電子設(shè)計 ? 作者:電子設(shè)計 ? 2022-02-11 11:02 ? 次閱讀

1. 檢查高頻、 高速、 時鐘及其他脆弱信號線, 是否回路面積最小、 是否遠(yuǎn)離干擾源、 是否有多余的過孔和繞線、是否有垮地層分割區(qū)

2. 檢查晶體、 變壓器、 光藕、 電源模塊下面是否有信號線穿過, 應(yīng)盡量避免在其下穿線,特別是晶體下面應(yīng)盡量鋪設(shè)接地的銅皮。

3. 檢查定位孔、定位件是否與結(jié)構(gòu)圖一致, ICT定位孔、 SMT定位光標(biāo)是否加上并符合工藝要求。

4. 檢查器件的序號是否按從左至右的原則歸宿無誤的擺放規(guī)則,并且無絲印覆蓋焊盤;檢查絲印的版本號是否符合版本升級規(guī)范,并標(biāo)識出。

5. 報告布線完成情況是否百分之百;是否有線頭;是否有孤立的銅皮。

6. 檢查電源、地的分割正確;單點共地已作處理;

7. 檢查各層光繪選項正確,標(biāo)注和光繪名正確;需拼板的只需鉆孔層的圖紙標(biāo)注。

8. 輸出光繪文件,用CAM350檢查、確認(rèn)光繪正確生成。

9. 按規(guī)定填寫PCB設(shè)計(歸檔)自檢表,連同設(shè)計文件一起提交給工藝設(shè)計人員進(jìn)行工藝審查。

10. 對工藝審查中發(fā)現(xiàn)的問題,積極改進(jìn),確保單板的可加工性、可生產(chǎn)性和可測試性。

審核編輯:何安

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • PCB設(shè)計
    +關(guān)注

    關(guān)注

    394

    文章

    4648

    瀏覽量

    84547
收藏 人收藏

    評論

    相關(guān)推薦

    PCB設(shè)計PCB制板的緊密關(guān)系

    。以下是它們之間的關(guān)系: PCB設(shè)計PCB制板的關(guān)系 1. PCB設(shè)計PCB設(shè)計是指在電子產(chǎn)品開發(fā)過程中,設(shè)計工程師使用專業(yè)的電子設(shè)計軟件創(chuàng)建電路板的布局和連接。在
    的頭像 發(fā)表于 08-12 10:04 ?290次閱讀

    PCB設(shè)計的EMC有哪些注意事項

    一站式PCBA智造廠家今天為大家講講PCB layout的EMC設(shè)計應(yīng)該注意哪些? PCB設(shè)計 emc注意事項。按照PCB設(shè)計流程,一個產(chǎn)品Layout完成之后,
    的頭像 發(fā)表于 06-12 09:49 ?386次閱讀

    為什么STM8串口發(fā)送完成后,發(fā)送完標(biāo)志位不置位呀?

    為什么STM8 串口發(fā)送完成后,發(fā)送完標(biāo)志位不置位,串口1已結(jié)打開了,就是不置位,影響置位的都有哪些因素,出口一需不需要配置字節(jié)!
    發(fā)表于 04-09 07:16

    PCB設(shè)計優(yōu)化丨布線布局必須掌握的檢查

    制造缺陷,提高產(chǎn)品的穩(wěn)定性和可靠性。 而在PCB設(shè)計中,布局與布線是決定整個電路板性能、可靠性及制造成本的關(guān)鍵環(huán)節(jié)之一,所以本文將重點介紹其相關(guān)檢查項概述。 ? 一、布局檢查 ?1、導(dǎo)入網(wǎng)表 最新的原理圖生成的網(wǎng)表導(dǎo)入
    的頭像 發(fā)表于 02-27 18:22 ?1501次閱讀
    <b class='flag-5'>PCB設(shè)計</b>優(yōu)化丨布線布局必須掌握的<b class='flag-5'>檢查</b>項

    PCB設(shè)計(一):軟件安裝及破解

    一樣,Altium Designer也不可能提供所有的元器件封裝,用戶應(yīng)根據(jù)需要自行設(shè)計并建立新的元器件封裝庫。 6、PCB設(shè)計 首先繪制出PCB輪廓,在設(shè)計規(guī)則和原理圖的引導(dǎo)下完成
    發(fā)表于 01-15 16:30

    pcb打板需要什么

    PCB(Printed Circuit Board)打板是電子產(chǎn)品制造中的重要環(huán)節(jié),它是電子元器件的支持體和互連電路的載體。下面將詳細(xì)介紹PCB打板所需要內(nèi)容。要點如下: 設(shè)計原理:
    的頭像 發(fā)表于 01-11 09:28 ?891次閱讀

    PCB可制造性設(shè)計審核的內(nèi)容

    當(dāng)pcb 設(shè)計完成之后我們都是需要對所有的項目進(jìn)行功能檢查的。就像我們自己做完考試卷子一樣,要做一個簡單的分析考察,把所有的題再看一遍,以保證不會因為疏忽而造成大的失誤。同理,
    發(fā)表于 01-09 16:21 ?399次閱讀

    新手小白需要掌握的pcb設(shè)計基礎(chǔ)知識

    新手小白需要掌握的pcb設(shè)計基礎(chǔ)知PCB
    的頭像 發(fā)表于 12-25 10:12 ?1611次閱讀

    PCB設(shè)計檢查規(guī)范指南

    PCB設(shè)計說明以及PCB設(shè)計或更改要求、標(biāo)準(zhǔn)化要求說明是否明確5.確認(rèn)外形圖上的禁止布放器件和布線區(qū)已在PCB模板上體現(xiàn)6.比較外形圖,確認(rèn)PCB所標(biāo)注尺寸及公差無誤, 金屬化孔和非金
    發(fā)表于 12-21 16:07 ?495次閱讀

    PCB電路板設(shè)計完成后記得進(jìn)行如下檢查

    PCB設(shè)計是指針對電路板的設(shè)計。電路板的設(shè)計是以電路原理圖為根據(jù),實現(xiàn)電路設(shè)計者所需要的功能。印刷電路板的設(shè)計主要指版圖設(shè)計,需要考慮外部連接的布局、內(nèi)部電子元件的優(yōu)化布局、金屬連線和通孔的優(yōu)化布局、熱耗散等各種因素。
    發(fā)表于 12-20 15:32 ?268次閱讀
    <b class='flag-5'>PCB</b>電路板設(shè)計<b class='flag-5'>完成后</b>記得進(jìn)行如下<b class='flag-5'>檢查</b>

    PCB設(shè)計完成后為什么經(jīng)常要拼板?

    PCB設(shè)計完成后為什么經(jīng)常要拼板? 拼板是指將多個PCB(Printed Circuit Board,即印刷電路板)連接起來形成一個整體的過程。在PCB設(shè)計
    的頭像 發(fā)表于 11-20 14:05 ?558次閱讀

    PCB設(shè)計規(guī)則檢查器編寫技巧

    由于DRC必須遍歷 PCB設(shè)計整個電路圖,包括每個符號、每個引腳、每個網(wǎng)路、每種屬性,如有必要還能創(chuàng)建數(shù)目不限“附屬”文件。如4.0節(jié)所述,DRC可以標(biāo)示出任何違反PCB設(shè)計規(guī)則細(xì)微偏差。例如
    發(fā)表于 10-31 15:06 ?283次閱讀

    完成PCB設(shè)計一般要怎樣跟板廠對接使其了解哪些線需要做阻抗匹配呢?

    完成PCB設(shè)計一般要怎樣跟板廠對接使其了解哪些線需要做阻抗匹配呢? 在完成PCB設(shè)計
    的頭像 發(fā)表于 10-30 10:03 ?928次閱讀

    射頻與數(shù)?;旌项惛咚?b class='flag-5'>PCB設(shè)計

    的特殊疊層結(jié)構(gòu)特性阻抗的控制 射頻PCB與數(shù)?;旌项?b class='flag-5'>PCB的布線規(guī)則和技巧射頻PCB與數(shù)?;旌项?b class='flag-5'>PCB布線完成后的收尾處理
    發(fā)表于 09-27 07:54

    PCB設(shè)計ESD抑制準(zhǔn)則?

    PCB布線是ESD防護(hù)的一個關(guān)鍵要素,合理的PCB設(shè)計可以減少故障檢查和返工所帶來不必要的成本。在PCB設(shè)計中,不但需要在靜電薄弱電路增加靜
    的頭像 發(fā)表于 09-26 10:57 ?890次閱讀
    <b class='flag-5'>PCB設(shè)計</b>ESD抑制準(zhǔn)則?