0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

ZYNQ Ultrascale+ MPSOC FPGA開發(fā)系統(tǒng)的結構示意圖

電子設計 ? 來源:電子設計 ? 作者:電子設計 ? 2022-02-08 14:47 ? 次閱讀

作者: ALINX

簡介
AXU2CGA/B的特點是體積小并擴展了豐富的外設。主芯片采用Xilinx公司的Zynq UltraScale+ MPSoCs CG系列的芯片,型號為XCZU2CG-1SFVC784I。AXU2CGA的PS端掛載了2片DDR4(2GB,32bit)和1片256Mb的QSPI FLASH。AXU2CGB的PS端掛載了4片DDR4(2GB,32bit),1片8GB eMMC FLASH存儲芯片和1片256Mb的QSPI FLASH。

外圍接口包含1個MINI DP接口、4個USB3.0接口、1路千兆以太網(wǎng)接口、1個USB串口、1路PCIE接口、1路TF卡接口、2個40針擴展口、2路MIPI接口和按鍵LED

下圖為整個開發(fā)系統(tǒng)的結構示意圖:

pIYBAGAJ0zOAbbLEAADI_RIk3Fs598.jpg

ZYNQ芯片
XCZU2CG-1SFVC784I芯片的PS系統(tǒng)PS系統(tǒng)集成了2個ARM Cortex?-A53處理器,速度高達1.2Ghz,支持2級Cache; 另外還包含2個Cortex-R5處理器,速度高達500Mhz。

XCZU2CG支持32位或者64位的DDR4,LPDDR4,DDR3,DDR3L, LPDDR3存儲芯片,在PS端帶有豐富的高速接口如PCIE Gen2, USB3.0, SATA 3.1, DisplayPort;同時另外也支持USB2.0,千兆以太網(wǎng),SD/SDIO,I2C,CANUART,GPIO等接口。PL端內(nèi)部含有豐富的可編程邏輯單元,DSP和內(nèi)部RAM。XCZU2CG芯片的總體框圖下圖所示

o4YBAGAJ03SAGtYRAAFJ6axjdU8010.jpg

ZU2CG芯片的總體框圖

其中PS系統(tǒng)部分的主要參數(shù)如下:

ARM 雙核Cortex?-A53處理器,速度高達1.2GHz,每個CPU 32KB 1級指令和數(shù)據(jù)緩存,1MB 2級緩存 2個CPU共享。

ARM 雙核Cortex-R5處理器,速度高達500MHz,每個CPU 32KB 1級指令和數(shù)據(jù)緩存,及128K緊耦合內(nèi)存。

外部存儲接口,支持32/64bit DDR4/3/3L、LPDDR4/3接口。

靜態(tài)存儲接口,支持NAND, 2xQuad-SPI FLASH。

高速連接接口,支持PCIe Gen2 x4, 2xUSB3.0, Sata 3.1, DisplayPort, 4x Tri-mode Gigabit Ethernet。

普通連接接口:2xUSB2.0, 2x SD/SDIO, 2x UART, 2x CAN 2.0B, 2x I2C, 2x SPI, 4x 32b GPIO。

電源管理:支持Full/Low/PL/Battery四部分電源的劃分。

加密算法:支持RSA, AES和SHA。

系統(tǒng)監(jiān)控:10位1Mbps的AD采樣,用于溫度和電壓的檢測。

其中PL邏輯部分的主要參數(shù)如下:

邏輯單元Logic Cells:154K;

觸發(fā)器(flip-flops): 141K;

查找表LUTs : 71K;

Block RAM:9.4Mb;

時鐘管理單元(CMTs): 3

乘法器18x25MACCs:360

XCZU2CG-1SFVC784I芯片的速度等級為-1,工業(yè)級,封裝為SFVC784。

DDR4 DRAM
AXU2CGA板上PS端配有2片Micron(美光)的1GB的DDR4芯片,型號為MT40A512M16LY-062EIT,組成32位數(shù)據(jù)總線帶寬和2GB的容量。AXU2CGB板上PS端配有4片Micron(美光)的1GB的DDR4芯片,型號為MT40A512M16LY-062EIT,組成64位數(shù)據(jù)總線帶寬和4GB的容量。PS端的DDR4 SDRAM的最高運行速度可達1200MHz(數(shù)據(jù)速率2400Mbps)。DDR4 SDRAM的具體配置如下所示。

其中U71,U72僅AXU2CGB貼裝。

o4YBAGAJ07KADAFIAAASq2GTS74518.png

表3-1 DDR4 SDRAM配置

PS端的DDR4的硬件連接方式如下圖3-1所示:

o4YBAGAJ0_CAQTWWAABjNq9KRwk382.png

o4YBAGAJ1C6AM5ADAABY_SVtsrg145.png

圖3-1 PS端DDR4 DRAM原理圖部分

QSPI Flash
AXU2CGA/B配有1片256MBit大小的Quad-SPI FLASH芯片,型號為MT25QU256ABA1EW9-0SIT。QSPI FLASH連接到ZYNQ芯片的PS部分BANK500的GPIO口上,圖4-1為QSPI Flash在原理圖中的部分。

o4YBAGAJ1G2Ad8dEAABTZV_RCTU457.png

圖4-1 QSPI Flash連接示意圖

eMMCFlash(僅AXU2CGB貼裝)
AXU2CGB配有一片容量為8GB的eMMC FLASH芯片。eMMC FLASH連接到ZYNQUltraScale+的PS部分BANK500的GPIO口上,圖5-1為eMMCFlash在原理圖中的部分。

pIYBAGAJ1KyAW_2SAABNId3ZXjI144.png

圖5-1 eMMCFlash連接示意圖

圖5-1 eMMCFlash連接示意圖

EEPROM
AXU2CGA/B開發(fā)板板載了一片EEPROM,型號為24LC04。EEPROM的I2C信號連接的ZYNQ PS端的MIO口上。圖6-1為EEPROM的原理圖

o4YBAGAJ1OqALxN8AABNId3ZXjI044.png

圖6-1 EEPROM原理圖部分

DP顯示接口
AXU2CGA/B帶有1路MINI型的DisplayPort輸出顯示接口,用于視頻圖像的顯示,最高支持4K x 2K@30Fps輸出。ZU2CG PS MGT的LANE0和LANE1的TX信號以差分信號方式連接到DP連接器。DisplayPort輔助通道連接到PS的MIO管腳上。DP輸出接口的示意圖如圖7-1所示:

pIYBAGAJ1SiAfzYpAACt2zA9xvk526.png

7-1 DP接口設計示意圖

USB接口
AXU2CGA/B板上有4個USB3.0接口,接口為HOST工作模式(Type A),數(shù)據(jù)傳輸速度高達5.0Gb/s。USB3.0通過ULPI接口連接外部的USB PHY芯片和USB3.0 HUB芯片,實現(xiàn)高速的USB3.0數(shù)據(jù)通信。

USB連接的示意圖如8-1所示:

o4YBAGAJ1WeALKkQAABhmnT91SM798.jpg

圖8-1 USB接口示意圖

千兆以太網(wǎng)接口
AXU2CGA/B上有1路千兆以太網(wǎng)接口,以太網(wǎng)接口是通過GPHY芯片連接的PS的BANK502上。GPHY芯片采用Micrel公司的KSZ9031RNXIC以太網(wǎng)PHY芯片,PHY Address 為 001。圖9-1為ZYNQ PS端以太網(wǎng)PHY芯片連接示意圖:

pIYBAGAJ1aqAdchMAABxuU7H6ek018.png

圖9-1 ZYNQ PS系統(tǒng)與GPHY連接示意圖

USB Uart接口
AXU2CGA/B板上配備了一個Uart轉USB接口,用于系統(tǒng)調(diào)試。轉換芯片采用Silicon Labs CP2102的USB-UAR芯片, USB接口采用MINI USB接口,可以用一根USB線將它連接到上PC的USB口進行核心板的單獨供電和串口數(shù)據(jù)通信。USB Uart電路設計的示意圖如下圖所示:

pIYBAGAJ1hOAXeswAAB37dtJ_28431.png

圖10-1 USB轉串口示意圖

SD卡槽
AXU2CGA/B 板包含了一個MicroSD卡接口,SDIO信號與BANK501的IO信號相連,SD卡連接器的原理圖如圖11-1所示。

pIYBAGAJ1lGAGzAvAACDxzEg3js110.png

圖11-1 SD卡連接示意圖

PCIE接口
AXU2CGA/B配備了一個PCIE x1的插槽,用于連接PCIE外設,PCIE通信速度高達5Gbps。PCIE信號直接跟BANK505 PS MGT收發(fā)器的LANE0相連接。PCIE x 1設計的示意圖如下圖12-1所示:

o4YBAGAJ1o-AcSL3AACeVh3oUco565.png

圖12-1 PCIE接口設計示意圖

40針擴展口
AXU2CGA/B板上預留了2個2.54mm標準間距的40針擴展口,每個擴展口均包含2個3.3V電源,1個5V電源,3個地以及34個IO口。J12擴展口的IO口連接到ZYNQ芯片BANK66上,電平標準為1.8V,注意不要插1.8V之外的設備。J15擴展口的IO口連接到ZYNQ芯片BANK25,BANK26上,電平標準為3.3V。設計的示意圖如下圖13-1所示:

o4YBAGAJ1s2ATgPDAABSkD90l_8256.png

圖13-1 擴展口設計示意圖

MIPI接口
AXU2CGA/B板上有2路MIPI接口,用于連接MIPI攝像頭。MIPI的差分信號分別連接到BANK64、65的HP IO上,電平標準為+1.2V;MIPI的控制信號連接到BANK24上,電平標準為+3.3V。 MIPI口設計的示意圖如下圖14-1所示:

pIYBAGAJ1wuAc3aXAABf2tqXIXg613.png

圖14-1 MIPI接口連接示意圖

JTAG調(diào)試口
在AXU2CGA/B板上預留了一個10針的JTAG接口,用于下載ZYNQUltraScale+程序或者固化程序到FLASH。JTAG的管腳定義如下圖所示

圖16-1 JTAG接口管腳定義

撥碼開關配置
板上有一個4位的撥碼開關用來配置ZYNQ系統(tǒng)的啟動模式。AXU2CGA/B系統(tǒng)支持4種啟動模式。這4種啟動模式分別是JTAG調(diào)試模式,QSPI FLASH, EMMC和SD2.0卡啟動模式。芯片上電后會檢測(PS_MODE0~3)的電平來決定那種啟動模式。用戶可以通過撥碼開關來選擇不同的啟動模式。SW1啟動模式配置如下表17-1所示。

o4YBAGAJ14mANMN-AABt2xtcuYQ581.jpg

表17-1SW1啟動模式配置

LED燈
AXU2CGA/B的板上有4個用戶指示燈,4個用戶控制按鍵以及一個reset按鍵。4個用戶指示燈和4個用戶按鍵均連接到BANK24的IO上。LED燈硬件連接的示意圖如圖18-1所示:

o4YBAGAJ18eAGE7sAABTR-KnMRw119.png

圖18-1 LED燈硬件連接示意圖

系統(tǒng)時鐘
板上分別為RTC電路,PS系統(tǒng), PL邏輯部分提供了參考時鐘,其中RTC的時鐘為32.768,PS的系統(tǒng)時鐘為33.3333Mhz, PL端的時鐘是25Mhz。時鐘電路設計的示意圖如下圖19-1所示:

pIYBAGAJ2AWACvdbAABCJBpq84U578.png

圖 19-1時鐘源

PL_REF_CLK的電平為+1.8V。

風扇接口
風扇為12V供電,可通過FAN_PWM信號調(diào)節(jié)轉速。

電源
AXU2CGA/B的電源輸入電壓為DC12V,電流2A的適配器。電源接口如下圖所示,盡量使用我們提供的電源適配器。

審核編輯:何安

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1620

    文章

    21510

    瀏覽量

    598942
收藏 人收藏

    評論

    相關推薦

    使用TPS65086x PMIC為Xilinx Zynq UltraScale MPSoC供電

    電子發(fā)燒友網(wǎng)站提供《使用TPS65086x PMIC為Xilinx Zynq UltraScale MPSoC供電.pdf》資料免費下載
    發(fā)表于 09-21 11:11 ?0次下載
    使用TPS65086x PMIC為Xilinx <b class='flag-5'>Zynq</b> <b class='flag-5'>UltraScale</b> <b class='flag-5'>MPSoC</b>供電

    ALINX FPGA+GPU異架構視頻圖像處理開發(fā)平臺介紹

    Alinx 最新發(fā)布的新品 Z19-M 是一款創(chuàng)新的 FPGA+GPU 異構架構視頻圖像處理開發(fā)平臺,它結合了 AMD Zynq UltraScale+
    的頭像 發(fā)表于 08-29 14:43 ?544次閱讀

    一個更適合工程師和研究僧的FPGA提升課程

    Suite 1 設計 FPGA; 嵌入式設計課程 02 ● 設計 Zynq UltraScale+ RFSoC; ● 面向軟件開發(fā)者的
    發(fā)表于 06-05 10:09

    中高端FPGA如何選擇

    Ultrascale+也僅僅支持到PCIe Gen4,也只在最高端的FPGA中支持到58Gb的GTM,大多數(shù)Virtex Ultrascale+僅僅支持32.75Gb的GTY。 Speedster7t更是支持400G
    發(fā)表于 04-24 15:09

    RC21008A/RC31008A參考示意圖

    電子發(fā)燒友網(wǎng)站提供《RC21008A/RC31008A參考示意圖.pdf》資料免費下載
    發(fā)表于 04-23 09:49 ?1次下載
    RC21008A/RC31008A參考<b class='flag-5'>示意圖</b>

    AMD推出全新Spartan UltraScale+ FPGA系列

    AMD 已經(jīng)擁有 Zynq UltraScale+ 和 Artix UltraScale+ 系列,而 Spartan UltraScale+ FPG
    發(fā)表于 03-18 10:40 ?235次閱讀
    AMD推出全新Spartan <b class='flag-5'>UltraScale+</b> <b class='flag-5'>FPGA</b>系列

    AMD推出Spartan UltraScale+ FPGA系列產(chǎn)品

    AMD公司,全球知名的芯片巨頭,近日宣布推出全新的AMD Spartan UltraScale+ FPGA系列產(chǎn)品組合。這一新系列作為AMD成本優(yōu)化型FPGA、自適應SoC產(chǎn)品家族的最新成員,特別針對成本敏感型邊緣應用進行了優(yōu)化
    的頭像 發(fā)表于 03-07 10:15 ?517次閱讀

    AMD 擴展市場領先的 FPGA 產(chǎn)品組合,推出專為成本敏感型邊緣應用打造的AMD Spartan UltraScale+ 系列

    股票代碼:AMD)今日宣布推出 AMD Spartan? UltraScale+? FPGA 系列,這是廣泛的 AMD 成本優(yōu)化型 FPGA 和自適應 SoC 產(chǎn)品組合的最新成員。Spartan
    發(fā)表于 03-06 11:17 ?255次閱讀

    AMD推出全新Spartan UltraScale+ FPGA系列

    AMD日前正式推出了全新的Spartan UltraScale+ FPGA系列,該系列作為AMD廣泛的成本優(yōu)化型FPGA和自適應SoC產(chǎn)品組合的最新成員,專為邊緣端各種I/O密集型應用設計。
    的頭像 發(fā)表于 03-06 11:09 ?653次閱讀

    FPGA上為FPGA設計PCB的步驟詳解

    FPGA(Zynq? UltraScale+? MPSoC) 上的 Ubuntu 22.04 桌面映像上安裝了各種 EE 設計應用程序(包括 KiCad),并用它設計 PCB。
    的頭像 發(fā)表于 02-26 09:04 ?1707次閱讀
    在<b class='flag-5'>FPGA</b>上為<b class='flag-5'>FPGA</b>設計PCB的步驟詳解

    直流高壓發(fā)生器結構示意圖

    控制箱面板示意圖圖2面板布局圖1、接地端子2、五芯航插3、過壓整定撥碼4、電源插座5、電源開關6、電流表頭7、電壓調(diào)節(jié)旋鈕鈕8、高壓斷帶燈按鈕9、高壓通帶燈按10、0.75倍帶燈按鈕11、電壓表
    的頭像 發(fā)表于 01-19 10:21 ?1031次閱讀
    直流高壓發(fā)生器<b class='flag-5'>結構</b><b class='flag-5'>示意圖</b>

    試驗變壓器接線示意圖及原理

    1.交流(工頻)耐壓試驗接線示意圖說明:做交流耐壓試驗時,既可使用交流試變,也可使用交直流試變。不過在使用交直流做交流耐壓試驗時,不必將高壓柱上的短路桿拉出來。2.直流泄漏與直流耐壓試驗接線示意圖
    的頭像 發(fā)表于 01-19 10:20 ?2419次閱讀
    試驗變壓器接線<b class='flag-5'>示意圖</b>及原理

    采用UltraScale/UltraScale+芯片的DFX設計注意事項

    采用UltraScale/UltraScale+芯片進行DFX設計時,建議從以下角度對設計進行檢查。
    的頭像 發(fā)表于 01-18 09:27 ?723次閱讀
    采用<b class='flag-5'>UltraScale</b>/<b class='flag-5'>UltraScale+</b>芯片的DFX設計注意事項

    針對UltraScale/UltraScale+芯片DFX應考慮的因素有哪些(2)

    UltraScale/UltraScale+芯片開始支持BUFG_*、PLL和MMCM出現(xiàn)在動態(tài)區(qū),在7系列FPGA中這些時鐘資源只能在靜態(tài)區(qū)。
    的頭像 發(fā)表于 12-21 09:12 ?789次閱讀
    針對<b class='flag-5'>UltraScale</b>/<b class='flag-5'>UltraScale+</b>芯片DFX應考慮的因素有哪些(2)

    針對UltraScale/UltraScale+芯片DFX應考慮的因素有哪些(1)

    對于UltraScale/UltraScale+芯片,幾乎FPGA內(nèi)部所有組件都是可以部分可重配置的
    的頭像 發(fā)表于 12-14 16:16 ?551次閱讀
    針對<b class='flag-5'>UltraScale</b>/<b class='flag-5'>UltraScale+</b>芯片DFX應考慮的因素有哪些(1)