0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于新型二階曲率補(bǔ)償方法實(shí)現(xiàn)基準(zhǔn)電壓源的設(shè)計(jì)

電子設(shè)計(jì) ? 來源:現(xiàn)代電子技術(shù) ? 作者:宋漣益,黃世震 ? 2021-02-22 10:36 ? 次閱讀

基準(zhǔn)電壓是集成電路設(shè)計(jì)中的一個重要部分,特別是在高精度電壓比較器、數(shù)據(jù)采集系統(tǒng)以及A/D和 D/A轉(zhuǎn)換器等中,基準(zhǔn)電壓隨溫度和電源電壓波動而產(chǎn)生的變化將直接影響到整個系統(tǒng)的性能。因此,在高精度的應(yīng)用場合,擁有一個具有低溫度系數(shù)、高電源電壓抑制的基準(zhǔn)電壓是整個系統(tǒng)設(shè)計(jì)的前提。

傳統(tǒng)帶隙基準(zhǔn)由于僅對晶體管基一射極電壓進(jìn)行一階的溫度補(bǔ)償,忽略了曲率系數(shù)的影響,產(chǎn)生的基準(zhǔn)電壓和溫度仍然有較大的相干性,所以輸出電壓溫度特性一般在20 ppm/℃以上,無法滿足高精度的需要。

基于以上的要求,在此設(shè)計(jì)一種適合高精度應(yīng)用場合的基準(zhǔn)電壓源。在傳統(tǒng)帶隙基準(zhǔn)的基礎(chǔ)上利用工作在亞閾值區(qū)MOS管電流的指數(shù)特性,提出一種新型二階曲率補(bǔ)償方法。同時,為了盡可能減少電源電壓波動對基準(zhǔn)電壓的影響,在設(shè)計(jì)中除了對帶隙電路的鏡相電流源采用cascode結(jié)構(gòu)外還增加了高增益反饋回路。在此,對電路原理進(jìn)行了詳細(xì)的闡述,并針對版圖設(shè)計(jì)中應(yīng)該的注意問題進(jìn)行了說明,最后給出了后仿真結(jié)果。

1 電路設(shè)計(jì)

1.1 傳統(tǒng)帶隙基準(zhǔn)分析

通常帶隙基準(zhǔn)電壓是通過PTAT電壓和CTAT電壓相加來獲得的。由于雙極型晶體管的基一射極電壓Vbe呈負(fù)溫度系數(shù),而偏置在相同電流下不同面積的雙極型晶體管的基一射極電壓之差呈正溫度系數(shù),在兩者溫度系數(shù)相同的情況下將二者相加就得到一個與溫度無關(guān)的基準(zhǔn)電壓。

傳統(tǒng)帶隙電路結(jié)構(gòu)如圖1所示,其中Q2的發(fā)射極面積為Q1和Q3的m倍,流過Q1~Q3的電流相等,運(yùn)算放大器工作在反饋狀態(tài),以A,B兩點(diǎn)為輸入,驅(qū)動Q1和Q2的電流源,使A,B兩點(diǎn)穩(wěn)定在近似相等的電壓上。

基于新型二階曲率補(bǔ)償方法實(shí)現(xiàn)基準(zhǔn)電壓源的設(shè)計(jì)

假設(shè)流過Q1的電流為J,有:

由于式(5)中的第一項(xiàng)具有負(fù)溫度系數(shù),第二項(xiàng)具有正溫度系數(shù),通過調(diào)整m值使兩項(xiàng)具有大小相同而方向相反的溫度系數(shù),從而得到一個與溫度無關(guān)的電壓。理想情況下,輸出電壓與電源無關(guān)。

然而,標(biāo)準(zhǔn)工藝下晶體管基一射極電壓Vbe隨溫度的變化并非是純線性的,而且由于器件的非理想性,輸出電壓也會受到電源電壓波動的影響。其中,曲線隨溫度的變化主要取決于Vbe自身特性、集電極電流和電路中運(yùn)放的失調(diào)電壓,Vbe自身特性對曲率的影響最為嚴(yán)重,所以要獲得高性能的帶隙基準(zhǔn)電壓,就必須對曲線的曲率進(jìn)行校正。在本設(shè)計(jì)中,針對Vbe的高階溫度特性進(jìn)行了補(bǔ)償,并通過引用共源共柵和反饋電路來優(yōu)化帶隙電路的電源電壓抑制特性。

1.2 高性能帶隙基準(zhǔn)電路

該設(shè)計(jì)的完整電路如圖2所示,M6~M16電容C和電阻R4構(gòu)成運(yùn)算放大器;M1~M5為放大器提供所需要的偏置電流;基本帶隙部分由M13~M18, Q1~Q3以及R1和R2組成;M19,M20,R3構(gòu)成二次曲率補(bǔ)償電路,M21~M28構(gòu)成反饋放大反饋電路抑制電源波動,M29~M31完成電路的啟動功能;最后由pwr實(shí)現(xiàn)電路的開關(guān)狀態(tài)。

由文獻(xiàn)[2]可知,二次曲率的校正可以通過不同溫度系數(shù)的電阻來實(shí)現(xiàn),即:

由于R1和R3具有不同的溫度系數(shù),對二者比值用泰勒公式展開,有:

式中:K1為R1的溫度系數(shù),為正值;K3為R3的溫度系數(shù),為負(fù)值。二者的溫度系數(shù)正負(fù)差異越大,曲率補(bǔ)償?shù)男Ч驮胶谩?/p>

當(dāng)MOS管的柵一源電壓接近于開啟電壓時,該MOS管就工作在亞閾值區(qū)。此時,流過管子的電流與柵一源電壓呈指數(shù)關(guān)系,其電流公式如下:

式中:n為亞閾值斜率因子(1

由式(4)、式(6)~式(8)整理得:

由于m1/n》1,所以R3和R2的溫度系數(shù)差異得到了指數(shù)關(guān)系的放大,從而對Vbe3的二階溫度系數(shù)有了更好的補(bǔ)償效果,而且該特性只需要1個N型MOS管實(shí)現(xiàn),相對于文獻(xiàn)來說,節(jié)省了電阻的占用面積,很適合在工程上使用。

1.3 提高電源抑制電路與啟動電路分析

原則上來說,傳統(tǒng)的帶隙電路本身具有較好的電源抑制特性,其輸出電壓幾乎與電源電壓無關(guān),但是目前工程上使用的MOS管大部分為亞微米器件,因而不可避免地產(chǎn)生二級效應(yīng)(主要是溝道長度調(diào)制效應(yīng)和體效應(yīng)),對流過MOS管的電流I產(chǎn)生影響。所以要得到一個精準(zhǔn)的基準(zhǔn)電壓,必須引入額外電路,提高電路的電源電壓抑制能力。

在該設(shè)計(jì)中,除了采用cascode結(jié)構(gòu)外,額外增加了M21~M28來實(shí)現(xiàn)對電源波動的抑制,如圖2所示。帶隙的核心電路電壓由V1提供,當(dāng)電源電壓 VDD升高時,V1電平也將升高,同時由M21~M24感應(yīng)運(yùn)放兩個輸入節(jié)點(diǎn)電位差并將其進(jìn)一步放大,提升了M25的柵極電位,同時通過M26鏡相電流的增大,使流過M25的電流增大,降低了M25的等效輸出電阻,最終使V1電平降低。顯然放大器的增益越高,對電源波動的抑制越好。

由于電路存在兩個偏置點(diǎn),為了保證電路的正常工作,加入了M29~M31的啟動電路。當(dāng)電源電壓接通時,可能出現(xiàn)各支路電流為零的情況,電路處于非正常工作狀態(tài),此時輸出電壓也為0。由于M30和M31組成的反相器使M29的柵極電位變?yōu)楦撸蔒29將導(dǎo)通并向電路注入電流,使電路啟動恢復(fù)正常工作狀態(tài),此時電路輸出電壓為高,M29柵極電位變?yōu)?,M29關(guān)斷,所以對電路正常工作不會產(chǎn)生影響。電路中pwr主要控制電路的開關(guān)狀態(tài),當(dāng)pwr接高/低電平時,電路處于關(guān)/開狀態(tài)。

2 版圖設(shè)計(jì)

最終版圖設(shè)計(jì)如圖3所示,在該設(shè)計(jì)中版圖設(shè)計(jì)需要注意的主要問題是保證器件之間的匹配和對稱,匹配的器件布局要緊湊,并盡可能保證周圍環(huán)境的一致性,例如,運(yùn)放的輸入差分對M8和M9、同材料電阻R1和R2等。因?yàn)檫\(yùn)放的失調(diào)對電路的性能影響較大。而電阻的失配也會對輸出電壓的溫度特性產(chǎn)生影響。另外,構(gòu)成電流鏡的MOS管之間保持對稱性在該設(shè)計(jì)中也是至關(guān)重要的。為了抑制溝道長度調(diào)制效應(yīng),在該設(shè)計(jì)中, MOS管的溝道長度取工藝允許的最小長度的兩倍。最后,在面積和性能之間取一個折衷關(guān)系,將Q1與Q2的面積之比定為8:1。

3 后仿真模擬結(jié)果

該電路設(shè)計(jì)主要采用TSMC CMOS 0.18/μm工藝,使用Cadence Spectre進(jìn)行仿真,并用calibre完成版圖的參數(shù)提取。

后仿真輸出電壓隨溫度的變化如圖4所示。從圖中可以看到,在溫度-40~+120℃范圍內(nèi),電壓僅變化O.39 mV,溫度系數(shù)約為3.3 ppm/℃?;鶞?zhǔn)電壓隨電源電壓的變化如圖5所示。電源電壓從2.7~3.3 V變化范圍內(nèi),輸出的基準(zhǔn)電壓變化在18μV左右。

4 結(jié) 語

采用0.18μm標(biāo)準(zhǔn)CMOS工藝設(shè)計(jì)了一個應(yīng)用于高精度要求場合的基準(zhǔn)電壓源,采用一種新的二階補(bǔ)償方法對傳統(tǒng)帶隙進(jìn)行了改進(jìn),并加入反饋電路來提高電路的電源電壓抑制特性。結(jié)果表明,輸出電壓的溫度系數(shù)僅為3.3 ppm/℃,在電源電壓2.7~3.3 V波動范圍內(nèi),輸出電壓波動為18μV,而且電路的二階補(bǔ)償部分僅用了3個器件,節(jié)省了設(shè)計(jì)面積,很適合實(shí)際工程的使用,具有很大的實(shí)用價值。

責(zé)任編輯:gt

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 集成電路
    +關(guān)注

    關(guān)注

    5376

    文章

    11311

    瀏覽量

    360373
  • 電壓源
    +關(guān)注

    關(guān)注

    1

    文章

    410

    瀏覽量

    32675
  • 晶體管
    +關(guān)注

    關(guān)注

    77

    文章

    9609

    瀏覽量

    137645
收藏 人收藏

    評論

    相關(guān)推薦

    二階溫度補(bǔ)償低壓帶隙基準(zhǔn)電路設(shè)計(jì)

    最近做了個低壓帶隙基準(zhǔn)電壓課設(shè),分享一下兩個經(jīng)典電路的溫度特性結(jié)果分析,分別是一溫度補(bǔ)償二階
    的頭像 發(fā)表于 11-21 17:41 ?3978次閱讀
    一<b class='flag-5'>階</b>和<b class='flag-5'>二階</b>溫度<b class='flag-5'>補(bǔ)償</b>低壓帶隙<b class='flag-5'>基準(zhǔn)</b>電路設(shè)計(jì)

    二階濾波器電路

    二階濾波器電路:
    發(fā)表于 04-19 10:43 ?6604次閱讀
    <b class='flag-5'>二階</b>無<b class='flag-5'>源</b>濾波器電路

    二階壓控電壓低通濾波器設(shè)計(jì)

    本文詳細(xì)介紹二階壓控電壓低通濾波器的設(shè)計(jì)方法,給出了其通用表達(dá)式。設(shè)計(jì)方法是根據(jù)所需轉(zhuǎn)折頻率,在1:2至1:10較寬的范圍內(nèi)靈活取兩電容值
    發(fā)表于 05-28 13:38

    如何去設(shè)計(jì)一種運(yùn)用曲率補(bǔ)償的帶隙基準(zhǔn)電路?

    曲率補(bǔ)償的帶隙基準(zhǔn)的原理是什么?它與傳統(tǒng)帶隙基準(zhǔn)相比有何不同?
    發(fā)表于 04-09 06:35

    求大神分享一種用于高速高精度ADC的電壓基準(zhǔn)設(shè)計(jì)

    本文對電壓基準(zhǔn)引起的ADC系統(tǒng)的DNL誤差進(jìn)行了建模分析,提出了一種采用二階曲率補(bǔ)償技術(shù)的
    發(fā)表于 04-20 06:51

    二階壓控電壓帶通濾波電路

    二階壓控電壓帶通濾波電路 傳遞函數(shù)
    發(fā)表于 11-30 12:42 ?8572次閱讀
    <b class='flag-5'>二階</b>壓控<b class='flag-5'>電壓</b><b class='flag-5'>源</b>帶通濾波電路

    新型電流模式曲率補(bǔ)償帶隙基準(zhǔn)設(shè)計(jì)

    本文提出了一種新穎的曲率補(bǔ)償帶隙基準(zhǔn)結(jié)構(gòu)。通過3個具有不同溫度依賴性質(zhì)的電流的適當(dāng)疊加,從而產(chǎn)生一個具有極低溫度系數(shù)的參考電壓。
    發(fā)表于 05-09 09:20 ?2114次閱讀
    <b class='flag-5'>新型</b>電流模式<b class='flag-5'>曲率</b><b class='flag-5'>補(bǔ)償</b>帶隙<b class='flag-5'>基準(zhǔn)</b><b class='flag-5'>源</b>設(shè)計(jì)

    CMOS帶隙基準(zhǔn)電壓曲率校正方法

    基準(zhǔn)電壓是集成電路系統(tǒng)中一個非常重要的構(gòu)成單元。結(jié)合近年來的設(shè)計(jì)經(jīng)驗(yàn),首先給出了帶隙基準(zhǔn)曲率
    發(fā)表于 05-25 14:52 ?34次下載
    CMOS帶隙<b class='flag-5'>基準(zhǔn)</b><b class='flag-5'>電壓</b><b class='flag-5'>源</b><b class='flag-5'>曲率</b>校正<b class='flag-5'>方法</b>

    一種帶曲率補(bǔ)償的高精度帶隙基準(zhǔn)

    一種帶曲率補(bǔ)償的高精度帶隙基準(zhǔn)_李連輝
    發(fā)表于 01-07 21:45 ?0次下載

    一種高低溫高階曲率補(bǔ)償帶隙基準(zhǔn)

    一種高低溫高階曲率補(bǔ)償帶隙基準(zhǔn)_張華拓
    發(fā)表于 01-07 21:45 ?0次下載

    一種4曲率補(bǔ)償低溫漂低功耗帶隙基準(zhǔn)_譚玉麟

    一種4曲率補(bǔ)償低溫漂低功耗帶隙基準(zhǔn)_譚玉麟
    發(fā)表于 01-07 22:14 ?0次下載

    基于曲率補(bǔ)償的電流基準(zhǔn)的設(shè)計(jì)

    一種曲率補(bǔ)償電流值準(zhǔn)的設(shè)計(jì)
    發(fā)表于 05-03 14:55 ?4次下載

    帶隙基準(zhǔn)電壓及過溫保護(hù)電路

     介紹了一種低溫漂的BiCMOS帶隙基準(zhǔn)電壓及過溫保護(hù)電路。采用Brokaw帶隙基準(zhǔn)核結(jié)構(gòu),通過二階
    發(fā)表于 09-07 20:15 ?24次下載
    帶隙<b class='flag-5'>基準(zhǔn)</b><b class='flag-5'>電壓</b><b class='flag-5'>源</b>及過溫保護(hù)電路

    采用二階曲率補(bǔ)償技術(shù)的電壓基準(zhǔn)電路滿足ADC的系統(tǒng)設(shè)計(jì)要求

    基準(zhǔn)中,箝位運(yùn)放的主要作用是通過電流負(fù)反饋使與輸入端連接的結(jié)點(diǎn)的電壓強(qiáng)制相等,并且與電源電壓無關(guān)??捎眠\(yùn)放的輸出對電流進(jìn)行適當(dāng)?shù)钠茫?/div>
    的頭像 發(fā)表于 06-13 08:08 ?3449次閱讀
    采用<b class='flag-5'>二階</b><b class='flag-5'>曲率</b><b class='flag-5'>補(bǔ)償</b>技術(shù)的<b class='flag-5'>電壓</b><b class='flag-5'>基準(zhǔn)</b><b class='flag-5'>源</b>電路滿足ADC的系統(tǒng)設(shè)計(jì)要求

    電源二階補(bǔ)償網(wǎng)絡(luò)的仿真-Type II Compensation

    電源調(diào)試筆記 – 二階補(bǔ)償系統(tǒng)仿真R2=12K 這里是筆誤
    發(fā)表于 01-11 10:36 ?4次下載
    電源<b class='flag-5'>二階</b><b class='flag-5'>補(bǔ)償</b>網(wǎng)絡(luò)的仿真-Type II Compensation