0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

xilinx源語(yǔ)中IDDR和ODDR介紹

FPGA開(kāi)源工作室 ? 來(lái)源:FPGA開(kāi)源工作室 ? 作者:FPGA開(kāi)源工作室 ? 2021-03-05 18:11 ? 次閱讀

1 IDDR

1.1 介紹

該設(shè)計(jì)元素是專(zhuān)用的輸入寄存器,旨在將外部雙數(shù)據(jù)速率(DDR信號(hào)接收到Xilinx FPGA中。IDDR可用的模式可以在捕獲數(shù)據(jù)的時(shí)間和時(shí)鐘沿或在相同的時(shí)鐘沿向FPGA架構(gòu)顯示數(shù)據(jù)。此功能使您可以避免其他時(shí)序復(fù)雜性和資源使用情況。

1)OPPOSITE_EDGE模式-以傳統(tǒng)的DDR方法恢復(fù)數(shù)據(jù)。給定分別在引腳D和C上的DDR數(shù)據(jù)和時(shí)鐘,在時(shí)鐘C的每個(gè)上升沿之后Q1發(fā)生變化,在時(shí)鐘C的每個(gè)下降沿之后Q2發(fā)生變化。

2)SAME_EDGE模式-時(shí)鐘C的相對(duì)邊沿仍然恢復(fù)數(shù)據(jù)。但是,在負(fù)邊沿?cái)?shù)據(jù)寄存器后面放置了一個(gè)額外的寄存器。這個(gè)額外的寄存器由時(shí)鐘信號(hào)C的正時(shí)鐘沿提供時(shí)鐘。結(jié)果,現(xiàn)在DDR數(shù)據(jù)在相同的時(shí)鐘沿提供給FPGA架構(gòu)。但是,由于此功能,數(shù)據(jù)對(duì)似乎是“分離的”。Q1和Q2不再具有對(duì)1和2。相反,出現(xiàn)的第一個(gè)對(duì)是對(duì)1和DONT_CARE,在下一個(gè)時(shí)鐘周期之后是對(duì)2和3。

3)SAME_EDGE_PIPELINED模式-以與SAME_EDGE模式類(lèi)似的方式恢復(fù)數(shù)據(jù)。為了避免SAME_EDGE模式的“分離”效應(yīng),在上升沿?cái)?shù)據(jù)寄存器的前面放置了一個(gè)額外的寄存器?,F(xiàn)在,數(shù)據(jù)對(duì)同時(shí)出現(xiàn)在Q1和Q2引腳上。但是,使用此模式將使Q1和Q2信號(hào)更改的延遲時(shí)間增加一個(gè)額外的周期。

1.2 Verilog Instantiation Template

// IDDR: Input Double Data Rate Input Register with Set, Reset

// and Clock Enable.

// 7 Series

// Xilinx HDL Libraries Guide, version 14.7

IDDR #(

.DDR_CLK_EDGE(“OPPOSITE_EDGE”), // “OPPOSITE_EDGE”, “SAME_EDGE”

// or “SAME_EDGE_PIPELINED”

.INIT_Q1(1‘b0), // Initial value of Q1: 1’b0 or 1‘b1

.INIT_Q2(1’b0), // Initial value of Q2: 1‘b0 or 1’b1

.SRTYPE(“SYNC”) // Set/Reset type: “SYNC” or “ASYNC”

) IDDR_inst (

.Q1(Q1), // 1-bit output for positive edge of clock

.Q2(Q2), // 1-bit output for negative edge of clock

.C(C), // 1-bit clock input

.CE(CE), // 1-bit clock enable input

.D(D), // 1-bit DDR data input

.R(R), // 1-bit reset

.S(S) // 1-bit set

);

// End of IDDR_inst instantiation

1.3端口描述

b23035d4-7c3b-11eb-8b86-12bb97331649.png

1.4 可用屬性

b26bd9b8-7c3b-11eb-8b86-12bb97331649.png

原文標(biāo)題:xilinx源語(yǔ) IDDR和ODDR

文章出處:【微信公眾號(hào):FPGA開(kāi)源工作室】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • Xilinx
    +關(guān)注

    關(guān)注

    70

    文章

    2137

    瀏覽量

    120390
  • IDDR
    +關(guān)注

    關(guān)注

    0

    文章

    3

    瀏覽量

    9466

原文標(biāo)題:xilinx源語(yǔ) IDDR和ODDR

文章出處:【微信號(hào):leezym0317,微信公眾號(hào):FPGA開(kāi)源工作室】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    如何判斷電流電壓發(fā)出電功率

    電流和電壓是電路中常見(jiàn)的兩種電源類(lèi)型。它們?cè)陔娐?b class='flag-5'>中的作用和特性有所不同,因此在判斷它們發(fā)出的電功率時(shí),需要采用不同的方法。本文將介紹如何判斷電流
    的頭像 發(fā)表于 08-22 11:22 ?347次閱讀

    受控電壓在電路怎么處理

    受控電壓是電路中一種特殊的電壓,其輸出電壓取決于電路其他部分的電壓或電流。這種特性使得受控電壓在電路設(shè)計(jì)和分析具有重要的應(yīng)用價(jià)值。
    的頭像 發(fā)表于 08-08 16:30 ?315次閱讀

    疊加定理電壓和電流怎么處理

    疊加定理是電路分析的一個(gè)重要定理,它可以幫助我們分析復(fù)雜電路的電壓和電流分布。在疊加定理,電壓和電流的處理方式是不同的。下面我們將
    的頭像 發(fā)表于 07-29 14:44 ?762次閱讀

    如何在ModelSim添加Xilinx仿真庫(kù)

    今天給大俠帶來(lái)在FPGA設(shè)計(jì)應(yīng)用如何在ModelSim添加Xilinx仿真庫(kù),話(huà)不多說(shuō),上貨。 注意:ModelSim一定要安裝在不帶空格的目錄下,即不要安裝在“Program
    發(fā)表于 07-03 18:16

    Xilinx SelectIO資源內(nèi)部的IDELAYE2應(yīng)用介紹

    本文我們介紹Xilinx SelectIO資源內(nèi)部IDELAYE2資源應(yīng)用。IDELAYE2原句配合IDELAYCTRL原句主要用于在信號(hào)通過(guò)引腳進(jìn)入芯片內(nèi)部之前,進(jìn)行延時(shí)調(diào)節(jié),一般高速端口信號(hào)由于走線(xiàn)延時(shí)等原因,需要通過(guò)IDELAYE2原語(yǔ)對(duì)數(shù)據(jù)做微調(diào),實(shí)現(xiàn)時(shí)鐘與數(shù)據(jù)
    的頭像 發(fā)表于 04-26 11:33 ?1450次閱讀
    <b class='flag-5'>Xilinx</b> SelectIO資源內(nèi)部的IDELAYE2應(yīng)用<b class='flag-5'>介紹</b>

    FPGA實(shí)現(xiàn)iddr語(yǔ)言的雙速率采集和存儲(chǔ)?

    FPGA實(shí)現(xiàn)iddr語(yǔ)言的雙速率采集和存儲(chǔ),有沒(méi)有大佬做過(guò)
    發(fā)表于 01-15 16:19

    示波器測(cè)量的相位校正

    在電子測(cè)量領(lǐng)域,普示波器是一種關(guān)鍵的工具,用于捕捉和分析電子信號(hào)的波形。在測(cè)量過(guò)程,確保準(zhǔn)確的相位校正至關(guān)重要,以保證獲得準(zhǔn)確可靠的測(cè)量結(jié)果。本文將探討普示波器相位校正的重要性,并提供一些
    的頭像 發(fā)表于 01-09 17:47 ?509次閱讀
    普<b class='flag-5'>源</b>示波器測(cè)量<b class='flag-5'>中</b>的相位校正

    模擬電路的有源和無(wú)器件

    模擬電路的有源和無(wú)器件 模擬電路是電子電路的一大類(lèi)別,用于處理和操作連續(xù)時(shí)間變化的信號(hào),例如聲音或視頻信號(hào)。在模擬電路,有源器件和無(wú)器件是兩種基本的器件類(lèi)型。 一、有源器件 有
    的頭像 發(fā)表于 12-29 14:01 ?792次閱讀

    高精度電壓的作用及其在電壓測(cè)量的應(yīng)用

    在電子領(lǐng)域中,高精度電壓扮演著關(guān)鍵的角色,為各種應(yīng)用提供穩(wěn)定、準(zhǔn)確的電壓信號(hào)。它是由精確的電壓和精密的參考電路組成。下面Aigtek西安安泰電子將為大家介紹高精度電壓的作用及其在
    的頭像 發(fā)表于 12-19 10:11 ?385次閱讀
    高精度電壓<b class='flag-5'>源</b>的作用及其在電壓測(cè)量<b class='flag-5'>中</b>的應(yīng)用

    Xilinx VIO介紹和應(yīng)用場(chǎng)景

    在以往的項(xiàng)目中,要控制FPGA內(nèi)部某個(gè)信號(hào)的值,往往是通過(guò)配置寄存器來(lái)實(shí)現(xiàn)的。其實(shí)Xilinx還提供了一個(gè)叫VIO的core,可以動(dòng)態(tài)改變FPGA內(nèi)部某個(gè)信號(hào)的值,但是一直沒(méi)有用過(guò),一來(lái)對(duì)于以前的項(xiàng)目來(lái)說(shuō),沒(méi)有應(yīng)用場(chǎng)景,通過(guò)寄存器就可以配置了;二來(lái)感覺(jué)這個(gè)東西不是很“實(shí)用”。
    的頭像 發(fā)表于 12-11 18:26 ?1794次閱讀
    <b class='flag-5'>Xilinx</b> VIO<b class='flag-5'>介紹</b>和應(yīng)用場(chǎng)景

    FP-XH控制單元指令語(yǔ)手冊(cè)

    FP-XH 控制單元 指令語(yǔ)手冊(cè)
    發(fā)表于 12-04 10:26 ?0次下載

    簡(jiǎn)述Xilinx 7系列FPGA芯片相關(guān)知識(shí)

    Xilinx 7系列 芯片 應(yīng)用非常廣泛,具有成本低、性能強(qiáng)悍、成熟穩(wěn)定的特點(diǎn),目前Xilinx( AMD )已延長(zhǎng)該系列芯片的生命周期至少到2035年。 本文主要介紹Xilinx 7
    的頭像 發(fā)表于 11-28 10:20 ?910次閱讀
    簡(jiǎn)述<b class='flag-5'>Xilinx</b> 7系列FPGA芯片相關(guān)知識(shí)

    Xilinx FPGA IP之Block Memory Generator功能概述

    Xilinx Block Memory Generator(BMG)是一個(gè)先進(jìn)的內(nèi)存構(gòu)造器,它使用Xilinx fpga的嵌入式塊RAM資源生成面積和 性能優(yōu)化的內(nèi)存。
    的頭像 發(fā)表于 11-14 17:49 ?2004次閱讀
    <b class='flag-5'>Xilinx</b> FPGA IP之Block Memory Generator功能概述

    Xilinx無(wú)適配器的原理、特點(diǎn)及應(yīng)用

    在測(cè)試和驗(yàn)證電子設(shè)備時(shí),供電問(wèn)題常常是一個(gè)關(guān)鍵的挑戰(zhàn)。作為一家領(lǐng)先的可編程邏輯器件制造商,為了幫助客戶(hù)解決供電問(wèn)題,推出了一種創(chuàng)新的解決方案——Xilinx無(wú)適配器。
    的頭像 發(fā)表于 11-07 10:50 ?410次閱讀

    基于無(wú)無(wú)線(xiàn)測(cè)溫裝置在環(huán)網(wǎng)柜的應(yīng)用探討

    摘 要:無(wú)無(wú)線(xiàn)測(cè)溫裝置在當(dāng)前環(huán)網(wǎng)柜的實(shí)際運(yùn)行過(guò)程中發(fā)揮著積極作用,其能夠準(zhǔn)確檢測(cè)出相關(guān)設(shè)備的實(shí)際溫度,為科學(xué)處理環(huán)網(wǎng)柜運(yùn)行的故障問(wèn)題提供信息支持。本文主要從無(wú)無(wú)線(xiàn)測(cè)溫裝置在環(huán)網(wǎng)柜
    的頭像 發(fā)表于 10-16 10:07 ?471次閱讀
    基于無(wú)<b class='flag-5'>源</b>無(wú)線(xiàn)測(cè)溫裝置在環(huán)網(wǎng)柜<b class='flag-5'>中</b>的應(yīng)用探討