0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

關于我國芯片制造的一些思考主題演講

旺材芯片 ? 來源:半導體行業(yè)觀察。 ? 作者:半導體行業(yè)觀察。 ? 2021-03-22 13:39 ? 次閱讀

近日,SEMICON China在上海隆重舉行,在同期高峰論壇上,中國工程院院士、浙江大學微納電子學院院長吳漢明發(fā)表了題為《關于我國芯片制造的一些思考》的演講。他首先指出,集成電路產業(yè)正在面臨兩大壁壘,分別是政策壁壘和產業(yè)性壁壘,其中政治壁壘包括大家都知道的巴統(tǒng)和瓦森納協(xié)議,而產業(yè)性壁壘則體現在世界的半導體龍頭得益于早期布局,所積累的豐富知識產權,這些都給中國半導體提出了巨大的挑戰(zhàn)。他舉例說道,一個成套工藝研發(fā),要投入70億人民幣,要上千人工作四年,才能完成,由此可以看到集成電路行業(yè)的難。

吳漢明院士進一步指出,進入這些年,集成電路產業(yè)發(fā)生了一些新的變化,他以20nm為例講述了當中的轉變。從他提供的數據我們可以看到,從28nm推進到20nm,單個晶體管的成本提高了。這就讓我們進入了所謂的后摩爾時代,為此芯片行業(yè)需要去尋找新的技術去支撐芯片繼續(xù)前進。

他強調,如下圖所示,在后摩爾時代,在高性能計算、移動計算和自主感知等應用的推動下,我們應該增加對邏輯技術、基本規(guī)則縮放、性能助推器、PPA縮放、3D集成、內存技術、DRAM技術、Flash技術和新興非易失存儲技術的關注,已達到如下圖所示的PPAC目標。

而具體到芯片制造方面,我們則面臨包括精密圖形、新材料和提升良率在內的三大挑戰(zhàn)。

“除了技術以外,晶圓廠、研發(fā)和設計成本也是芯片產業(yè)面臨的另一重大挑戰(zhàn)”,吳漢明說。他指出,如下圖所示,假設一個能生產32nm芯片的產線,需要的成本高達45億美元,研發(fā)成本則高達9億美金,設計成本也需要1億美金。到了16nm,晶圓廠的建設成本取到了90億美元,研發(fā)成本增加到18億美元,設計成本也漲到了22億美元,整體成本較之32億美元翻了一番,由此可見芯片持續(xù)微縮帶來的成本巨大挑戰(zhàn)。

“雖然芯片的難道和成本一直增加,但趨緩的摩爾定律給追趕者帶來機會”,吳漢明接著說。

但吳漢明院士也強調,即使如此,我國的集成電路產業(yè)還需要重視一個關鍵問題,那就是產能問題。據統(tǒng)計,產能排名前五的晶圓廠包括三星、臺積電、美光、SK海力士和鎧俠,中國大陸并沒有任何一家企業(yè)位列其中。隨著科技的發(fā)展,芯片的產能需求會越來越高,為此我們必須加倍重視產能。

吳漢明院士同時還指出,如下圖所示,現在83%以上的芯片產能集中在10納米以上節(jié)點,為此在他看來,在這些所謂的舊節(jié)點上,還有很大的創(chuàng)新空間。

為此吳漢明院士指出,在后摩爾時代,我們正在面臨百年未有的大變局,我們應該在關注先進工藝的同時,還要關注特色工藝、先進封裝和系統(tǒng)結構,這對于當前的中國集成電路來說,擁有重要的意義。

同時,吳漢明院士對企業(yè)與科研院所/高校在創(chuàng)新體系中的關系給出了他的建議。

“與此同時,浙江大學也會打造一個成套的工藝研發(fā)平臺,為我國集成電路產業(yè)發(fā)展貢獻力量”,吳漢明最后表示。
編輯:lyn

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 集成電路
    +關注

    關注

    5366

    文章

    11162

    瀏覽量

    358372
  • 半導體
    +關注

    關注

    334

    文章

    26324

    瀏覽量

    209997
  • 芯片制造
    +關注

    關注

    9

    文章

    597

    瀏覽量

    28685

原文標題:中國工程院院士吳漢明:關于我國芯片制造的一些思考

文章出處:【微信號:wc_ysj,微信公眾號:旺材芯片】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    開放原子開源生態(tài)大會OpenHarmony生態(tài)主題演講報名開啟

    開源賦能產業(yè),生態(tài)共筑未來,OpenAtom OpenHarmony(簡稱“OpenHarmony”)項目群工作委員會將于9月26日上午舉辦OpenHarmony生態(tài)主題演講。 屆時,將面向全球
    發(fā)表于 09-19 22:02

    求CSU8RP1186一些關于電子秤開發(fā)例程,最好是C的,跪謝

    有無CSU8RP1186一些關于電子秤的參考資料及源碼,最好是C的,或者其他相近芯片的電子秤資料,幫忙發(fā)到郵箱871030114@qq.com,非常感謝!
    發(fā)表于 08-26 14:33

    關于THS4521的一些使用問題求解

    我想請問關于THS4521的一些使用問題。 1、THS4521是否能將0-3V的單端信號轉換成共模信號為1,5V的差分信號。想把ths4521用于TMS320F28377S的16位ad采樣的前級電路,之間采用的12位adc,為單端信號,現在想對單端信號轉為差分信號。不知
    發(fā)表于 08-20 08:28

    咨詢一些關于LED燈具的問題

    各位大佬,咨詢一些關于LED燈具的問題 120W的吸頂燈,用的非隔離式電源,用不到1年,燈具就會閃爍、頻閃或不亮,主要是什么原因造成的?是不是驅動芯片太差?
    發(fā)表于 07-02 22:33

    HDC2024?心得分享#主題演講學習-加入鴻蒙生態(tài)正當時

    主題演講學習心得 通過本次主題演講的聆聽與學習,我們在猜出中和不太確定的相關內容紛紛呈現。比如鴻蒙內核與HarmonyOS Next獲得
    發(fā)表于 06-28 10:10

    奇捷科技研發(fā)VP袁峰博士發(fā)表主題演講,助力企業(yè)攻克芯片設計難題

    分享的平臺,奇捷科技(Easy-Logic Technology)研發(fā)VP袁峰博士受邀參會并發(fā)表《增量式設計流程(ECO),助力企業(yè)攻克芯片設計難題》的主題演講
    的頭像 發(fā)表于 04-11 15:04 ?370次閱讀

    思瑞浦受邀參加ICAC 2024并發(fā)表主題演講

    2024年3月20日-22日,華人芯片設計技術研討會(ICAC 2024)在上海中星鉑爾曼大酒店隆重舉行。思瑞浦受邀參加ICAC 2024并發(fā)表主題演講。
    的頭像 發(fā)表于 03-28 13:48 ?397次閱讀

    巨霖科技將亮相IIC Shanghai并發(fā)表主題演講

    活動預告∣巨霖科技將亮相IIC Shanghai 并發(fā)表主題演講
    的頭像 發(fā)表于 03-27 09:50 ?339次閱讀
    巨霖科技將亮相IIC Shanghai并發(fā)表<b class='flag-5'>主題</b><b class='flag-5'>演講</b>

    一些有關通信電路的資料?

    有關嵌入式之間DSP、ARM、FPGA三者之間和這三款芯片和外部電路之間通信的一些資料,比如說芯片之間的并行通信和芯片和外部電路之間的串行通信,MODBUS、DP、CAN等,
    發(fā)表于 03-03 18:53

    關于編程模式的總結與思考

    淘寶創(chuàng)新業(yè)務的優(yōu)化迭代是非常高頻且迅速的,在這過程中要求技術也必須是快且穩(wěn)的,而為了適應這種快速變化的節(jié)奏,我們在項目開發(fā)過程中采用了一些面向拓展以及敏捷開發(fā)的設計,本文旨在總結并思考其中一些通用的編程模式。
    的頭像 發(fā)表于 01-03 10:14 ?340次閱讀
    <b class='flag-5'>關于</b>編程模式的總結與<b class='flag-5'>思考</b>

    對于大模型RAG技術的一些思考

    大模型或者句向量在訓練時,使用的語料都是較為通用的語料。這導致了這些模型,對于垂直領域的知識識別是有缺陷的。它們沒有辦法理解企業(yè)內部的一些專用術語,縮寫所表示的具體含義。這樣極大地影響了生成向量的精準度,以及大模型輸出的效果。
    的頭像 發(fā)表于 12-07 09:41 ?987次閱讀
    對于大模型RAG技術的<b class='flag-5'>一些</b><b class='flag-5'>思考</b>

    分享一些SystemVerilog的coding guideline

    本文分享一些SystemVerilog的coding guideline。
    的頭像 發(fā)表于 11-22 09:17 ?579次閱讀
    分享<b class='flag-5'>一些</b>SystemVerilog的coding  guideline

    求助,關于AD603做成VGA的一些問題

    手冊的圖49以及圖33進行更改畫出的電路圖,請問精通該芯片的工程師,上面的電路能實現我前面所說的5點要求嗎?如果有問題的話,需要如何修改才能實現要求? 小弟還有一些關于AD603的一些
    發(fā)表于 11-20 07:19

    談談LDO設計時的一些思考

    FVF全稱為Flipped Voltage Follower是種輸出阻抗很低的新型源跟隨器,其擁有更大的電流驅動能力
    的頭像 發(fā)表于 10-31 12:26 ?7274次閱讀
    談談LDO設計時的<b class='flag-5'>一些</b><b class='flag-5'>思考</b>

    ALTERA關于CCD的一些verilog實驗程序分享

    ALTERA關于CCD的一些verilog實驗程序
    發(fā)表于 09-26 08:03