0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

簡述如何利用Virtex-5 LXT應(yīng)對串行背板接口設(shè)計(jì)挑戰(zhàn)

電子工程師 ? 來源:Delfin Rodillas Xilinx公司有線 ? 作者:Delfin Rodillas Xilin ? 2021-03-22 18:27 ? 次閱讀

采用串行技術(shù)進(jìn)行高端系統(tǒng)設(shè)計(jì)已占很大比例。如圖1所示,在《EE Times》雜志最近開展的一次問卷調(diào)查中,有92%的受訪者表示,2006年已開始設(shè)計(jì)串行I/O系統(tǒng),而在2005年從事串行設(shè)計(jì)的僅占64%。

串行技術(shù)在背板應(yīng)用中的盛行,大大促進(jìn)了這一比例的提高。隨著對系統(tǒng)吞吐量的要求日益提高,陳舊的并行背板技術(shù)已經(jīng)被帶寬更高、信號完整性更好、電磁輻射 (EMI) 和功耗更低、PCB設(shè)計(jì)更為簡單的基于SerDes技術(shù)的背板子系統(tǒng)所代替。

諸如XAUI和千兆位以太網(wǎng) (GbE) 等有助于簡化設(shè)計(jì)、實(shí)現(xiàn)互通性的標(biāo)準(zhǔn)串行協(xié)議的問世,進(jìn)一步推動了串行技術(shù)在高端系統(tǒng)中的應(yīng)用。此外,PCI工業(yè)計(jì)算機(jī)制造商協(xié)會 (PICMG) 制定的AdvancedTCA和MicroTCA等串行背板規(guī)格標(biāo)準(zhǔn),也對串行技術(shù)的快速普及起到了重要作用。串行背板技術(shù)具有極大的優(yōu)越性,不但被廣泛用于通信系統(tǒng)、計(jì)算機(jī)系統(tǒng)、存儲系統(tǒng),還被應(yīng)用到電視廣播系統(tǒng)、醫(yī)療系統(tǒng)、防御系統(tǒng)和工業(yè)/測試系統(tǒng)等。


圖1 設(shè)計(jì)串行I/O系統(tǒng)的工程師的比例

設(shè)計(jì)“頑癥”

盡管串行技術(shù)的應(yīng)用已日益普遍,但許多設(shè)計(jì)挑戰(zhàn)依然橫亙在設(shè)計(jì)人員面前。背板子系統(tǒng)是整個系統(tǒng)的“心臟”,它必須能夠在板卡間提供可靠的信號傳輸。因此,在背板設(shè)計(jì)中,確保很高的信號完整性 (SI) 是首要任務(wù)。

另外,采用能夠以極低的誤碼率驅(qū)動背板的、基于SerDes技術(shù)的適當(dāng)芯片集成電路IC) 也至關(guān)重要。在設(shè)計(jì)人員重復(fù)利用舊背板上的早期元件和設(shè)計(jì)規(guī)則的“早期系統(tǒng)升級”應(yīng)用中,利用芯片元件來改善SI尤為重要。

開發(fā)串行背板協(xié)議和交換接口也是設(shè)計(jì)人員面臨的一個挑戰(zhàn)。大多數(shù)背板設(shè)計(jì)都利用了采用專有協(xié)議的早期專用集成電路 (ASIC) ,甚至一些比較新的背板設(shè)計(jì)也要求采用專有背板協(xié)議。因此,芯片解決方案必須十分靈活,能夠支持必要的定制化。雖然ASIC可以實(shí)現(xiàn)這一點(diǎn),但是,ASIC通常成本高,而且存在風(fēng)險,這是由于產(chǎn)品需求量/銷量不確定,可能產(chǎn)生設(shè)計(jì)缺陷,以及技術(shù)規(guī)格的更改等。

近來,基于現(xiàn)有標(biāo)準(zhǔn)的模塊化交換架構(gòu)逐漸成為熱點(diǎn)技術(shù)。這種技術(shù)有助于縮短開發(fā)周期,但所采用的芯片解決方案必須支持標(biāo)準(zhǔn)協(xié)議,并且允許靈活地對最終產(chǎn)品進(jìn)行獨(dú)具特色的定制。

當(dāng)然,還有成本、功耗和上市時間等不可回避的挑戰(zhàn)。為了應(yīng)對串行背板設(shè)計(jì)中的這一系列挑戰(zhàn),Xilinx推出了Virtex?-5 LXT FPGA平臺和IP解決方案。

Xilinx串行背板解決方案

面向串行背板應(yīng)用的Xilinx? Virtex-5 LXT FPGA的關(guān)鍵技術(shù)是嵌入式RocketIO? GTP低功耗串行收發(fā)器。最大的Virtex-5 LXT FPGA中最高可包含24個串行收發(fā)器;每個串行收發(fā)器的運(yùn)行速率范圍均為100 Mbps至3.2 Gbps。結(jié)合可編程架構(gòu),該FPGA能夠以高達(dá)3.2 Gbps的速率,支持幾乎所有的串行協(xié)議,不論是專有協(xié)議,還是標(biāo)準(zhǔn)協(xié)議。

對串行背板應(yīng)用而言,更重要的是內(nèi)置信號調(diào)節(jié)特性,包括傳輸預(yù)加重和接收均衡技術(shù)。這些特性可以實(shí)現(xiàn)速率高達(dá)數(shù)千兆比特的遠(yuǎn)距離(通??蛇_(dá)40英寸或更遠(yuǎn))信號傳輸。這兩種均衡方法都是通過增強(qiáng)高頻信號分量和衰減低頻信號分量,來最大限度地降低符號間干擾 (ISI) 的影響。區(qū)別在于,預(yù)加重是對線路驅(qū)動器輸出的發(fā)射信號執(zhí)行的,而接收均衡則是對傳入IC封裝的接收信號執(zhí)行的。預(yù)加重和均衡特性均可編程為不同狀態(tài),以實(shí)現(xiàn)最優(yōu)信號補(bǔ)償。

除了信號調(diào)節(jié)特性,這些串行接收器還具備其他對背板有用的特性,如可編程輸出擺幅 – 可以實(shí)現(xiàn)與多種其他基于電流型邏輯電路 (CML) 的器件連接;和內(nèi)置交流耦合電容器 - 可簡化傳輸線路設(shè)計(jì)、降低ISI。

IP核

大多數(shù)串行背板應(yīng)用依然采用專有協(xié)議。然而,最近的一些新設(shè)計(jì)已開始采用XAUI和GbE等標(biāo)準(zhǔn)化協(xié)議。這主要是因?yàn)椋阂环矫孢@些標(biāo)準(zhǔn)日益成熟,另一方面基于這些協(xié)議的交換架構(gòu)ASSP (專用標(biāo)準(zhǔn)產(chǎn)品) 也不斷涌現(xiàn)。利用ASSP實(shí)現(xiàn)交換應(yīng)用可以大大縮短開發(fā)周期,但是,設(shè)計(jì)人員發(fā)現(xiàn),必須通過提供增值功能 (主要是在線卡上) ,來實(shí)現(xiàn)產(chǎn)品差異化。

由于這些串行收發(fā)器是專為支持大多數(shù)串行背板標(biāo)準(zhǔn)協(xié)議而設(shè)計(jì)的,因此FPGA是進(jìn)行定制的理想平臺。這個芯片器件集串行收發(fā)器、用于支持兼容標(biāo)準(zhǔn)的設(shè)計(jì)和各種增值功能的內(nèi)部資源于一身。

為了幫助縮短設(shè)計(jì)周期,Xilinx推出了面向XAUI、GbE、SRIO和PCIe等主要串行I/O接口標(biāo)準(zhǔn)的模塊化IP核。為了確?;ネㄐ?,這些IP核經(jīng)過了一系列兼容性測試和獨(dú)立的第三方驗(yàn)證。為了簡化“輕量級”串行協(xié)議設(shè)計(jì), Xilinx還推出了Aurora協(xié)議 - 特別適用于要求最大限度地降低開銷、優(yōu)化芯片資源利用率的比較簡單的設(shè)計(jì)。

表1 適用于串行背板的Xilinx IP解決方案

由于以太網(wǎng)和PCIe技術(shù)的應(yīng)用范圍越來越廣,Virtex-5 LXT FPGA也實(shí)現(xiàn)了嵌入式三態(tài)以太網(wǎng)MAC和PCIe端點(diǎn)模塊。這些特性能夠幫助那些需要在控制板應(yīng)用中實(shí)現(xiàn)接口的客戶節(jié)省大量FPGA資源。

除了串行和并行接口IP核,Xilinx還提供了更加完善的IP解決方案,以進(jìn)一步縮短產(chǎn)品開發(fā)周期和上市時間。包括用于優(yōu)化背板流量的流量管理器和允許板卡之間實(shí)現(xiàn)“多對多”連接功能的網(wǎng)格架構(gòu)參考設(shè)計(jì)。此外,ChipScope? Pro串行I/O工具套件可以幫助設(shè)計(jì)人員快速設(shè)置和調(diào)試串行收發(fā)器,以及進(jìn)行BERT測試。表1概括性地列出了Xilinx提供的適用于串行背板的IP解決方案。

應(yīng)用示例

下面,舉例說明如何集成所有這些解決方案元件,打造一個適用于星形系統(tǒng)和網(wǎng)格系統(tǒng)的完善的串行背板結(jié)構(gòu)接口FPGA。

星形背板拓?fù)鋺?yīng)用

星形背板拓?fù)涫纸?jīng)濟(jì),尤其是在包含大量板卡的系統(tǒng)中,因此,高端基礎(chǔ)設(shè)備往往采用星形拓?fù)?。圖2所示為實(shí)現(xiàn)了基于FPGA的星形架構(gòu)接口的10 GbE線卡示例。該FPGA例化了一個XAUI LogiCORE? IP核,并利用4個串行收發(fā)器連接至16通道XAUI交換架構(gòu)卡。此外,該FPGA還具備一個LogiCORE SPI-4.2核,以連接至10 Gbps網(wǎng)絡(luò)處理單元。

圖2 10 GbE線卡中的星形架構(gòu)I/F FPGA

在串行接口和并行接口之間的是流量管理器IP解決方案,它負(fù)責(zé)對傳入和傳出業(yè)務(wù)執(zhí)行服務(wù)質(zhì)量 (QoS) 相關(guān)功能。存儲器控制器負(fù)責(zé)控制主要用作數(shù)據(jù)包緩沖器的外部存儲器。這種架構(gòu)的優(yōu)越性包括:提高了SerDes和邏輯電路功能的集成度、借助IP解決方案加快了產(chǎn)品上市時間、同時實(shí)現(xiàn)客戶特定系統(tǒng)技術(shù)規(guī)范。還可提供穩(wěn)定的SI和很低的SerDes功耗 (總功耗僅為400 mW左右) 等??蛻艨梢栽诘统杀?低速度等級的XC5VLX50T器件上實(shí)現(xiàn)這一切。

網(wǎng)格架構(gòu)

雖然大多數(shù)系統(tǒng)都采用星形拓?fù)?,但一些小系統(tǒng)則需要采用網(wǎng)狀拓?fù)?。例如,圖3所示的5插槽IP DSL接入多路復(fù)用器需要在4個24端口VDSL線卡和一個連接至城域以太網(wǎng)的10 GbE回程卡之間實(shí)現(xiàn)完全連接。每片板卡都利用1個Virtex-5 LXT器件和4個嵌入式串行收發(fā)器來實(shí)現(xiàn)4個獨(dú)立的網(wǎng)格架構(gòu)物理層通道。這4個鏈路層基于Aurora協(xié)議,以3 Gbps左右的速率傳輸2.4 Gbps有效負(fù)載和編碼之類的其它開銷。

圖3 VDSL線卡中的網(wǎng)格架構(gòu)I/F FPGA

Trunk卡和線卡分別采用了SPI-4.2和SPI-3 LogiCORE IP核,為網(wǎng)絡(luò)處理器提供了連接功能。網(wǎng)格架構(gòu)參考設(shè)計(jì)和流量管理器解決方案為所有線卡提供了分布式交換和QoS功能。

線卡邏輯接口可以輕松地裝入到XC5VLX30T器件上,而trunk卡接口架構(gòu)則可裝入到XC5VLX50T器件上。與星形系統(tǒng)示例類似,利用Virtex-5 LXT解決方案,可以提高集成度、縮短上市時間、優(yōu)化系統(tǒng)特性、降低功耗和成本等。

結(jié)論

如今,串行背板技術(shù)已成為主流技術(shù)。隨著帶寬要求的與日俱增,將有越來越多的應(yīng)用采用串行背板技術(shù)。同時,背板子系統(tǒng)對速率和協(xié)議的要求必然會越來越高,設(shè)計(jì)人員將面臨層出不窮的新挑戰(zhàn)。

然而,有了Xilinx Virtex-5 LXT FPGA和面向串行背板的現(xiàn)有 IP 解決方案,系統(tǒng)架構(gòu)設(shè)計(jì)人員可以在升級早期系統(tǒng)和設(shè)計(jì)新的背板之間進(jìn)行選擇。具有嵌入式SerDes的Virtex-5 LXT FPGA擁有旨在改善 SI 的關(guān)鍵特性,和實(shí)現(xiàn)高度可靠、面積與成本優(yōu)化的設(shè)計(jì)所需的高度集成。

此外,Xilinx現(xiàn)有的IP解決方案有助于客戶縮短產(chǎn)品開發(fā)周期、加快產(chǎn)品上市。有了功能強(qiáng)大的芯片元件與IP核的雙劍合璧,Virtex-5解決方案堪稱應(yīng)對最為艱巨的串行背板設(shè)計(jì)挑戰(zhàn)的理想平臺

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    450

    文章

    49636

    瀏覽量

    417229
  • 串行接口
    +關(guān)注

    關(guān)注

    3

    文章

    320

    瀏覽量

    42477
  • Trunk
    +關(guān)注

    關(guān)注

    0

    文章

    6

    瀏覽量

    7692
收藏 人收藏

    評論

    相關(guān)推薦

    串行接口PCB設(shè)計(jì)指南:優(yōu)化布局與布線策略

    串行接口是計(jì)算機(jī)上的一個擴(kuò)展接口,通常簡稱為串口或COM口,采用串行通信方式進(jìn)行數(shù)據(jù)傳輸。在串行通信中,數(shù)據(jù)是一位一位地順序傳送的,通信線路
    的頭像 發(fā)表于 09-18 13:58 ?630次閱讀
    <b class='flag-5'>串行</b><b class='flag-5'>接口</b>PCB設(shè)計(jì)指南:優(yōu)化布局與布線策略

    串行接口PCB設(shè)計(jì)指南:優(yōu)化布局與布線策略

    粗 。 4、SCLK注意與其他信號保持 4w以上間距 ,換層孔必須增加回流地過孔。 5、元件布局將串行接口的芯片、電容器、電阻器等元件合理地布置在電路板上,以便 最小化信號傳輸路徑,減小電磁干擾(EMI
    發(fā)表于 09-18 12:02

    串行外設(shè)接口的菊花鏈實(shí)現(xiàn)

    電子發(fā)燒友網(wǎng)站提供《串行外設(shè)接口的菊花鏈實(shí)現(xiàn).pdf》資料免費(fèi)下載
    發(fā)表于 08-27 09:45 ?1次下載
    <b class='flag-5'>串行</b>外設(shè)<b class='flag-5'>接口</b>的菊花鏈實(shí)現(xiàn)

    串行接口與并行接口的區(qū)別

    串行接口(Serial Interface)與并行接口(Parallel Interface)是計(jì)算機(jī)與外部設(shè)備之間進(jìn)行數(shù)據(jù)傳輸?shù)膬煞N基本方式,它們在多個方面存在顯著差異。以下將從數(shù)據(jù)傳輸方式、傳輸速率、接線方式、設(shè)備兼容性、優(yōu)
    的頭像 發(fā)表于 08-25 17:08 ?1213次閱讀

    串行接口的工作原理和結(jié)構(gòu)

    串行接口(Serial Interface)的工作原理和結(jié)構(gòu)是理解其在計(jì)算機(jī)與外部設(shè)備之間數(shù)據(jù)傳輸方式的重要基礎(chǔ)。以下將詳細(xì)闡述串行接口的工作原理及其典型結(jié)構(gòu)。
    的頭像 發(fā)表于 08-25 17:01 ?1050次閱讀

    3u20槽cpci背板原理資料

    3U20槽CPCI背板支持33MHz 32bit CPCI總線1個系統(tǒng)槽和19個功能槽,系統(tǒng)槽位于背板右側(cè)2種供電方式可選:ATX電源方式,接線柱供電方式;二選一,不可同時使用5個風(fēng)扇電源接口
    發(fā)表于 04-25 15:41 ?4次下載

    EMI電磁干擾:挑戰(zhàn)與機(jī)遇并存,如何應(yīng)對是關(guān)鍵

    深圳比創(chuàng)達(dá)EMC|EMI電磁干擾:挑戰(zhàn)與機(jī)遇并存,如何應(yīng)對是關(guān)鍵
    的頭像 發(fā)表于 04-11 10:24 ?386次閱讀
    EMI電磁干擾:<b class='flag-5'>挑戰(zhàn)</b>與機(jī)遇并存,如何<b class='flag-5'>應(yīng)對</b>是關(guān)鍵

    M2354低速外部時鐘(LXT)最高支持多大的的頻率?

    這個M2354低速外部時鐘(LXT)最高支持多大的的頻率,有沒有例子初始化LXT的代碼啊?
    發(fā)表于 01-17 06:23

    DAC模數(shù)轉(zhuǎn)換器AD5696速度太慢怎么解決?

    我們使用的FPGA類型是Virtex-5的ml510開發(fā)板,但是接口太老,我們把這個接口用轉(zhuǎn)接板以排針的形式引出來,目前使用的是ad5696 ad5696評估套件,但是數(shù)據(jù)從FPGA傳送給DAC到
    發(fā)表于 12-06 06:21

    應(yīng)對傳統(tǒng)摩爾定律微縮挑戰(zhàn)需要芯片布線和集成的新方法

    應(yīng)對傳統(tǒng)摩爾定律微縮挑戰(zhàn)需要芯片布線和集成的新方法
    的頭像 發(fā)表于 12-05 15:32 ?459次閱讀
    <b class='flag-5'>應(yīng)對</b>傳統(tǒng)摩爾定律微縮<b class='flag-5'>挑戰(zhàn)</b>需要芯片布線和集成的新方法

    詳解PCB設(shè)計(jì)中高速背板設(shè)計(jì)過程

     完整的高速背板設(shè)計(jì)流程,除了遵循IPD(產(chǎn)品集成開發(fā))流程外,有一定的特殊性,區(qū)別于普通的硬件PCB模塊開發(fā)流程,主要是因?yàn)?b class='flag-5'>背板與產(chǎn)品硬件架構(gòu)強(qiáng)相關(guān),除了與系統(tǒng)內(nèi)的各個硬件模塊都存在信號接口外,與整機(jī)機(jī)框結(jié)構(gòu)設(shè)計(jì)也是關(guān)系緊密。
    發(fā)表于 12-04 15:08 ?1257次閱讀

    如何應(yīng)對不間斷電源(UPS)設(shè)計(jì)挑戰(zhàn)

    如何應(yīng)對不間斷電源(UPS)設(shè)計(jì)挑戰(zhàn)
    的頭像 發(fā)表于 12-04 10:14 ?442次閱讀
     如何<b class='flag-5'>應(yīng)對</b>不間斷電源(UPS)設(shè)計(jì)<b class='flag-5'>挑戰(zhàn)</b>

    ECG子系統(tǒng)設(shè)計(jì)主要挑戰(zhàn)應(yīng)對方案

    電子發(fā)燒友網(wǎng)站提供《ECG子系統(tǒng)設(shè)計(jì)主要挑戰(zhàn)應(yīng)對方案.pdf》資料免費(fèi)下載
    發(fā)表于 11-23 10:43 ?0次下載
    ECG子系統(tǒng)設(shè)計(jì)主要<b class='flag-5'>挑戰(zhàn)</b>及<b class='flag-5'>應(yīng)對</b>方案

    防爆電器采取四大措施積極應(yīng)對挑戰(zhàn)

    電子發(fā)燒友網(wǎng)站提供《防爆電器采取四大措施積極應(yīng)對挑戰(zhàn).pdf》資料免費(fèi)下載
    發(fā)表于 11-03 09:13 ?1次下載
    防爆電器采取四大措施積極<b class='flag-5'>應(yīng)對</b><b class='flag-5'>挑戰(zhàn)</b>

    基于Virtex-5FPGA的系統(tǒng)監(jiān)測器設(shè)計(jì)

    電子發(fā)燒友網(wǎng)站提供《基于Virtex-5FPGA的系統(tǒng)監(jiān)測器設(shè)計(jì).pdf》資料免費(fèi)下載
    發(fā)表于 10-19 10:49 ?0次下載
    基于<b class='flag-5'>Virtex-5</b>FPGA的系統(tǒng)監(jiān)測器設(shè)計(jì)