信息化時代,高性能計算、軟件定義無線電(SDR)和節(jié)能通信芯片的開發(fā)至關(guān)重要。以太網(wǎng)IP方案具有獨特的發(fā)射器和接收機架構(gòu),可在各種溫度、工藝和電壓變化范圍內(nèi)提供高可靠性,并為終端應(yīng)用實現(xiàn)最佳功耗、性能和面積(PPA)等優(yōu)質(zhì)性能表現(xiàn)。 除了接口IP,想必大家對處理器IP應(yīng)該也不陌生吧。你一定經(jīng)常聽到芯片開發(fā)者提到手頭上的處理器不好用,想自己設(shè)計一個,做出帶有差異化的產(chǎn)品。那么今天,新思科技的兩位產(chǎn)品專家,除了與大家分享此項接口IP的最新規(guī)格外,還將為大家科普ASIP Designer工具套件如何幫助開發(fā)者優(yōu)化處理器模型的能力。
01
用于時間敏感網(wǎng)絡(luò)的DesignWare以太網(wǎng)IP系列
John Swanson
新思科技高級產(chǎn)品經(jīng)理
John Swanson 將為大家介紹新思科技的Time-Sensitive Networking(TSN)的DesignWare以太網(wǎng)IP方案,該IP符合IEEE標(biāo)準(zhǔn),并能在汽車ADAS和工業(yè)自動化SoC中實現(xiàn)可預(yù)測及低延遲等優(yōu)點。
02
用新思科技ASIP Designer設(shè)計一款自己的處理器
Markus Willems
新思科技產(chǎn)品經(jīng)理
Markus Willems將為大家介紹ASIP Designer工具套件,以及如何使用單一輸入規(guī)范生成具有高度優(yōu)化的C編譯器、指令集仿真器、匯編器、鏈接器和調(diào)試器以及可綜合RTL的SDK。同時,Markus還會介紹該工具套件具有的快速架構(gòu)探索功能以及快速更改處理器模型的能力,該工具還可根據(jù)開發(fā)者的特定要求輕松優(yōu)化處理器,為設(shè)計,實施部署,編程和驗證自定義處理器找到有效的方法。
責(zé)任編輯:lq
-
以太網(wǎng)
+關(guān)注
關(guān)注
40文章
5353瀏覽量
170865 -
發(fā)射器
+關(guān)注
關(guān)注
6文章
842瀏覽量
53365 -
ASIP
+關(guān)注
關(guān)注
0文章
4瀏覽量
8642
原文標(biāo)題:IP小課堂 | Ethernet 和ASIP更新了,先看先學(xué)
文章出處:【微信號:Synopsys_CN,微信公眾號:新思科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
相關(guān)推薦
評論