0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

悄悄告訴你們?nèi)绾问褂肑ESD204B同步多個ADC!

Sq0B_Excelpoint ? 來源:ADI亞德諾半導(dǎo)體 ? 作者:ADI亞德諾半導(dǎo)體 ? 2021-03-25 14:49 ? 次閱讀

許多通信儀器儀表信號采集系統(tǒng)需要同時通過多個模數(shù)轉(zhuǎn)換器ADC)對模擬輸入信號進(jìn)行采樣。由于這些輸入信號各自有不同的延遲,所以必須對輸入的采樣數(shù)據(jù)做同步處理。為滿足低電壓數(shù)字信號(LVDS)和并行輸出ADC的需要,延遲不一致的問題對系統(tǒng)設(shè)計人員而言歷來是一個難題。

JESD204B提供了一個方法通過一個或多個差分信號發(fā)送高速串行數(shù)據(jù),比如發(fā)送ADC的輸出。JESD204B規(guī)范本身具有實現(xiàn)通道間粗調(diào)對齊的功能。數(shù)據(jù)分割為幀,并持續(xù)發(fā)送至接收器。通過使用系統(tǒng)參考事件信號(SYSREF),JESD204B Subclass 1接口支持多個串行通道鏈路或多個ADC的數(shù)據(jù)對齊至SYSREF,以便同步發(fā)射器和接收器的內(nèi)部幀時鐘。

這使得采用JESD204B鏈路的設(shè)備具有確定延遲。但是,為了讓采樣同步達(dá)到徹底的時序收斂,仍然有許多挑戰(zhàn)等待系統(tǒng)設(shè)計人員去解決,如PCB布局考慮、時鐘匹配和產(chǎn)生SYSREF以滿足時序、SYSREF的周期性以及數(shù)字FIFO延遲的要求。

設(shè)計師必須決定設(shè)備時鐘和SYSREF信號如何生成、以及如何在系統(tǒng)中分配。理想狀態(tài)下,設(shè)備時鐘和SYSREF應(yīng)具有相同的擺幅和電平偏移以防止在器件引腳端引入固有的時延。SYSREF既可作為系統(tǒng)啟動時候所需的單次觸發(fā),也可作為任意時刻需要同步時即可發(fā)生的重復(fù)信號。需要將時鐘和SYSREF信號的最大偏斜納入考慮范圍,并仔細(xì)布局PCB,以滿足整個電路板、連接器、背板和多種元件對于建立和保持時間的要求。最后,應(yīng)將JESD204B發(fā)射器和接收器內(nèi)部的數(shù)字FIFO以及信號跨時鐘域傳輸所造成的固有時延計算在內(nèi)并在后臺數(shù)據(jù)處理中消除。

系統(tǒng)時鐘可由晶振、VCO和時鐘發(fā)生或時鐘分配芯片產(chǎn)生。雖然特定的系統(tǒng)性能將決定對時鐘的需求,但必須使用多個同步ADC來產(chǎn)生與輸入時鐘源同步的SYSREF信號。這使得時鐘源的 選擇成為重要的考慮因素,因為要能夠通過已知時鐘邊沿在特定的時間點上鎖存這一系統(tǒng)參考事件。若SYSREF信號和時鐘未鎖相,則無法達(dá)到這樣的效果。

可使用FPGA為系統(tǒng)提供SYSREF事件。然而,除非FPGA也同步至發(fā)送到ADC的主時鐘,否則FPGA發(fā)出的SYSREF信號很難跟主時鐘對齊相位。另一種方法是由時鐘發(fā)生或時鐘分配芯片提供 SYSREF信號,可通過發(fā)送至整個系統(tǒng)的信號相位同步至多個時鐘。采用此種方法,則SYSREF時間根據(jù)系統(tǒng)需要,既可以是啟動時的一次性事件,也可以是重復(fù)信號。

只要確定性延遲在整個系統(tǒng)的ADC和FPGA內(nèi)保持恒定,則可能并不需要額外的SYSREF脈沖,除非為了幫助產(chǎn)生特定的系統(tǒng)數(shù)據(jù)。因此,用于時鐘對齊的周期性SYSREF脈沖可忽略或過濾掉,直到同步丟失??芍粯?biāo)識SYSREF發(fā)生過,但不重置JESD204B鏈路。

為了初始化ADC通道確定的起始點,系統(tǒng)工程師必須要能滿足所有分布在系統(tǒng)中的SYSREF的時序要求。這意味著必須滿足和時鐘相關(guān)的建立和保持時間。只要能夠滿足到達(dá)第一個所需 時鐘的建立時間要求,使用跨越多個時鐘周期、相對較長的SYSREF脈沖可用于滿足保持時間的需要。必須格外注意PCB的布局,保證系統(tǒng)中時鐘和SYSREF布線長度匹配,以便使偏斜盡可能小。這可能是獲得通道間同步采樣處理結(jié)果的最困難的部分。隨著ADC編碼時鐘速率的增加以及多電路板系統(tǒng)越發(fā)復(fù)雜,這一過程還將變得更困難。

系統(tǒng)工程師必須確定知道每個器件上的在電路板元件之間以及連接器上的SYSREF至?xí)r鐘的偏斜。任何殘余的器件間數(shù)字和時鐘偏斜延遲都必須在FPGA或ASIC內(nèi)有效歸零。后臺處理可能改變ADC的采樣順序并進(jìn)行任何必要的重對齊,以便為數(shù)據(jù)的進(jìn)一步同步處理作準(zhǔn)備。在后臺FPGA或ASIC中,可通過延遲最快的數(shù)據(jù)采樣和發(fā)射器延遲,使其與最慢的數(shù)據(jù)采樣對齊,以完成器件間采樣偏斜的校正。

對于復(fù)雜的系統(tǒng),這可能需要用到多個FPGA或ASIC,每個器件都需要了解其器件間總采樣延遲,以便用于最終的對齊。通過在JESD204B接收器中采用合適的緩沖器延遲來應(yīng)對每個特定的發(fā)射器延遲,器件間的采樣偏斜便可在整個系統(tǒng)中與已知確定值對齊。

AD9250是ADI的一款250 MSPS、14位、雙通道ADC,可在subclass1的實施中支持JESD204B接口。該子類支持采用SYSREF事件信號的ADC采樣同步。AD9525是一款低抖動時鐘發(fā)生器,不僅提供7個高達(dá)3.1 GHz的時鐘輸出,還可根據(jù)用戶配置同步SYSREF輸出信號。這兩款產(chǎn)品與ADI的可選扇出緩沖器產(chǎn)品組合使用,可精確同步與對齊多個發(fā)送至FPGA或ASIC處理的ADC數(shù)據(jù)。

ba5ccb3a-8cd7-11eb-8b86-12bb97331649.jpg

圖1. AD9250、AD9525和FPGA示意圖。

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4294

    文章

    22776

    瀏覽量

    393219
  • adc
    adc
    +關(guān)注

    關(guān)注

    97

    文章

    6300

    瀏覽量

    542425
  • lvds
    +關(guān)注

    關(guān)注

    2

    文章

    1018

    瀏覽量

    65388

原文標(biāo)題:【世說設(shè)計】如何使用JESD204B同步多個ADC?這里有個方法~

文章出處:【微信號:Excelpoint_CN,微信公眾號:Excelpoint_CN】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    JESD204B升級到JESD204C時的系統(tǒng)設(shè)計注意事項

    電子發(fā)燒友網(wǎng)站提供《從JESD204B升級到JESD204C時的系統(tǒng)設(shè)計注意事項.pdf》資料免費下載
    發(fā)表于 09-21 10:19 ?0次下載
    從<b class='flag-5'>JESD204B</b>升級到<b class='flag-5'>JESD204</b>C時的系統(tǒng)設(shè)計注意事項

    AFE77 JESD204B 調(diào)試手冊

    電子發(fā)燒友網(wǎng)站提供《AFE77 JESD204B 調(diào)試手冊.pdf》資料免費下載
    發(fā)表于 09-11 10:25 ?0次下載
    AFE77 <b class='flag-5'>JESD204B</b> 調(diào)試手冊

    采用JESD204B的LMK5C33216超低抖動時鐘同步器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《采用JESD204B的LMK5C33216超低抖動時鐘同步器數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 08-21 10:47 ?0次下載
    采用<b class='flag-5'>JESD204B</b>的LMK5C33216超低抖動時鐘<b class='flag-5'>同步</b>器數(shù)據(jù)表

    抓住JESD204B接口功能的關(guān)鍵問題

    JESD204B是最近批準(zhǔn)的JEDEC標(biāo)準(zhǔn),用于轉(zhuǎn)換器與數(shù)字處理器件之間的串行數(shù)據(jù)接口。它是第三代標(biāo)準(zhǔn),解決了先前版本的一些缺陷。該接口的優(yōu)勢包括:數(shù)據(jù)接口路由所需電路板空間更少,建立與保持時序要求
    的頭像 發(fā)表于 03-26 08:22 ?906次閱讀
    抓住<b class='flag-5'>JESD204B</b>接口功能的關(guān)鍵問題

    JESD204B的常見疑問解答

    ,使用JESD204B的雙通道ADC。大部分情況下,雙通道ADC針對兩個轉(zhuǎn)換器提供單個時鐘輸入。它將迫使ADC以同樣的頻率進(jìn)行模擬采樣。但對于某些特定的應(yīng)用而言,這類器件也可能采用兩個
    發(fā)表于 01-03 06:35

    AD9683的引腳如何與zynq 7015芯片中的JESD204 ip核端口對應(yīng)相連?

    芯片上JESD204B協(xié)議對應(yīng)的引腳(SYSREF、SYNCINB和SERDOUT)與ZYNQ7015芯片中的JESD204 IP核的端口對應(yīng)相連。
    發(fā)表于 12-15 07:14

    ad9680 JESD204B接口rx_sync信號同步和失鎖周期性出現(xiàn)怎么解決?

    always中的每個SYSREF都進(jìn)行同步模式,發(fā)現(xiàn)當(dāng)時AD9680配置完成,JESD204B IP核配置完成,啟動SYSREF時鐘產(chǎn)生,第一個時鐘同步后rx_sync信號拉高一個SYSREF時鐘周期
    發(fā)表于 12-12 08:03

    使用JESD204B連接AD9164時,CGS過程無法完成是什么原因?qū)е拢?/a>

    我使用的是KC705板卡,調(diào)用了里面JESD204B的IP核,使用模式為interpolation值為4,4條鏈路,DAC頻率為2.5GHZ,通道速度為6.25GHZ,出現(xiàn)的問題是: 幀同步過程
    發(fā)表于 12-12 07:28

    使用AD9163的時候遇到JESD204B的SYNC信號周期性拉低如何解決?

    我在使用AD9163的時候遇到JESD204B的SYNC信號周期性拉低。通過讀寄存器值如圖,發(fā)現(xiàn)REG470和REG471都為0xFF,而REG472始終為0.不知有誰知道是什么原因?該如何解
    發(fā)表于 12-04 07:30

    AD9164 JESD204B接口的傳輸層是如何對I/Q數(shù)據(jù)進(jìn)行映射的?

    AD9164 JESD204B接口的傳輸層是如何對I/Q數(shù)據(jù)進(jìn)行映射的
    發(fā)表于 12-04 07:27

    JESD204B規(guī)范的傳輸層介紹

    電子發(fā)燒友網(wǎng)站提供《JESD204B規(guī)范的傳輸層介紹.pdf》資料免費下載
    發(fā)表于 11-28 10:43 ?0次下載
    <b class='flag-5'>JESD204B</b>規(guī)范的傳輸層介紹

    AD9094: 8-Bit, 1 GSPS, JESD204B, Quad Analog-to-Digital Converter Data Sheet AD9094: 8-Bit, 1 GSPS, JESD204B, Quad Analog-to-Digital Convert

    電子發(fā)燒友網(wǎng)為你提供ADI(ADI)AD9094: 8-Bit, 1 GSPS, JESD204B, Quad Analog-to-Digital Converter Data Sheet相關(guān)產(chǎn)品
    發(fā)表于 10-17 19:13
    AD9094: 8-Bit, 1 GSPS, <b class='flag-5'>JESD204B</b>, Quad Analog-to-Digital Converter Data Sheet AD9094: 8-Bit, 1 GSPS, <b class='flag-5'>JESD204B</b>, Quad Analog-to-Digital Convert

    AD9207: 12-Bit, 6 GSPS, JESD204B/JESD204C Dual ADC Data Sheet AD9207: 12-Bit, 6 GSPS, JESD204B/JESD204C Dual ADC Data Sheet

    電子發(fā)燒友網(wǎng)為你提供ADI(ADI)AD9207: 12-Bit, 6 GSPS, JESD204B/JESD204C Dual ADC Data Sheet相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊,更有AD9207
    發(fā)表于 10-16 19:02
    AD9207: 12-Bit, 6 GSPS, <b class='flag-5'>JESD204B</b>/<b class='flag-5'>JESD204</b>C Dual <b class='flag-5'>ADC</b> Data Sheet AD9207: 12-Bit, 6 GSPS, <b class='flag-5'>JESD204B</b>/<b class='flag-5'>JESD204</b>C Dual <b class='flag-5'>ADC</b> Data Sheet

    LogiCORE IP JESD204內(nèi)核概述

    LogiCORE IP JESD204內(nèi)核實現(xiàn)了一個JESD204B接口,使用GTX、GTH、GTP或GTY(僅限UltraScale和UltraScale+)收發(fā)器在1至8個通道上支持1至12.5
    的頭像 發(fā)表于 10-16 10:57 ?824次閱讀
    LogiCORE IP <b class='flag-5'>JESD204</b>內(nèi)核概述

    AD9694-EP: 14比特、500 MSPS、JESD204B、“四向數(shù)字轉(zhuǎn)換器”強(qiáng)化產(chǎn)品數(shù)據(jù)表 ADI

    電子發(fā)燒友網(wǎng)為你提供ADI(ADI)AD9694-EP: 14比特、500 MSPS、JESD204B、“四向數(shù)字轉(zhuǎn)換器”強(qiáng)化產(chǎn)品數(shù)據(jù)表相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊,更有AD9694-EP: 14比特
    發(fā)表于 10-09 19:12
    AD9694-EP: 14比特、500 MSPS、<b class='flag-5'>JESD204B</b>、“四向數(shù)字轉(zhuǎn)換器”強(qiáng)化產(chǎn)品數(shù)據(jù)表 ADI