0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

探索異構(gòu)平臺的設計方法和概念

YCqV_FPGA_EETre ? 來源:Xilinx 賽靈思官微 ? 作者:Xilinx 賽靈思官微 ? 2021-03-25 16:36 ? 次閱讀

探索異構(gòu)平臺的設計方法和概念

賽靈思 Versal ACAP 硬件、IP 和平臺開發(fā)方法論是旨在幫助精簡 Versal 器件設計進程的一整套最佳實踐。Versal ACAP從設計之初即采用正確方法并盡早關(guān)注設計目標(包括 IP 選擇和配置、塊連接、RTL、時鐘、I/O 接口PCB 管腳分配)至關(guān)重要。在每個設計階段中正確定義和驗證設計有助于減少后續(xù)實現(xiàn)階段的時序收斂、性能收斂和功耗問題。

鑒于設計的規(guī)模與復雜性,因此必須通過執(zhí)行特定步驟與設計任務才能確保設計每個階段都能成功完成。本指南基于最佳時間對操作步驟進行了規(guī)范,幫助開發(fā)者以盡可能最快且最高效的方式實現(xiàn)期望的設計目標。

使用 Vivado Design Suite 創(chuàng)建設計

Versal ACAP支持包括Vivado IP intergrator、Vitis HLS、RTL等方式創(chuàng)建設計。

Vivado IP integrator 支持使用 SmartConnect IP 和 NoC 將多個 IP 連接在一起以創(chuàng)建塊設計 (.bd) 或 IP 子系統(tǒng)。通過使用 IP integrator,即可將 IP 拖放到設計畫布上,以單一線路連接 AXI 接口,設置端口和接口端口布局以將 IP 子 系統(tǒng)連接到頂層設計。這些 IP 塊設計還可作為源設計加以封裝 并在其它設計中復用。

本指南中詳細介紹了開發(fā)者通過以上方式創(chuàng)建設計的基本流程和注意事項。

如何完美適配 Vitis 環(huán)境?

平臺是設計的起點,Vitis 統(tǒng)一軟件平臺憑借“打破軟硬件語言壁壘,提升開發(fā)效率”的優(yōu)勢,廣受開發(fā)者青睞。本指南對如何適配 Vitis 環(huán)境提供了詳細的指導。

獲取基礎平臺源代碼

同時,如果開發(fā)者希望從頭開始創(chuàng)建自定義 Vitis 嵌入式平臺,本指南亦提供了詳細的指導。

cb1b5b24-8cde-11eb-8b86-12bb97331649.png

編輯:lyn

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4299

    文章

    22792

    瀏覽量

    393598
  • IP
    IP
    +關(guān)注

    關(guān)注

    5

    文章

    1548

    瀏覽量

    148976
  • RTL
    RTL
    +關(guān)注

    關(guān)注

    1

    文章

    384

    瀏覽量

    59534

原文標題:用戶指南 | 探索 Versal ACAP 設計方法論

文章出處:【微信號:FPGA-EETrend,微信公眾號:FPGA開發(fā)圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    FPD link系統(tǒng)概念與診斷調(diào)試方法

    電子發(fā)燒友網(wǎng)站提供《FPD link系統(tǒng)概念與診斷調(diào)試方法.pdf》資料免費下載
    發(fā)表于 09-27 11:11 ?0次下載
    FPD link系統(tǒng)<b class='flag-5'>概念</b>與診斷調(diào)試<b class='flag-5'>方法</b>

    淺談國產(chǎn)異構(gòu)雙核RISC-V+FPGA處理器AG32VF407的優(yōu)勢和應用場景

    響應和高效計算。 工業(yè)控制 : 工業(yè)自動化和機器人控制等領(lǐng)域需要高可靠性和實時性的計算平臺。異構(gòu)處理器可以根據(jù)具體任務靈活配置硬件資源,滿足這些要求。 高性能計算(HPC) : 雖然RISC-V傳統(tǒng)
    發(fā)表于 08-31 08:32

    AvaotaA1全志T527開發(fā)板AMP異構(gòu)計算簡介

    Avaota SBC 的部分平臺內(nèi)具有小核心 CPU,與大核心一起組成了異構(gòu)計算的功能。 在異構(gòu)多處理系統(tǒng)中,主核心和輔助核心的存在旨在共同協(xié)作,以實現(xiàn)更高效的任務處理。這種協(xié)作需要系統(tǒng)采取一系列
    發(fā)表于 07-24 09:54

    無問芯穹發(fā)布千卡規(guī)模異構(gòu)芯片混訓平臺

    聯(lián)合創(chuàng)始人兼CEO夏立雪在會上震撼發(fā)布了全球首個千卡規(guī)模異構(gòu)芯片混訓平臺,這一里程碑式的成果不僅標志著AI計算能力的巨大飛躍,也預示著異構(gòu)計算時代的新篇章已經(jīng)開啟。
    的頭像 發(fā)表于 07-08 14:27 ?574次閱讀

    鯤泰新聞|神州鯤泰創(chuàng)新智算之旅北京站開幕,發(fā)布全新智算架構(gòu)和液冷整機柜產(chǎn)品應對 “多云、異構(gòu)、綠色

    5月17日,神州鯤泰智算中國行北京站盛大召開。在本次活動上,神州鯤泰針對用戶對大模型訓練、大算力需求的痛點,重磅發(fā)布多云異構(gòu)環(huán)境下智算中心綠色著陸的產(chǎn)品及方案,包含異構(gòu)智算調(diào)度運營平臺HISO、
    的頭像 發(fā)表于 05-22 10:56 ?301次閱讀
    鯤泰新聞|神州鯤泰創(chuàng)新智算之旅北京站開幕,發(fā)布全新智算架構(gòu)和液冷整機柜產(chǎn)品應對 “多云、<b class='flag-5'>異構(gòu)</b>、綠色

    【大語言模型:原理與工程實踐】探索《大語言模型原理與工程實踐》2.0

    《大語言模型“原理與工程實踐”》是關(guān)于大語言模型內(nèi)在機理和應用實踐的一次深入探索。作者不僅深入討論了理論,還提供了豐富的實踐案例,幫助讀者理解如何將理論知識應用于解決實際問題。書中的案例分析有助于
    發(fā)表于 05-07 10:30

    多核異構(gòu)通信框架(RPMsg-Lite)

    概要 隨著科技的飛速發(fā)展,計算需求日益復雜和多樣化,傳統(tǒng)的單核處理器已難以滿足所有應用場景的需求。在這樣的背景下,異構(gòu)多核系統(tǒng)應運而生,成為推動計算領(lǐng)域進步的重要力量。異構(gòu)多核系統(tǒng)不僅提高了計算效率
    的頭像 發(fā)表于 03-08 18:20 ?3967次閱讀
    多核<b class='flag-5'>異構(gòu)</b>通信框架(RPMsg-Lite)

    華芯邦科技開創(chuàng)異構(gòu)集成新紀元,Chiplet異構(gòu)集成技術(shù)衍生HIM異構(gòu)集成模塊賦能孔科微電子新賽道

    華芯邦科技將chiplet技術(shù)應用于HIM異構(gòu)集成模塊中伴隨著集成電路和微電子技術(shù)不斷升級,行業(yè)也進入了新的發(fā)展周期。HIM異構(gòu)集成模塊化-是華芯邦集團旗下公司深圳市前??卓莆㈦娮佑邢薰綤OOM的主營方向,將PCBA芯片化、異構(gòu)
    的頭像 發(fā)表于 01-18 15:20 ?445次閱讀

    新思科技攜手臺積公司推出“從架構(gòu)探索到簽核” 統(tǒng)一設計平臺

    新思科技3DIC Compiler集成了3Dblox 2.0標準,可用于異構(gòu)集成和“從架構(gòu)探索到簽核”的完整解決方案。
    的頭像 發(fā)表于 01-12 13:40 ?427次閱讀
    新思科技攜手臺積公司推出“從架構(gòu)<b class='flag-5'>探索</b>到簽核” 統(tǒng)一設計<b class='flag-5'>平臺</b>

    燧原科技與青云科技達成戰(zhàn)略合作,創(chuàng)新異構(gòu)算力調(diào)度

    ,AIGC內(nèi)容生成類模型正在重構(gòu)互聯(lián)網(wǎng)商業(yè)模式,催生數(shù)字經(jīng)濟新突破。隨著計算任務的多樣化和復雜化,更為高效和靈活的異構(gòu)計算是未來的發(fā)展方向。燧原的“云燧智算集群”與青云AI算力平臺的深度適配,可以更好支持異構(gòu)算力的高效融合及靈活
    的頭像 發(fā)表于 12-11 12:20 ?513次閱讀

    異構(gòu)專用AI芯片的黃金時代

    異構(gòu)專用AI芯片的黃金時代
    的頭像 發(fā)表于 12-04 16:42 ?507次閱讀
    <b class='flag-5'>異構(gòu)</b>專用AI芯片的黃金時代

    分布式智能指揮控制邏輯體系架構(gòu)探索

    隨著作戰(zhàn)資源的異構(gòu)形態(tài)和跨域分布,越來越多的作戰(zhàn)平臺和單元需要指揮控制,以分布的多元異構(gòu)平臺為基礎,集成敏捷適應的功能模塊,進而形成作戰(zhàn)系統(tǒng),將成為未來作戰(zhàn)體系的構(gòu)建模式,分布式智能指
    的頭像 發(fā)表于 12-02 11:18 ?943次閱讀
    分布式智能指揮控制邏輯體系架構(gòu)<b class='flag-5'>探索</b>

    什么是異構(gòu)集成?什么是異構(gòu)計算?異構(gòu)集成、異構(gòu)計算的關(guān)系?

    異構(gòu)集成主要指將多個不同工藝節(jié)點單獨制造的芯片封裝到一個封裝內(nèi)部,以增強功能性和提高性能。
    的頭像 發(fā)表于 11-27 10:22 ?5973次閱讀
    什么是<b class='flag-5'>異構(gòu)</b>集成?什么是<b class='flag-5'>異構(gòu)</b>計算?<b class='flag-5'>異構(gòu)</b>集成、<b class='flag-5'>異構(gòu)</b>計算的關(guān)系?

    任意模型都能蒸餾!華為諾亞提出異構(gòu)模型的知識蒸餾方法

    相比于僅使用logits的蒸餾方法,同步使用模型中間層特征進行蒸餾的方法通常能取得更好的性能。然而在異構(gòu)模型的情況下,由于不同架構(gòu)模型對特征的不同學習偏好,它們的中間層特征往往具有較大的差異,直接將針對同架構(gòu)模型涉及的蒸餾
    的頭像 發(fā)表于 11-01 16:18 ?819次閱讀
    任意模型都能蒸餾!華為諾亞提出<b class='flag-5'>異構(gòu)</b>模型的知識蒸餾<b class='flag-5'>方法</b>

    多核異構(gòu)中A核與M核通信過程

    目前域控項目有的采用S32G這類多核異構(gòu)的芯片,轉(zhuǎn)載一篇分析下多核異構(gòu)中A核與M核通信過程的文章。
    的頭像 發(fā)表于 10-31 11:09 ?942次閱讀
    多核<b class='flag-5'>異構(gòu)</b>中A核與M核通信過程