0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

簡(jiǎn)述8051單片機(jī)結(jié)構(gòu)與原理

GReq_mcu168 ? 來源:CSDN技術(shù)社區(qū)祝峰 ? 作者:CSDN技術(shù)社區(qū)祝峰 ? 2021-04-05 10:09 ? 次閱讀

單片機(jī)的基本結(jié)構(gòu)包括中央處理器(CPU) 、存儲(chǔ)器、定時(shí)/計(jì)數(shù)器、輸入輸出接口、中斷控制系統(tǒng)時(shí)鐘電路六部分。

一、基本組成

592b36b8-90fa-11eb-8b86-12bb97331649.png

中央處理器(CPU)

包括運(yùn)算器和控制器兩部分,是單片機(jī)的核心。運(yùn)算器可用于各種運(yùn)算,控制器用于控制單片機(jī)各部分協(xié)調(diào)工作。

59958e78-90fa-11eb-8b86-12bb97331649.png

存儲(chǔ)器

用于存放程序和原始數(shù)據(jù)。

5a32247c-90fa-11eb-8b86-12bb97331649.png

時(shí)鐘電路

時(shí)鐘電路產(chǎn)生單片機(jī)運(yùn)行的控制信號(hào),控制單片機(jī)嚴(yán)格按時(shí)序執(zhí)行指令。

5a9ba622-90fa-11eb-8b86-12bb97331649.png

定時(shí)/計(jì)數(shù)器:實(shí)現(xiàn)定時(shí)或計(jì)數(shù)功能。

輸入輸出接口(I/O)實(shí)現(xiàn)單片與其他設(shè)備之間的數(shù)據(jù)傳送。

中斷控制系統(tǒng): 用于響應(yīng)中斷源的中斷請(qǐng)求;

5ae25e32-90fa-11eb-8b86-12bb97331649.png

二、單片機(jī)引腳

雙列直插式封裝(DIP,Dual Inline Package)

方形封裝(PLCC,Plastic Leaded Chip Carrier)

5b517ac4-90fa-11eb-8b86-12bb97331649.png

電源引腳: VCC (40腳)和VSS(20腳)分別接供電電源正極和負(fù)極。

時(shí)鐘電路引腳:單片機(jī)需要有時(shí)鐘脈沖信號(hào)才能工作,經(jīng)(18腳)和 (19腳)接振蕩電路。

5bf98782-90fa-11eb-8b86-12bb97331649.png

控制信號(hào)引腳包括以下4個(gè):

EA( 31腳):當(dāng)EA接高電平時(shí)先內(nèi)后外執(zhí)行ROM程序。接低電平時(shí)只執(zhí)行外部ROM程序。

RST (9腳):當(dāng)輸入兩個(gè)機(jī)器周期以上的高電平時(shí)實(shí)現(xiàn)復(fù)位,使單片機(jī)初始化并重新執(zhí)行程序。

ALE (30腳):訪問外部存儲(chǔ)器和其他外設(shè)時(shí),ALE控制低8位地址和數(shù)據(jù)的分時(shí)傳送。

PSEN (29腳):外部程序存儲(chǔ)器讀選通信號(hào)。

5cca14c4-90fa-11eb-8b86-12bb97331649.png

并行輸入/輸出引腳共32個(gè):

PO口(39-32腳):可作地址/數(shù)據(jù)總線端口用,也可作普通I/O口用。

P1口(1-8腳):一般只用作I/O端口。

P2口(21-28腳):當(dāng)訪問外部存儲(chǔ)器時(shí)可輸出高8位地址,也可作普通I/O端口使用。

P3口(10-17腳):主要用其第二功能,也可作普通I/O口用。

5bf98782-90fa-11eb-8b86-12bb97331649.png

5da712b6-90fa-11eb-8b86-12bb97331649.png

三、并行輸入/輸出

P0口位電路結(jié)構(gòu)

1個(gè)數(shù)據(jù)輸出鎖存器。

2個(gè)三態(tài)的數(shù)據(jù)輸入緩沖器BUF1和BUF2。

2個(gè)場(chǎng)效應(yīng)管(FET)。

多路開關(guān)、反相器、與門各1個(gè)。

5e7823ce-90fa-11eb-8b86-12bb97331649.png

P0口工作原理——用作復(fù)用的地址/數(shù)據(jù)總線

輸出:“控制”信號(hào)為1,硬件自動(dòng)使轉(zhuǎn)接開關(guān)MUX打向上面,接通反相器的輸出,同時(shí)使“與門”開啟。

5ed565f2-90fa-11eb-8b86-12bb97331649.png

①當(dāng)輸出的地址/數(shù)據(jù)信息=1,“與門”輸出為1,上方場(chǎng)效應(yīng)管導(dǎo)通,下方場(chǎng)效應(yīng)管截止,P0.x引腳輸出為1。

②當(dāng)輸出的地址/數(shù)據(jù)信息=0,上方場(chǎng)效應(yīng)管截止,下方場(chǎng)效應(yīng)管導(dǎo)通,P0.x引腳輸出為0。

P0口工作原理——用作復(fù)用的地址/數(shù)據(jù)總線

輸入:當(dāng)P0口作為數(shù)據(jù)輸入時(shí),僅從外部引腳讀入信息,“控制”信號(hào)為0,MUX接通鎖存器Q端。

5f43847e-90fa-11eb-8b86-12bb97331649.png

P0口作為地址/數(shù)據(jù)復(fù)用方式訪問外部存儲(chǔ)器時(shí),CPU自動(dòng)向P0口寫入FFH,使下方場(chǎng)效應(yīng)管截止,上方場(chǎng)效應(yīng)管由于控制信號(hào)為0也截止,從而保證數(shù)據(jù)信息的高阻抗輸入,從外部輸入的數(shù)據(jù)直接由P0.x引腳通過輸入緩沖器BUF2進(jìn)入內(nèi)部總線。

5f43847e-90fa-11eb-8b86-12bb97331649.png

①當(dāng)D鎖存器為1時(shí),端為0,下方場(chǎng)效應(yīng)管截止,輸出為漏極開路,此時(shí),必須外接上拉電阻才能有高電平輸出;

②當(dāng)D鎖存器為0時(shí),下方場(chǎng)效應(yīng)管導(dǎo)通,P0口輸出為低電平。

P0口工作原理——用作通用I/O口

輸入:兩種讀入方式:“讀鎖存器”和“讀引腳”。

①當(dāng)CPU發(fā)出“讀鎖存器”指令時(shí),鎖存器的狀態(tài)由Q端經(jīng)上方的三態(tài)緩沖器BUF1進(jìn)入內(nèi)部總線。

②當(dāng)CPU發(fā)出“讀引腳”指令時(shí),鎖存器的輸出狀態(tài)Q=1(Q端為0),而使下方場(chǎng)效應(yīng)管截止,引腳的狀態(tài)經(jīng)下方的三態(tài)緩沖器BUF2進(jìn)入內(nèi)部總線。

5fc8c454-90fa-11eb-8b86-12bb97331649.png

P1口位電路結(jié)構(gòu)

1個(gè)數(shù)據(jù)輸出鎖存器。

2個(gè)三態(tài)的數(shù)據(jù)輸入緩沖器BUF1和BUF2。

1個(gè)場(chǎng)效應(yīng)管(FET)和1個(gè)片內(nèi)上拉電阻組成。

60622a90-90fa-11eb-8b86-12bb97331649.png

P1口工作原理——只用作通用I/O口

①若CPU輸出1,Q=1,Q-=0,場(chǎng)效應(yīng)管截止,P1.x腳輸出為1;

②若CPU輸出0,Q=0,Q-=1,場(chǎng)效應(yīng)管導(dǎo)通,P1.x腳輸出為0。

609c9f18-90fa-11eb-8b86-12bb97331649.png

P1口工作原理——只用作通用I/O口

輸入:分為“讀鎖存器”和“讀引腳”

609c9f18-90fa-11eb-8b86-12bb97331649.png

①讀“鎖存器”,輸出Q狀態(tài)經(jīng)輸入緩沖器BUF1進(jìn)入內(nèi)部總線;

②“讀引腳”,先向鎖存器寫1,使場(chǎng)效應(yīng)管截止,P1.x引腳上的電平經(jīng)輸入緩沖器BUF2進(jìn)入內(nèi)部總線。

P2口位電路結(jié)構(gòu)

1個(gè)數(shù)據(jù)輸出鎖存器。

2個(gè)三態(tài)的數(shù)據(jù)輸入緩沖器BUF1和BUF2。

1個(gè)場(chǎng)效應(yīng)管(FET)和1個(gè)片內(nèi)上拉電阻組成。

1個(gè)多路轉(zhuǎn)接開關(guān)MUX

6169cbe6-90fa-11eb-8b86-12bb97331649.png

P2口工作原理——用作地址總線

在控制信號(hào)作用下,MUX與“地址”接通。

61c5bb7c-90fa-11eb-8b86-12bb97331649.png

①當(dāng)“地址”為0時(shí),場(chǎng)效應(yīng)管導(dǎo)通,P2口引腳輸出0;

②當(dāng)“地址”線為1時(shí),場(chǎng)效應(yīng)管截止,P2口引腳輸出1。

P2口工作原理——用作通用I/O口

輸出:在內(nèi)部控制信號(hào)作用下,MUX與鎖存器Q端接通。

61c5bb7c-90fa-11eb-8b86-12bb97331649.png

①CPU輸出1時(shí),Q=1,場(chǎng)效應(yīng)管截止,P2.x引腳輸出1;

②CPU輸出0時(shí),Q=0,場(chǎng)效應(yīng)管導(dǎo)通,P2.x引腳輸出0。

P2口工作原理——用作通用I/O口

輸入:分“讀鎖存器”和“讀引腳”兩種方式。

61c5bb7c-90fa-11eb-8b86-12bb97331649.png

①“讀鎖存器”時(shí),Q端信號(hào)經(jīng)輸入緩沖器BUF1進(jìn)入內(nèi)部總線;

②“讀引腳”時(shí),先向鎖存器寫1,使場(chǎng)效應(yīng)管截止,P2.x引腳上的電平經(jīng)輸入緩沖器BUF2進(jìn)入內(nèi)部總線。

P3口位電路結(jié)構(gòu)

1個(gè)數(shù)據(jù)輸出鎖存器。

3個(gè)三態(tài)的數(shù)據(jù)輸入緩沖器BUF1和BUF2。

1個(gè)場(chǎng)效應(yīng)管(FET)和1個(gè)片內(nèi)上拉電阻組成。

1個(gè)多路轉(zhuǎn)接開關(guān)MUX和1個(gè)與非門

635cbde6-90fa-11eb-8b86-12bb97331649.png

P3口工作原理——用作第二功能

輸出:該位的鎖存器需要置“1”,使“與非門”為開啟狀態(tài)。

61c5bb7c-90fa-11eb-8b86-12bb97331649.png

當(dāng)?shù)诙敵鰹?時(shí),場(chǎng)效應(yīng)管截止,P3.x引腳輸出為1;

當(dāng)?shù)诙敵鰹?時(shí),場(chǎng)效應(yīng)管導(dǎo)通,P3.x引腳輸出為0。

P3口工作原理——用作第二功能

輸入:該位的鎖存器和第二輸出功能端均應(yīng)置1,保證場(chǎng)效應(yīng)管截止,P3.x引腳的信息由輸入緩沖器BUF3的輸出獲得。

63ef1024-90fa-11eb-8b86-12bb97331649.png

P3口工作原理——用作通用I/O口

輸出:第二輸出功能端應(yīng)保持“1”,“與非門”開啟。

644dfd78-90fa-11eb-8b86-12bb97331649.png

CPU輸出1時(shí),Q=1,場(chǎng)效應(yīng)管截止,P3.x引腳輸出為1;

CPU輸出0時(shí),Q=0,場(chǎng)效應(yīng)管導(dǎo)通,P3.x引腳輸出為0。

P3口工作原理——用作通用I/O口

輸入:P3.x位的輸出鎖存器和第二輸出功能均應(yīng)置1,場(chǎng)效應(yīng)管截止。

644dfd78-90fa-11eb-8b86-12bb97331649.png

P3.x引腳信息通過輸入BUF3和BUF2進(jìn)入內(nèi)部總線,完成“讀引腳”操作;

也可執(zhí)行“讀鎖存器”操作,此時(shí)Q端信息經(jīng)過緩沖器BUF1進(jìn)入內(nèi)部總線。

653a8d0a-90fa-11eb-8b86-12bb97331649.png

四個(gè)并口(P0-P3)在讀引腳之前,都需要將鎖存器置“1”,使場(chǎng)效應(yīng)管截止,避免鎖存器內(nèi)數(shù)據(jù)的干擾。

由于在輸入操作前還必須附加一個(gè)置“1”的準(zhǔn)備動(dòng)作,因此稱為“準(zhǔn)雙向口”。

四個(gè)并口(P0-P3)都是準(zhǔn)雙向口

四、8051單片機(jī)的最小系統(tǒng)板

8051單片機(jī)內(nèi)部有4KB閃爍存儲(chǔ)器,本身就是一個(gè)數(shù)字量輸入/輸出的最小應(yīng)用系統(tǒng)。

在構(gòu)建8051單片機(jī)最小應(yīng)用系統(tǒng)時(shí),8051單片機(jī)需要外接時(shí)鐘電路和復(fù)位電路即可,如下圖所示。

658f5056-90fa-11eb-8b86-12bb97331649.png

注意:本最小應(yīng)用系統(tǒng)只能作為小型的數(shù)字量的測(cè)控單元。

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 存儲(chǔ)器
    +關(guān)注

    關(guān)注

    38

    文章

    7435

    瀏覽量

    163524
  • 中央處理器
    +關(guān)注

    關(guān)注

    1

    文章

    124

    瀏覽量

    16487
  • 單機(jī)片
    +關(guān)注

    關(guān)注

    0

    文章

    50

    瀏覽量

    11721
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    單片機(jī)的三種總線結(jié)構(gòu)

    單片機(jī)的三種總線結(jié)構(gòu)包括地址總線(Address Bus, AB)、數(shù)據(jù)總線(Data Bus, DB)和控制總線(Control Bus, CB)。這三種總線在單片機(jī)內(nèi)部及與外部設(shè)備之間的數(shù)據(jù)傳輸
    的頭像 發(fā)表于 09-10 11:32 ?1336次閱讀

    單片機(jī)引腳懸空是什么電平

    單片機(jī)引腳懸空是指單片機(jī)的I/O引腳在沒有連接任何外部電路的情況下,引腳的電平狀態(tài)。懸空引腳的電平狀態(tài)取決于單片機(jī)的內(nèi)部結(jié)構(gòu)和外部環(huán)境因素。 單片機(jī)
    的頭像 發(fā)表于 08-28 09:51 ?1191次閱讀

    簡(jiǎn)述單片機(jī)定時(shí)器的工作原理

    單片機(jī)定時(shí)器的工作原理是一個(gè)復(fù)雜而精細(xì)的過程,它涉及到單片機(jī)內(nèi)部的多個(gè)組件和機(jī)制。
    的頭像 發(fā)表于 08-19 18:20 ?1061次閱讀

    國(guó)產(chǎn)單片機(jī)(MCU)崛起 —— 51系列

    一、51系列單片機(jī)的命名由來51系列單片機(jī)的命名由來與它的設(shè)計(jì)和開發(fā)歷史相關(guān)。這個(gè)系列的單片機(jī)主要由Intel的8051微控制器發(fā)展而來,后來被多個(gè)公司采用和改進(jìn),形成了一個(gè)廣泛使用的
    的頭像 發(fā)表于 08-14 08:39 ?1499次閱讀
    國(guó)產(chǎn)<b class='flag-5'>單片機(jī)</b>(MCU)崛起 —— 51系列

    一文讀懂什么單片機(jī):組成結(jié)構(gòu)與應(yīng)用

    歡迎來到單片機(jī)的世界,這是一種微小(但功能強(qiáng)大)的設(shè)備,改變了嵌入式系統(tǒng)的面貌。在本文中,您將了解單片機(jī)的一些基本知識(shí)、單片機(jī)結(jié)構(gòu)以及微處理器與
    的頭像 發(fā)表于 08-09 11:49 ?1581次閱讀
    一文讀懂什么<b class='flag-5'>單片機(jī)</b>:組成<b class='flag-5'>結(jié)構(gòu)</b>與應(yīng)用

    51單片機(jī)(STC8051U34K64)_RA8889_SPI4參考代碼(v1.3)

    文章導(dǎo)引: (1)51單片機(jī)(STC8051U34K64)_RA8889_SPI4參考代碼(v1.3) (2)51單片機(jī)STC8H8K64U通過RA8889/RA8876如何控制彩屏_I2C源碼下載
    發(fā)表于 07-05 10:55

    fpga和單片機(jī)的區(qū)別和聯(lián)系 fpga和cpu區(qū)別

    fpga和單片機(jī)的區(qū)別和聯(lián)系 FPGA(現(xiàn)場(chǎng)可編程邏輯門陣列)和單片機(jī)在電子系統(tǒng)設(shè)計(jì)中都扮演著重要的角色,但它們之間存在明顯的區(qū)別和聯(lián)系。 區(qū)別: 本質(zhì)和結(jié)構(gòu):FPGA和單片機(jī)在本質(zhì)上
    的頭像 發(fā)表于 03-14 17:33 ?1011次閱讀

    單片機(jī)的最小系統(tǒng)由什么組成 單片機(jī)的最小系統(tǒng)包括哪些

    Unit,CPU)、存儲(chǔ)器、輸入輸出接口電路等核心功能,常見的單片機(jī)有以8051為代表的8位單片機(jī)、PIC系列單片機(jī)和AVR系列單片機(jī)等。
    的頭像 發(fā)表于 02-02 11:27 ?9610次閱讀

    單片機(jī)晶振電路原理及作用 51單片機(jī)晶振怎么接

    單片機(jī)是一種集成電路芯片,內(nèi)部包含了微處理器核心、存儲(chǔ)器和各種周邊接口電路。晶振是單片機(jī)工作的時(shí)鐘源,為單片機(jī)提供穩(wěn)定的時(shí)鐘信號(hào)。在單片機(jī)的設(shè)計(jì)中,晶振電路起著重要的作用。本文將詳細(xì)介
    的頭像 發(fā)表于 01-24 15:14 ?7117次閱讀

    51單片機(jī)開發(fā)板的主要功能 51單片機(jī)開發(fā)板能做什么

    51單片機(jī)開發(fā)板是一種基于8051系列單片機(jī)芯片的開發(fā)板,具有豐富的功能和廣泛的應(yīng)用。下面將詳細(xì)介紹51單片機(jī)開發(fā)板的主要功能以及能夠?qū)崿F(xiàn)的各種應(yīng)用。 一、基本功能: 通用輸入輸出:5
    的頭像 發(fā)表于 01-23 15:52 ?3321次閱讀

    單片機(jī)原理及應(yīng)用是什么

    能力。單片機(jī)被廣泛應(yīng)用于各個(gè)領(lǐng)域,包括家電、汽車、通信、電子設(shè)備及工業(yè)自動(dòng)化等。本文將詳細(xì)介紹單片機(jī)的原理及應(yīng)用。 核心部分:單片機(jī)的核心是中央處理器(CPU)。它負(fù)責(zé)執(zhí)行程序指令、處理數(shù)據(jù)和控制外部設(shè)備。早期的
    的頭像 發(fā)表于 01-12 15:28 ?2067次閱讀

    8051單片機(jī)和STM32單片機(jī)的編程環(huán)境對(duì)比

    比較流行的單片機(jī)環(huán)境有keil和IAR,這兩種環(huán)境可以覆蓋市面上90%的單片機(jī)型號(hào),而且都提供了函數(shù)庫(kù)。根據(jù)單片機(jī)位數(shù)不同,這兩個(gè)編程環(huán)境也有不同的版本。
    發(fā)表于 12-25 10:01 ?1307次閱讀
    <b class='flag-5'>8051</b><b class='flag-5'>單片機(jī)</b>和STM32<b class='flag-5'>單片機(jī)</b>的編程環(huán)境對(duì)比

    單片機(jī)按鍵切換模式怎么設(shè)置

    單片機(jī):選擇一款合適的單片機(jī)型號(hào),例如常見的8051、STM32等。 按鍵模塊:用于實(shí)現(xiàn)按鍵輸入,通常由一個(gè)或多個(gè)按鍵組成。 電路板:將單片機(jī)、按鍵模塊和其他相關(guān)元件連接在一起的電路
    的頭像 發(fā)表于 12-13 11:07 ?3653次閱讀

    單片機(jī)的燒寫次數(shù)是不是無限的呢?單片機(jī)能燒錄多少次?

    單片機(jī)結(jié)構(gòu)和燒寫方式 單片機(jī)是一種集成電路,它集成了處理器、存儲(chǔ)器、輸入輸出接口等功能。燒寫單片機(jī)時(shí),通常使用專用的編程器連接計(jì)算機(jī)和單片機(jī)
    的頭像 發(fā)表于 12-07 13:46 ?3788次閱讀

    8051單片機(jī)中斷系統(tǒng)過程

    8051單片機(jī)是一種經(jīng)典的8位微控制器,它具有一個(gè)靈活的中斷系統(tǒng)。在8051單片機(jī)中,中斷是一種非常重要的功能,它允許處理器在執(zhí)行主程序的過程中,響應(yīng)外部或內(nèi)部事件的請(qǐng)求,暫停當(dāng)前的任
    發(fā)表于 12-05 09:15 ?0次下載