0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

全面介紹ZYNQ-AXI互聯(lián)IP

FPGA之家 ? 來(lái)源:FPGA之家 ? 作者:FPGA之家 ? 2021-05-11 14:52 ? 次閱讀

學(xué)習(xí)內(nèi)容

近期設(shè)計(jì)需要用到AXI總線的IP,所以就對(duì)應(yīng)常用的IP進(jìn)行簡(jiǎn)要的說(shuō)明,本文主要對(duì)AXI互聯(lián)IP進(jìn)行介紹。

基礎(chǔ)架構(gòu)IP

基礎(chǔ)的IP是用于幫助組裝系統(tǒng)的構(gòu)建塊?;A(chǔ)架構(gòu)IP往往是一個(gè)通用IP,它使用通用的AXI4接口在系統(tǒng)中移動(dòng)或轉(zhuǎn)換數(shù)據(jù),而不解釋數(shù)據(jù)。

這些基礎(chǔ)的IP各自有自己的常用的功能,下面列舉出一部分AXI接口的基礎(chǔ)構(gòu)架IP。

° AXI Register slices (for pipelining)用于流水線操作?!?AXI FIFOs (for buffering/clock conversion)用于緩存和時(shí)鐘轉(zhuǎn)換?!?AXI Interconnect IP and AXI SmartConnect IP (for connecting memory-mapped IP together)用于連接存儲(chǔ)器映射的IP互連。

° AXI Direct Memory Access (DMA) engines (for memory-mapped to stream conversion)用于存儲(chǔ)器映射和數(shù)據(jù)流接口的轉(zhuǎn)換。° AXI Performance Monitors and Protocol Checkers (for analysis and debug)用于分析仿真?!?AXI Verification IP (for simulation-based verification and performance analysis) 用于仿真驗(yàn)證。

ce5a852e-b20b-11eb-bf61-12bb97331649.png

Xilinx AXI SmartConnect IP and AXI Interconnect IP(AXI互聯(lián)IP)介紹

Xilinx AXI Interconnect IP和AXI SmartConnect IP都可以將一個(gè)或多個(gè)AXI存儲(chǔ)器映射的主設(shè)備連接到一個(gè)或多個(gè)存儲(chǔ)器映射的從設(shè)備。而使用AXI SmartConnect IP,更緊密地集成到Vivado設(shè)計(jì)環(huán)境中,用戶(hù)以最小的用戶(hù)干預(yù)自動(dòng)配置和適應(yīng)已連接的AXI主從IP。AXI互聯(lián)IP(AXI SmartConnect IP and AXI Interconnect IP)可以用于所有的存儲(chǔ)器映射設(shè)計(jì)中。

在某些情況下,對(duì)于高帶寬應(yīng)用程序,使用SmartConnect IP可以提供更好的優(yōu)化。AXI SmartConnect IP通過(guò)綜合針對(duì)重要接口進(jìn)行優(yōu)化的低區(qū)域自定義互連,在低延遲下提供最大的系統(tǒng)吞吐量。

AXI Interconnect IP(axi_interconnect)可以將一個(gè)或多個(gè)AXI存儲(chǔ)器映射的主設(shè)備連接到一個(gè)或多個(gè)存儲(chǔ)器映射的從設(shè)備。Interconnect 相對(duì)于SmartConnect IP更符合來(lái)自ARM的AMBA AXI4規(guī)范,包括AXI4-Lite 接口。

AXI Interconnect IP和AXI SmartConnect IP僅用于存儲(chǔ)器映射傳輸。AXI4-Stream傳輸不適用。但可以使用AXI4-Stream Interconnect IP (axis_interconnect)。帶有AXI4-Stream接口的IP通常彼此連接到DMA IP或者AXI4-Stream Interconnect IP上。

綜上:對(duì)于中到高性能設(shè)計(jì),推薦使用AXI SmartConnect IP,因?yàn)樗诿娣e和時(shí)間上提供了更好的向上擴(kuò)展。對(duì)于低性能(AX14-Lite)或中小型復(fù)雜性設(shè)計(jì),AXI Interconnect IP可能更有效的面積。

AXI Interconnect IP使用方式

對(duì)于互聯(lián)IP的使用,在xilinx的指導(dǎo)手冊(cè)中提到了下述四種方式。

ce753a90-b20b-11eb-bf61-12bb97331649.png

1. Conversion Only(僅轉(zhuǎn)換操作)

當(dāng)一個(gè)主設(shè)備連接到一個(gè)從設(shè)備時(shí),AXI Interconnect IP可以執(zhí)行各種轉(zhuǎn)換和流水線功能。這些操作如下述:

數(shù)據(jù)寬度轉(zhuǎn)換

時(shí)鐘速率轉(zhuǎn)換

AXI4-Lite從機(jī)自適配

AXI4-3從機(jī)自適配

流水線,如寄存器或數(shù)據(jù)通道FIFO操作。

在這些情況下,AXI Interconnect IP不包含仲裁、解碼或路由等邏輯。可能會(huì)導(dǎo)致延遲,延遲大小取決于正在執(zhí)行的轉(zhuǎn)換類(lèi)型。

下圖顯示了一個(gè)轉(zhuǎn)換的示例:

cea3126c-b20b-11eb-bf61-12bb97331649.png

2. N-to-1 Interconnect

AXI Interconnect IP的一個(gè)常見(jiàn)退化配置(或者我翻譯為簡(jiǎn)化配置)是多個(gè)主設(shè)備為訪問(wèn)一個(gè)從設(shè)備(通常是一個(gè)內(nèi)存控制器)進(jìn)行仲裁。在這些情況下,地址解碼邏輯可能是不必要的,并且在AXI Interconnect IP被省略(除非需要地址范圍驗(yàn)證)。在這種配置下,還可以執(zhí)行數(shù)據(jù)寬度和時(shí)鐘速率轉(zhuǎn)換等轉(zhuǎn)換功能。N-to-1 AXI互聯(lián)示例如下圖所示:

ceef7b34-b20b-11eb-bf61-12bb97331649.png

3. 1-to-N Interconnect

AXI Interconnect IP的另一種退化配置(簡(jiǎn)化配置)是當(dāng)一個(gè)主設(shè)備(通常是一個(gè)處理器)訪問(wèn)多個(gè)內(nèi)存映射的從外圍設(shè)備時(shí)。在這些情況下,仲裁(在地址和寫(xiě)數(shù)據(jù)路徑)不執(zhí)行。1 - N互聯(lián)示例如下圖所示:

cefaf46e-b20b-11eb-bf61-12bb97331649.png

4. N-to-M Interconnect (Sparse Crossbar Mode)

AXI Interconnect的N-to-M用例采用共享地址多數(shù)據(jù)(SAMD)拓?fù)洌∈钄?shù)據(jù)交叉連接,單線程寫(xiě)和讀地址仲裁,如下圖所示:

cf220ac2-b20b-11eb-bf61-12bb97331649.png

下圖展示了稀疏交叉寫(xiě)和讀數(shù)據(jù)路徑:

cf38af5c-b20b-11eb-bf61-12bb97331649.png

根據(jù)配置的稀疏連接映射,并行寫(xiě)和讀數(shù)據(jù)通道將每個(gè)SI插槽(連接到左邊的AXI主機(jī)上)連接到它可以訪問(wèn)的所有MI插槽(連接到右邊的AXI從機(jī)上)。當(dāng)多個(gè)源有數(shù)據(jù)要發(fā)送到不同的目的地時(shí),只要滿(mǎn)足AXI排序規(guī)則,數(shù)據(jù)傳輸就可以獨(dú)立并發(fā)地進(jìn)行。在所有SI槽(如果> 1)中的寫(xiě)地址通道饋送到一個(gè)中心地址仲裁器,它一次授予對(duì)一個(gè)SI槽的訪問(wèn)權(quán),對(duì)于讀地址通道也是如此。

AXI4-Stream Interconnect Core IP介紹

AXI4-Stream Interconnect Core IP(axis_interconnect)將一個(gè)或多個(gè)AXI4-Stream主設(shè)備連接到一個(gè)或多個(gè)AXI4-Stream從設(shè)備。AXI4-Stream Interconnect Core IP 僅用于AXI4-Stream 傳輸;AXI4存儲(chǔ)器映射傳輸不適用。

AXI4-Stream Interconnect Core 內(nèi)部框圖

cff49276-b20b-11eb-bf61-12bb97331649.png

AXI4-Stream Interconnect Core IP由SI、MI和包括它們之間的AXI通道的功能單元組成。

SI接受來(lái)自連接的主設(shè)備的事務(wù)請(qǐng)求。

MI向從設(shè)備發(fā)送事務(wù)。

在中心是交換機(jī),它仲裁和路由連接到SI和MI的各種設(shè)備之間的通信。

AXI4-Stream Interconnect Core IP還包括位于交換機(jī)和每個(gè)SI和MI接口之間的其他功能單元,可選擇性地執(zhí)行各種轉(zhuǎn)換和存儲(chǔ)功能。該開(kāi)關(guān)有效地將AXI4-Stream Interconnect Core IP從SI相關(guān)功能單元(SI半球)和MI相關(guān)單元(MI半球)中間分開(kāi)。這個(gè)架構(gòu)類(lèi)似于AXI Interconnect IP的架構(gòu)。

AXI4-Stream Interconnect IP使用方式

AXI4-Stream Interconnect IP將一個(gè)或多個(gè)AXI4-Stream主設(shè)備連接到一個(gè)或多個(gè)AXI4-Stream從設(shè)備。對(duì)于AXI4-Stream Interconnect IP,主要有兩種使用方式:

流數(shù)據(jù)路由和交換

流多路復(fù)用和去多路復(fù)用

Streaming Data Routing and Switching (Crossbar Mode)流數(shù)據(jù)路由和交換

ax14流互連可以實(shí)現(xiàn)N × M全交叉開(kāi)關(guān),如下圖所示。它支持從端仲裁,能夠在N個(gè)主服務(wù)器和M個(gè)從服務(wù)器之間并行數(shù)據(jù)傳輸。解碼器和仲裁者服務(wù)于主從之間的路由數(shù)據(jù)傳輸交互。

d0021220-b20b-11eb-bf61-12bb97331649.png

Stream Multiplexing and De-multiplexing(流多路復(fù)用和去多路復(fù)用)

你可以在Nx1配置中將AXI4-Stream Interconnect IP配置為一起多路傳輸流,然后配置為1xM來(lái)解多路傳輸流。使用多路復(fù)用和多路復(fù)用解復(fù)用來(lái)創(chuàng)建多通道流,其中較小數(shù)量的導(dǎo)線可以攜帶來(lái)自多個(gè)主從的共享流量。

例如,在下面的圖中,AX14-Stream互連與AXI虛擬FIFO控制器一起用于從多個(gè)端點(diǎn)主從復(fù)用和解復(fù)用多個(gè)流。

d028b2d6-b20b-11eb-bf61-12bb97331649.png

Reference

正點(diǎn)原子講解視頻

UG1037

Vuko csdn博客同步更新~

歡迎大家關(guān)注我的博客。如果需要工程微信后臺(tái)留言即可~

學(xué)習(xí)內(nèi)容

近期設(shè)計(jì)需要用到AXI總線的IP,所以就對(duì)應(yīng)常用的IP進(jìn)行簡(jiǎn)要的說(shuō)明,本文主要對(duì)AXI互聯(lián)IP進(jìn)行介紹。

基礎(chǔ)架構(gòu)IP

基礎(chǔ)的IP是用于幫助組裝系統(tǒng)的構(gòu)建塊?;A(chǔ)架構(gòu)IP往往是一個(gè)通用IP,它使用通用的AXI4接口在系統(tǒng)中移動(dòng)或轉(zhuǎn)換數(shù)據(jù),而不解釋數(shù)據(jù)。

這些基礎(chǔ)的IP各自有自己的常用的功能,下面列舉出一部分AXI接口的基礎(chǔ)構(gòu)架IP。

° AXI Register slices (for pipelining)用于流水線操作?!?AXI FIFOs (for buffering/clock conversion)用于緩存和時(shí)鐘轉(zhuǎn)換?!?AXI Interconnect IP and AXI SmartConnect IP (for connecting memory-mapped IP together)用于連接存儲(chǔ)器映射的IP互連?!?AXI Direct Memory Access (DMA) engines (for memory-mapped to stream conversion)用于存儲(chǔ)器映射和數(shù)據(jù)流接口的轉(zhuǎn)換?!?AXI Performance Monitors and Protocol Checkers (for analysis and debug)用于分析仿真?!?AXI Verification IP (for simulation-based verification and performance analysis) 用于仿真驗(yàn)證。

ce5a852e-b20b-11eb-bf61-12bb97331649.png

Xilinx AXI SmartConnect IP and AXI Interconnect IP(AXI互聯(lián)IP)介紹

Xilinx AXI Interconnect IP和AXI SmartConnect IP都可以將一個(gè)或多個(gè)AXI存儲(chǔ)器映射的主設(shè)備連接到一個(gè)或多個(gè)存儲(chǔ)器映射的從設(shè)備。而使用AXI SmartConnect IP,更緊密地集成到Vivado設(shè)計(jì)環(huán)境中,用戶(hù)以最小的用戶(hù)干預(yù)自動(dòng)配置和適應(yīng)已連接的AXI主從IP。AXI互聯(lián)IP(AXI SmartConnect IP and AXI Interconnect IP)可以用于所有的存儲(chǔ)器映射設(shè)計(jì)中。

在某些情況下,對(duì)于高帶寬應(yīng)用程序,使用SmartConnect IP可以提供更好的優(yōu)化。AXI SmartConnect IP通過(guò)綜合針對(duì)重要接口進(jìn)行優(yōu)化的低區(qū)域自定義互連,在低延遲下提供最大的系統(tǒng)吞吐量。

AXI Interconnect IP(axi_interconnect)可以將一個(gè)或多個(gè)AXI存儲(chǔ)器映射的主設(shè)備連接到一個(gè)或多個(gè)存儲(chǔ)器映射的從設(shè)備。Interconnect 相對(duì)于SmartConnect IP更符合來(lái)自ARM的AMBA AXI4規(guī)范,包括AXI4-Lite 接口。

AXI Interconnect IP和AXI SmartConnect IP僅用于存儲(chǔ)器映射傳輸。AXI4-Stream傳輸不適用。但可以使用AXI4-Stream Interconnect IP (axis_interconnect)。帶有AXI4-Stream接口的IP通常彼此連接到DMA IP或者AXI4-Stream Interconnect IP上。

綜上:對(duì)于中到高性能設(shè)計(jì),推薦使用AXI SmartConnect IP,因?yàn)樗诿娣e和時(shí)間上提供了更好的向上擴(kuò)展。對(duì)于低性能(AX14-Lite)或中小型復(fù)雜性設(shè)計(jì),AXI Interconnect IP可能更有效的面積。

AXI Interconnect IP使用方式

對(duì)于互聯(lián)IP的使用,在xilinx的指導(dǎo)手冊(cè)中提到了下述四種方式。

ce753a90-b20b-11eb-bf61-12bb97331649.png

1. Conversion Only(僅轉(zhuǎn)換操作)

當(dāng)一個(gè)主設(shè)備連接到一個(gè)從設(shè)備時(shí),AXI Interconnect IP可以執(zhí)行各種轉(zhuǎn)換和流水線功能。這些操作如下述:

數(shù)據(jù)寬度轉(zhuǎn)換

時(shí)鐘速率轉(zhuǎn)換

AXI4-Lite從機(jī)自適配

AXI4-3從機(jī)自適配

流水線,如寄存器或數(shù)據(jù)通道FIFO操作。

在這些情況下,AXI Interconnect IP不包含仲裁、解碼或路由等邏輯??赡軙?huì)導(dǎo)致延遲,延遲大小取決于正在執(zhí)行的轉(zhuǎn)換類(lèi)型。

下圖顯示了一個(gè)轉(zhuǎn)換的示例:

cea3126c-b20b-11eb-bf61-12bb97331649.png

2. N-to-1 Interconnect

AXI Interconnect IP的一個(gè)常見(jiàn)退化配置(或者我翻譯為簡(jiǎn)化配置)是多個(gè)主設(shè)備為訪問(wèn)一個(gè)從設(shè)備(通常是一個(gè)內(nèi)存控制器)進(jìn)行仲裁。在這些情況下,地址解碼邏輯可能是不必要的,并且在AXI Interconnect IP被省略(除非需要地址范圍驗(yàn)證)。在這種配置下,還可以執(zhí)行數(shù)據(jù)寬度和時(shí)鐘速率轉(zhuǎn)換等轉(zhuǎn)換功能。N-to-1 AXI互聯(lián)示例如下圖所示:

ceef7b34-b20b-11eb-bf61-12bb97331649.png

3. 1-to-N Interconnect

AXI Interconnect IP的另一種退化配置(簡(jiǎn)化配置)是當(dāng)一個(gè)主設(shè)備(通常是一個(gè)處理器)訪問(wèn)多個(gè)內(nèi)存映射的從外圍設(shè)備時(shí)。在這些情況下,仲裁(在地址和寫(xiě)數(shù)據(jù)路徑)不執(zhí)行。1 - N互聯(lián)示例如下圖所示:

cefaf46e-b20b-11eb-bf61-12bb97331649.png

4. N-to-M Interconnect (Sparse Crossbar Mode)

AXI Interconnect的N-to-M用例采用共享地址多數(shù)據(jù)(SAMD)拓?fù)洌∈钄?shù)據(jù)交叉連接,單線程寫(xiě)和讀地址仲裁,如下圖所示:

cf220ac2-b20b-11eb-bf61-12bb97331649.png

下圖展示了稀疏交叉寫(xiě)和讀數(shù)據(jù)路徑:

cf38af5c-b20b-11eb-bf61-12bb97331649.png

根據(jù)配置的稀疏連接映射,并行寫(xiě)和讀數(shù)據(jù)通道將每個(gè)SI插槽(連接到左邊的AXI主機(jī)上)連接到它可以訪問(wèn)的所有MI插槽(連接到右邊的AXI從機(jī)上)。當(dāng)多個(gè)源有數(shù)據(jù)要發(fā)送到不同的目的地時(shí),只要滿(mǎn)足AXI排序規(guī)則,數(shù)據(jù)傳輸就可以獨(dú)立并發(fā)地進(jìn)行。在所有SI槽(如果> 1)中的寫(xiě)地址通道饋送到一個(gè)中心地址仲裁器,它一次授予對(duì)一個(gè)SI槽的訪問(wèn)權(quán),對(duì)于讀地址通道也是如此。

AXI4-Stream Interconnect Core IP介紹

AXI4-Stream Interconnect Core IP(axis_interconnect)將一個(gè)或多個(gè)AXI4-Stream主設(shè)備連接到一個(gè)或多個(gè)AXI4-Stream從設(shè)備。AXI4-Stream Interconnect Core IP 僅用于AXI4-Stream 傳輸;AXI4存儲(chǔ)器映射傳輸不適用。

AXI4-Stream Interconnect Core 內(nèi)部框圖

cff49276-b20b-11eb-bf61-12bb97331649.png

AXI4-Stream Interconnect Core IP由SI、MI和包括它們之間的AXI通道的功能單元組成。

SI接受來(lái)自連接的主設(shè)備的事務(wù)請(qǐng)求。

MI向從設(shè)備發(fā)送事務(wù)。

在中心是交換機(jī),它仲裁和路由連接到SI和MI的各種設(shè)備之間的通信。

AXI4-Stream Interconnect Core IP還包括位于交換機(jī)和每個(gè)SI和MI接口之間的其他功能單元,可選擇性地執(zhí)行各種轉(zhuǎn)換和存儲(chǔ)功能。該開(kāi)關(guān)有效地將AXI4-Stream Interconnect Core IP從SI相關(guān)功能單元(SI半球)和MI相關(guān)單元(MI半球)中間分開(kāi)。這個(gè)架構(gòu)類(lèi)似于AXI Interconnect IP的架構(gòu)。

AXI4-Stream Interconnect IP使用方式

AXI4-Stream Interconnect IP將一個(gè)或多個(gè)AXI4-Stream主設(shè)備連接到一個(gè)或多個(gè)AXI4-Stream從設(shè)備。對(duì)于AXI4-Stream Interconnect IP,主要有兩種使用方式:

流數(shù)據(jù)路由和交換

流多路復(fù)用和去多路復(fù)用

Streaming Data Routing and Switching (Crossbar Mode)流數(shù)據(jù)路由和交換

ax14流互連可以實(shí)現(xiàn)N × M全交叉開(kāi)關(guān),如下圖所示。它支持從端仲裁,能夠在N個(gè)主服務(wù)器和M個(gè)從服務(wù)器之間并行數(shù)據(jù)傳輸。解碼器和仲裁者服務(wù)于主從之間的路由數(shù)據(jù)傳輸交互。

d0021220-b20b-11eb-bf61-12bb97331649.png

Stream Multiplexing and De-multiplexing(流多路復(fù)用和去多路復(fù)用)

你可以在Nx1配置中將AXI4-Stream Interconnect IP配置為一起多路傳輸流,然后配置為1xM來(lái)解多路傳輸流。使用多路復(fù)用和多路復(fù)用解復(fù)用來(lái)創(chuàng)建多通道流,其中較小數(shù)量的導(dǎo)線可以攜帶來(lái)自多個(gè)主從的共享流量。

例如,在下面的圖中,AX14-Stream互連與AXI虛擬FIFO控制器一起用于從多個(gè)端點(diǎn)主從復(fù)用和解復(fù)用多個(gè)流。

d028b2d6-b20b-11eb-bf61-12bb97331649.png

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 控制器
    +關(guān)注

    關(guān)注

    112

    文章

    15886

    瀏覽量

    175391
  • 數(shù)據(jù)
    +關(guān)注

    關(guān)注

    8

    文章

    6715

    瀏覽量

    88316
  • IP
    IP
    +關(guān)注

    關(guān)注

    5

    文章

    1541

    瀏覽量

    148924
  • fifo
    +關(guān)注

    關(guān)注

    3

    文章

    382

    瀏覽量

    43404

原文標(biāo)題:ZYNQ-AXI互聯(lián)IP介紹

文章出處:【微信號(hào):zhuyandz,微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    東京裸機(jī)云多IP服務(wù)器全面分析

    東京裸機(jī)云多IP服務(wù)器是一種提供多IP地址分配和高性能網(wǎng)絡(luò)服務(wù)的云計(jì)算解決方案,廣泛應(yīng)用于需要多IP管理和高穩(wěn)定性的網(wǎng)絡(luò)應(yīng)用。下面將從幾個(gè)方面具體介紹東京裸機(jī)云多
    的頭像 發(fā)表于 07-22 09:49 ?210次閱讀

    Xilinx NVMe AXI4主機(jī)控制器,AXI4接口高性能版本介紹

    NVMe AXI4 Host Controller IP可以連接高速存儲(chǔ)PCIe SSD,無(wú)需CPU,自動(dòng)加速處理所有的NVMe協(xié)議命令,具備獨(dú)立的數(shù)據(jù)寫(xiě)入和讀取AXI4接口,不但適用高性能、順序
    的頭像 發(fā)表于 07-18 09:17 ?292次閱讀
    Xilinx NVMe <b class='flag-5'>AXI</b>4主機(jī)控制器,<b class='flag-5'>AXI</b>4接口高性能版本<b class='flag-5'>介紹</b>

    AMBA總線之AXI設(shè)計(jì)的關(guān)鍵問(wèn)題講解

    首先我們看一下針對(duì)AXI接口的IP設(shè)計(jì),在介紹之前我們先回顧一下AXI所具有的一些feature。
    的頭像 發(fā)表于 02-20 17:12 ?1297次閱讀
    AMBA總線之<b class='flag-5'>AXI</b>設(shè)計(jì)的關(guān)鍵問(wèn)題講解

    AD9683的引腳如何與zynq 7015芯片中的JESD204 ip核端口對(duì)應(yīng)相連?

    目前,我在設(shè)計(jì)中想使用ZYNQ 7015系列的FPGA,利用JESD204 IP核接收A/D轉(zhuǎn)換器AD9683轉(zhuǎn)換完成后的數(shù)據(jù)。但是JESD204 IP核的端口很多,我不知道應(yīng)該如何將AD9683
    發(fā)表于 12-15 07:14

    使用 PCIE 更新 AMD ZYNQ? 的 QSPI Flash 參考設(shè)計(jì)

    簡(jiǎn)介 AMD ZYNQ? 7000 的 S_AXI 端口提供了外設(shè)訪問(wèn) PS 內(nèi)部外設(shè)控制器的接口,這其中包括 4 個(gè) S_AXI_HP 端口以及兩個(gè) S_AXI_GP 端口。一般來(lái)說(shuō)
    發(fā)表于 11-30 18:49

    XILINX FPGA IPAXI Traffic Generator

    AXI Traffic Generator IP 用于在AXI4和AXI4-Stream互連以及其他AXI4系統(tǒng)外設(shè)上生成特定序列(流量)。
    的頭像 發(fā)表于 11-23 16:03 ?1866次閱讀
    XILINX FPGA <b class='flag-5'>IP</b>之<b class='flag-5'>AXI</b> Traffic Generator

    使用PCIE更新AMD ZYNQ的QSPI Flash參考設(shè)計(jì)

    AMD ZYNQ 7000 的 S_AXI 端口提供了外設(shè)訪問(wèn) PS 內(nèi)部外設(shè)控制器的接口,這其中包括 4 個(gè) S_AXI_HP 端口以及兩個(gè) S_AXI_GP 端口。一般來(lái)說(shuō),可以訪
    的頭像 發(fā)表于 11-17 10:02 ?1003次閱讀
    使用PCIE更新AMD <b class='flag-5'>ZYNQ</b>的QSPI Flash參考設(shè)計(jì)

    基于zynq7020器件來(lái)搭建Linux系統(tǒng)

    Zynq器件將arm和FPGA結(jié)合,利用了兩者各自的優(yōu)勢(shì),arm可以實(shí)現(xiàn)靈活的控制,而FPGA部分可以實(shí)現(xiàn)算法加速,這大大擴(kuò)展了zynq的應(yīng)用。比如深度學(xué)習(xí)加速,圖像處理等等。PL側(cè)表示FPGA的邏輯部分,PS側(cè)為arm端以及一些AXI
    發(fā)表于 11-09 11:28 ?2267次閱讀
    基于<b class='flag-5'>zynq</b>7020器件來(lái)搭建Linux系統(tǒng)

    ZYNQ的ARM和FPGA數(shù)據(jù)交互——AXI交互最重要的細(xì)節(jié)

    大部分器件的接口要求,提供互聯(lián)架構(gòu)的靈活性與獨(dú)立性。 (1)AXI總線 總線是一組傳輸通道,是各種邏輯器件構(gòu)成的傳輸數(shù)據(jù)的通道,一般由數(shù)據(jù)線、地址線、控制線等構(gòu)成。在ZYNQ中支持三種AXI
    發(fā)表于 11-03 10:51

    AXI傳輸數(shù)據(jù)的過(guò)程

    AXI4為例,有AXI full/lite/stream之分。 在Xilinx系列FPGA及其有關(guān)IP核中,經(jīng)常見(jiàn)到AXI總線接口,AXI
    的頭像 發(fā)表于 10-31 15:37 ?880次閱讀
    <b class='flag-5'>AXI</b>傳輸數(shù)據(jù)的過(guò)程

    LogiCORE IP AXI UART 16550內(nèi)核簡(jiǎn)介

    LogiCORE IP AXI 通用異步接收發(fā)送器 (UART) 16550 連接到高級(jí)微控制器總線架構(gòu) (AMBA) AXI,為異步串行數(shù)據(jù)傳輸提供控制器接口。該軟 IP 核旨在通過(guò)
    的頭像 發(fā)表于 10-16 11:02 ?3609次閱讀
    LogiCORE <b class='flag-5'>IP</b> <b class='flag-5'>AXI</b> UART 16550內(nèi)核簡(jiǎn)介

    LogiCORE JTAG至AXI Master IP核簡(jiǎn)介

    LogiCORE JTAG至AXI Master IP核是一個(gè)可定制的核,可生成AXIAXI總線可用于處理和驅(qū)動(dòng)系統(tǒng)中FPGA內(nèi)部的AXI信號(hào)。AXI總線接口協(xié)議可通過(guò)
    的頭像 發(fā)表于 10-16 10:12 ?871次閱讀
    LogiCORE JTAG至<b class='flag-5'>AXI</b> Master <b class='flag-5'>IP</b>核簡(jiǎn)介

    AXI IIC總線接口介紹

    LogiCORE?IPAXI IIC總線接口連接到AMBA?AXI規(guī)范,提供低速、兩線串行總線接口,可連接大量流行的設(shè)備。
    的頭像 發(fā)表于 09-28 15:56 ?4984次閱讀

    什么是AXI?AXI如何工作?

    Xilinx 從 Spartan-6 和 Virtex-6 器件開(kāi)始采用高級(jí)可擴(kuò)展接口 (AXI) 協(xié)議作為知識(shí)產(chǎn)權(quán) (IP) 內(nèi)核。Xilinx 繼續(xù)將 AXI 協(xié)議用于針對(duì) 7 系列和 Z
    的頭像 發(fā)表于 09-27 09:50 ?1422次閱讀
    什么是<b class='flag-5'>AXI</b>?<b class='flag-5'>AXI</b>如何工作?

    LogiCORE IP AXI4-Stream FIFO內(nèi)核解決方案

    LogiCORE IP AXI4-Stream FIFO內(nèi)核允許以?xún)?nèi)存映射方式訪問(wèn)一個(gè)AXI4-Stream接口。該內(nèi)核可用于與AXI4-Stream
    的頭像 發(fā)表于 09-25 10:55 ?1111次閱讀
    LogiCORE <b class='flag-5'>IP</b> <b class='flag-5'>AXI</b>4-Stream FIFO內(nèi)核解決方案