0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于DS26502時鐘恢復(fù)芯片實現(xiàn)前端接口電路的應(yīng)用設(shè)計

電子設(shè)計 ? 來源:今日電子 ? 作者:楊勇濤 ? 2021-05-31 10:09 ? 次閱讀

傳統(tǒng)電信網(wǎng)絡(luò)是個同步網(wǎng)絡(luò),電信局間和各局內(nèi)部都要保持同步狀態(tài)。因此必須有一個同步分配系統(tǒng)來保證經(jīng)過線路傳輸?shù)?a target="_blank">信號仍然可以保持原始的同步關(guān)系。在一個 PDH網(wǎng)絡(luò)中,從T1或E1線路上恢復(fù)出時鐘信號,同步供給單元(SSU)或樓宇綜合定時供給(BITS)是網(wǎng)絡(luò)同步中常用的一種方式,它主要是由主時鐘為同步網(wǎng)絡(luò)中的下一級設(shè)備提供時鐘。BITS主要用于北美地區(qū),在其他地方主要使用SSU。本文利用Dallas Semiconductor公司的DS26502為BITS/SSU應(yīng)用或者使用T1/E1傳送定時信息的系統(tǒng)提供一個完整的前端解決方案。

網(wǎng)絡(luò)同步的基本概念

目前絕大多數(shù)電信網(wǎng)絡(luò)都是同步網(wǎng)絡(luò),無論是2G的GSM、3G的CDMA還是目前熱門的WiMAX網(wǎng)絡(luò),它們的運營和發(fā)展都必須首先解決同步問題。同步是指信號之間的頻率或相位保持某種特定關(guān)系,即在相對應(yīng)的有效時刻內(nèi)以同一速率出現(xiàn)。對一個電信網(wǎng)絡(luò)的所有時鐘進行同步,是為了確保發(fā)送和接收節(jié)點以同樣的速率對數(shù)據(jù)進行采樣,防止數(shù)據(jù)傳輸丟失。一個公用電話交換網(wǎng)絡(luò)(PSTN)能夠正常工作需要同時實現(xiàn)比特同步、幀同步和網(wǎng)同步。

網(wǎng)絡(luò)的同步以時鐘分層結(jié)構(gòu)為基礎(chǔ),如圖1所示。頂層是主參考時鐘(PRC)或主參考源(PRS),時鐘精度最高,可以達到10-11。 PRC/PRS可以通過一個銫原子鐘產(chǎn)生,或者通過GPS、GLONASS接收。接下來一層為同步供給單元(SSU)或樓宇綜合定時供給(BITS)。 SSU/BITS具有保持性能,當它失去與PRC/PRS的同步后,可以產(chǎn)生一個短時間內(nèi)精度高于其固有自由振蕩精度的時鐘。SSU/BITS通常采用由銣時鐘驅(qū)動的數(shù)字鎖相環(huán)(DPLL)來實現(xiàn),可以是只具有時鐘功能而不進行數(shù)據(jù)傳輸?shù)莫毩?a target="_blank">產(chǎn)品。第三層是SDH設(shè)備時鐘(SEC)或SONET最小時鐘 (SMC)。SEC/SMC也具有保持性能,但其保持和自由振蕩精度性能低于對SSU/BITS的要求。SEC/SMC通常采用由恒溫晶體振蕩器 (OCXO)或溫度控制晶體振蕩器(TCXO)驅(qū)動的DPLL來實現(xiàn),可以是網(wǎng)絡(luò)產(chǎn)品的一部分或某塊單板。分層結(jié)構(gòu)中的第二層及以下各層,只要其到 PRC/PRS的路徑不中斷,就可以擁有與PRC/PRS相同的時鐘精度。

圖1 網(wǎng)絡(luò)同步時鐘分層結(jié)構(gòu)

目前有兩個主要的標準組織負責制定網(wǎng)絡(luò)時鐘要求,Telcordia發(fā)布的GR-XXX-CORE主要面向北美地區(qū),而ITU則通過ITU-T G.XXX系列文檔面向全球其他地區(qū)。中國已建成的數(shù)字同步是建立在PDH環(huán)境下,即利用PDH電路傳遞定時信號。隨著傳輸網(wǎng)由PDH向SDH的發(fā)展,傳輸所又制定了《SDH網(wǎng)傳送同步網(wǎng)定時的方法》。中國采用2048kb/s和2048kHz兩種信號,做為同步網(wǎng)標準的接口信號。2048kHz信號符合 G.703建議,而2048kb/s則同時符合G.703和G.704建議。

DS26502的基本功能

在早期利用PDH傳送同步時鐘時,由于沒有專用的時鐘恢復(fù)器件,通常的做法是利用集成成幀器(FRAMER)的單片T1/E1收發(fā)器,例如 DS2155的線路恢復(fù)時鐘RCLK,來做為同步的接收。采用這種方案可以完成同步時鐘的傳送,但是它同樣存在一些缺點,因為單片收發(fā)器不是專用時鐘恢復(fù)芯片,所以首先會有很多管腳閑置,導致資源浪費,設(shè)計復(fù)雜,在一些無關(guān)的處理上造成不必要的功率消耗。此外,在時鐘配置方面由于沒有特別的處理,因此無法實現(xiàn)ANSI/ITU-T關(guān)于同步時鐘信號的某些特殊要求。

DS26502是Dallas Semiconductor公司推出的SSU/BITS專用時鐘恢復(fù)器件,系統(tǒng)結(jié)構(gòu)如圖2所示。它的接收端可以從T1、E1、64kHz復(fù)合時鐘 (64KCC)和6312kHz同步定時接口恢復(fù)出時鐘,在T1和E1模式下,還能恢復(fù)同步狀態(tài)消息(SSM)。發(fā)送部分可以直接連接到T1、E1或 64KCC復(fù)合時鐘同步接口,在T1和E1模式下也能夠提供SSM。在DS26502支持的輸入和輸出同步時鐘頻率內(nèi),它能夠?qū)崿F(xiàn)頻率的任意轉(zhuǎn)換。另外, DS26502還具有單獨的輸出,用來提供6312kHz時鐘信號。

圖2 DS26502的系統(tǒng)結(jié)構(gòu)

在物理特性方面,DS26502可以通過軟件設(shè)置,同時支持長距和短距,無須更改硬件就可以匹配75/100/110/120等不同線路接口;在進行冗余設(shè)計時,為了方便進行保護切換,通過器件引腳可以實現(xiàn)發(fā)送端輸出的快速關(guān)斷;芯片內(nèi)部的抖動衰減器既可以放在發(fā)送側(cè)也可以放在接收側(cè),并且具有旁路模式;當線路出現(xiàn)LOS、AIS和LOF等狀態(tài)時,有硬件管腳輸出指示,通過連接LED燈可以方便查找發(fā)現(xiàn)問題;控制方式多樣,可以通過并行、串行或者硬件控制器端口進行讀寫,采用8位并行控制端口時可以選取Intel或Motorola兩種總線模式,串行方式時采用通用的SPI接口。在協(xié)議方面, DS26502符合ANSI關(guān)于T1和ITU-T關(guān)于E1的所有指標,符合G.703 2048kHz同步接口和64kHz中心化(選項A)和同向定時接口,符合G.703附錄II中64kHz和6312kHz日本同步接口。

DS26502的應(yīng)用

DS26502有兩種主要的工作模式:軟件模式和硬件模式,它們主要的區(qū)別是器件的控制方式不同。軟件模式時,微控制器使用串行或并行總線與圖2中 DS26502內(nèi)部的控制寄存器連接,由這個外部控制器對DS26502進行初始化、數(shù)據(jù)讀寫等操作;在硬件模式中,原來的串行或并行通信接口引腳被重新賦予功能,通過這些引腳新的邏輯定義,就能在沒有外圍處理器的情況下直接控制DS26502的內(nèi)部工作。這是硬件模式的優(yōu)點之一。實際設(shè)計中,是否采用硬件模式要取決于具體應(yīng)用的特殊要求。設(shè)計當中需要重點考慮目標應(yīng)用是否會用到一些只能在軟件模式下使用的功能,這也是采用硬件模式的一個局限性,有些功能在此模式下無法使用,或者有些功能無法像軟件模式那樣進行設(shè)置,比如軟件復(fù)位、中斷屏蔽以及狀 態(tài)寄存器的讀寫等都無法進行。

為了充分利用DS26502的特性,在設(shè)計中采用軟件方式進行設(shè)計,如圖3所示。選取高速八位單片機DS80C320作為主控制器,整板采用MAX809來做復(fù)位控制。

圖3 DS26502的應(yīng)用框圖

DS26502的線路側(cè)設(shè)計與標準T1/E1電路設(shè)計完全相同,圖4為接口電路。它的LIU接口可以在T1/E1/64KCC/6312kHz網(wǎng)絡(luò)間通過軟件切換,無須改動外部設(shè)計。這里的64kcc是指符合 G.703的64kHz同步接口,此時64kHz時鐘信號通過編碼內(nèi)含8kHz和400Hz兩個頻率。LIU的發(fā)送和接收完全獨立,這意味著發(fā)送端可以與 T1(E1)電路相連,而接收端采用E1(T1)模式。需要注意的是,在G.703規(guī)范中關(guān)于如何進行6312kHz的脈沖成形并沒有明確規(guī)定,所以 6312kHz和其他模式略有不同。接收時,6312kHz與其他模式相同,通過RTIP和RRING進行接收,但發(fā)送時它只是TCLKO管腳輸出的一個 0~3.3V的信號,并不通過TTIP和TRING送到線路上輸出,需要由外部濾波器來實現(xiàn)6312kHz的正弦波形。

圖4 DS26502的接口電路

當線路接口需要連接到一個監(jiān)測端口時,由于E1/T1線路端接電阻和監(jiān)測端口的隔離電阻分壓的關(guān)系,此時線路中存在阻性衰減,所以需要E1/T1接收線路能夠提供不同的接收增益。DS26502針對這種應(yīng)用,可以提供接收側(cè)的監(jiān)控應(yīng)用模式,通過設(shè)置MM0和MM1兩個寄存器,DS26502可以提供最高32dB的接收增益,補償分壓后信號幅值降低的問題。需要注意的是,這種純阻性的損耗和增益與E1/T1傳輸線路上的電纜損耗特性不同。

DS26502的輸出端就是需要從線路中提取的2M同步時鐘。這個時鐘一路送入FPGA進行處理,這樣可以提高靈活性,方便改變單板的管腳配置,另一路送入時鐘驅(qū)動器供本板其他器件使用。DS26502除了可以從線路中提取時鐘外,也可以接收ITU G.703第10部分中規(guī)定的2.048MHz的同步方波時鐘。

同步狀態(tài)信息SSM(Synchronization Status Message)用于在同步定時鏈路中傳遞定時信號的質(zhì)量等級,使得SDH網(wǎng)和同步網(wǎng)中的節(jié)點時鐘通過對SSM的解讀獲取上游時鐘的信息,對本節(jié)點的時鐘進行相應(yīng)操作(例如跟蹤、倒換或轉(zhuǎn)入保持),并將該節(jié)點同步信息傳遞給下游。它采用4bit編碼,共16種信號,反映不同的質(zhì)量等級。由于2Mb/s信號傳輸距離長,又有同步狀態(tài)信息(SSM)功能,因此在同步網(wǎng)絡(luò)中優(yōu)先采用2Mb/s信號。DS26502可以在T1和E1模式下方便的提取插入SSM信息,同時它支持2Mb/s信號。在E1電路中,Sa位用來發(fā)送和接收同步狀態(tài)信息,最基本的Sa/Si位讀取方式可以基于CRC4多幀方式,也可以基于雙幀方式,通過DS26502的軟件接口,可以讀寫到接收和發(fā)送的Sa/Si位。在T1模式下,DS26502通過BOC控制器直接讀寫同步狀態(tài)信息。

軟件流程

圖3單板的系統(tǒng)初始化和配置如下:DS26502在上電后會馬上自動復(fù)位,清除所有可寫的寄存器空間,等待復(fù)位完成后,可以通過查詢寄存器檢測器件的ID號。上電復(fù)位后LIRST(LIC2.6)寄存器需要從0置為1,來對線路接口電路進行復(fù)位,這將初始化時鐘恢復(fù)電路的狀態(tài)機,對抖動衰減器重新進行中心定位,這一過程大概需要40ms。除了上電復(fù)位外,單板可以在任何時候通過拉低TSTRST管腳硬件復(fù)位,或者通過模式寄存器中的SFTRST位軟件復(fù)位,復(fù)位過程 中所有操作將會中斷。復(fù)位完成后,系統(tǒng)開始配置時鐘,容許時鐘系統(tǒng)適當調(diào)節(jié)后,開始對寄存器空間初始化,包括寄存器保留位的寫入。因為復(fù)位后系統(tǒng)默認關(guān)閉所有中斷,所以需要對中斷控制寄存器中特定的位寫1來打開相應(yīng)的中斷,因此按照具體應(yīng)用初始化中斷寄存器,打開不同的中斷位,此時系統(tǒng)就可以正常工作,等待處理中斷和鎖定的各種狀態(tài)信息。當出現(xiàn)中斷時,系統(tǒng)首先讀取中斷信息寄存器來判斷是哪個狀態(tài)寄存器產(chǎn)生了中斷,然后通過檢查這個狀態(tài)寄存器來最終確定真正的中斷源。

結(jié)論

本文針對目前同步網(wǎng)絡(luò)的現(xiàn)狀,采用BITS接口芯片DS26502設(shè)計了一個前端接口電路,實現(xiàn)了ANSI/ITU-T等標準組織關(guān)于網(wǎng)絡(luò)時鐘的各種要求。

責任編輯:gt

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    452

    文章

    50215

    瀏覽量

    420951
  • 收發(fā)器
    +關(guān)注

    關(guān)注

    10

    文章

    3371

    瀏覽量

    105792
  • 振蕩器
    +關(guān)注

    關(guān)注

    28

    文章

    3803

    瀏覽量

    138810
收藏 人收藏

    評論

    相關(guān)推薦

    時鐘DS12887與DSP的接口設(shè)計

    時鐘DS12887與DSP的接口設(shè)計摘要:討論了并行實時鐘DS12887 與DSP 之間的接口
    發(fā)表于 11-03 15:03

    基于DS3231的高精度時鐘接口設(shè)計

    【作者】:方潔;陳偉;【來源】:《電子設(shè)計工程》2010年02期【摘要】:為避免電路系統(tǒng)在上電或斷電后出現(xiàn)計時不準確的異常狀況,提出采用高精度時鐘芯片DS3231的解決方案。介紹
    發(fā)表于 04-24 09:01

    DS26504 pdf datasheet(時鐘恢復(fù)器件芯片

    DS26504是樓宇綜合定時供給系統(tǒng)(BITS)的時鐘恢復(fù)器件。該芯片還可用作基本的T1/E1收發(fā)器。接收部分可以從T1、E1、64kHz復(fù)合時鐘
    發(fā)表于 08-04 09:31 ?24次下載

    利用DS1302 時鐘芯片實現(xiàn)“時間鎖”的方法

    利用DS1302 時鐘芯片實現(xiàn)“時間鎖”的方法
    發(fā)表于 05-15 13:44 ?143次下載

    時鐘DS12887 與DSP 的接口設(shè)計

    時鐘DS12887 與DSP 的接口設(shè)計 摘要:討論了并行實時鐘DS12887 與DSP 之間的接口
    發(fā)表于 04-02 15:29 ?31次下載

    實時時鐘電路DS1302的原理及應(yīng)用

    實時時鐘電路DS1302的原理及應(yīng)用 現(xiàn)在流行的串行時鐘電路很多,如DS1302、
    發(fā)表于 01-01 00:19 ?5474次閱讀
    實時<b class='flag-5'>時鐘</b><b class='flag-5'>電路</b><b class='flag-5'>DS</b>1302的原理及應(yīng)用

    DS26502的硬件控制模式

    摘要:DS26502的數(shù)據(jù)資料包含了在各類應(yīng)用中使用DS26502所需的所有信息。數(shù)據(jù)資料是為使用軟件模式的用戶而寫的,提供了通過控制寄存器配置DS26502所需的信息,但并沒有包含在硬
    發(fā)表于 04-18 12:05 ?1689次閱讀
    <b class='flag-5'>DS26502</b>的硬件控制模式

    DS2155 and DS26502 Software Co

    Transceiver and the DS26502 T1/E1/J1/64KCC Bits Element register maps. The DS26502 is a T1/E1/J1/64kHz Composite Clock Bits Element t
    發(fā)表于 04-20 08:49 ?2064次閱讀

    基于FPGA的高速時鐘數(shù)據(jù)恢復(fù)電路實現(xiàn)

    基于FPGA的高速時鐘數(shù)據(jù)恢復(fù)電路實現(xiàn) 時鐘數(shù)據(jù)恢復(fù)電路是高速收發(fā)器的核心模塊,而高速收發(fā)器是通信系統(tǒng)中的關(guān)鍵部分。隨著光纖在通信中的應(yīng)
    發(fā)表于 10-25 10:29 ?4015次閱讀
    基于FPGA的高速<b class='flag-5'>時鐘</b>數(shù)據(jù)<b class='flag-5'>恢復(fù)電路</b>的<b class='flag-5'>實現(xiàn)</b>

    時鐘芯片接口分析與DS1302典型原理電路

    時鐘芯片時鐘一個很重要的部分。時鐘芯片大多都是由美國DALAS公司生產(chǎn)的,有著低電流充電的作用,并且低消耗電量。下面我們分享下
    發(fā)表于 07-25 16:34 ?1.3w次閱讀

    ds1302是什么接口,DS1302時鐘芯片接口分析詳解

    DS1302是達拉斯公司出品的一款實時時鐘芯片。主要是針對年、月、日、周、時、分、秒進行計時,且具有閏年補償?shù)榷喾N功能。這篇文章主要就是說DS1302的到底是屬于什么
    發(fā)表于 10-19 14:34 ?1.4w次閱讀

    基于DSP控制的電力線通信模擬前端接口設(shè)計

    基于DSP控制的電力線通信模擬前端接口設(shè)計
    發(fā)表于 10-20 15:51 ?5次下載
    基于DSP控制的電力線通信模擬<b class='flag-5'>前端接口</b>設(shè)計

    實時時鐘芯片DS12887原理

    DS1287管腳兼容,可直接替換。采用DS12887芯片設(shè)計的時鐘電路勿需任何外圍電路并具有良
    發(fā)表于 03-16 16:29 ?11次下載

    DS26502LN+ - (Maxim Integrated) - 時鐘/計時 - 專用

    電子發(fā)燒友網(wǎng)為你提供Maxim(Maxim)DS26502LN+相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊,更有DS26502LN+的引腳圖、接線圖、封裝手冊、中文資料、英文資料,DS26502LN+真值表,DS
    發(fā)表于 07-28 18:38
    <b class='flag-5'>DS26502</b>LN+ - (Maxim Integrated) - <b class='flag-5'>時鐘</b>/計時 - 專用

    DS26502L+ - (Maxim Integrated) - 時鐘/計時 - 專用

    電子發(fā)燒友網(wǎng)為你提供Maxim(Maxim)DS26502L+相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊,更有DS26502L+的引腳圖、接線圖、封裝手冊、中文資料、英文資料,DS26502L+真值表,DS265
    發(fā)表于 07-28 18:41
    <b class='flag-5'>DS26502</b>L+ - (Maxim Integrated) - <b class='flag-5'>時鐘</b>/計時 - 專用