0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

現(xiàn)在3DIC設(shè)計(jì)面臨哪些挑戰(zhàn)?

新思科技 ? 來源:新思科技 ? 作者:新思科技 ? 2021-06-09 17:46 ? 次閱讀

隨著摩爾定律的逐漸失效,縮小芯片尺寸的挑戰(zhàn)日益艱巨。但隨著新工藝和技術(shù)接連涌現(xiàn),芯片設(shè)計(jì)規(guī)模仍在持續(xù)拓展。其中一種方式就是采用3DIC,它將硅晶圓或裸晶垂直堆疊到同一個(gè)封裝器件中,從而帶來性能、功耗和面積優(yōu)勢(shì)。由于它能夠同時(shí)實(shí)現(xiàn)極端、異構(gòu)和同構(gòu)的集成,3DIC適合支持計(jì)算密集型工作負(fù)載,并提供了 2D 架構(gòu)所不具備的密集性和可擴(kuò)展性。

3DIC設(shè)計(jì)面臨哪些挑戰(zhàn)?

3DIC給AI、5G、數(shù)據(jù)中心、大型網(wǎng)絡(luò)系統(tǒng)、高性能計(jì)算等領(lǐng)域帶來變革的同時(shí),也面臨著不少挑戰(zhàn)。從2D架構(gòu)升級(jí)為3D架構(gòu),設(shè)計(jì)人員往往習(xí)慣于沿用自己熟悉的一套既定方法、工具和工作流來開發(fā) SoC。這種思維定式導(dǎo)致設(shè)計(jì)人員在高度碎片化的環(huán)境中創(chuàng)建2.5D和3DIC設(shè)計(jì),其中充斥著大量單點(diǎn)工具解決方案。目前,設(shè)計(jì)人員依然只能執(zhí)行以人工操作為主的評(píng)估,由于缺乏綜合性的分析和反饋,這項(xiàng)任務(wù)既繁瑣又易出錯(cuò)。

另一項(xiàng)挑戰(zhàn)在于,在整個(gè)設(shè)計(jì)流程中,各參與團(tuán)隊(duì)的工作流效率和效力,這涉及架構(gòu)、設(shè)計(jì)、實(shí)施、IP創(chuàng)建/集成、封裝等團(tuán)隊(duì)。比如,在以往的2D環(huán)境中,將完成的芯片級(jí)設(shè)計(jì)轉(zhuǎn)交給封裝團(tuán)隊(duì),這是一個(gè)相對(duì)簡(jiǎn)單的步驟。然而對(duì)于3DIC而言,這一環(huán)節(jié)有更多的反復(fù),因?yàn)榈贸龅脑O(shè)計(jì)可能達(dá)不到更加嚴(yán)格的封裝要求。

擁有超高收斂性環(huán)境的一體化3D設(shè)計(jì)應(yīng)運(yùn)而生

現(xiàn)有的各種單點(diǎn)工具只能解決復(fù)雜的3DIC設(shè)計(jì)中細(xì)枝末節(jié)的難題,更加高效的解決方案是采用統(tǒng)一的平臺(tái),將系統(tǒng)級(jí)信號(hào)、功耗和散熱分析集成到同一套緊密結(jié)合的解決方案中。

新思科技通過3DIC Compiler為多裸晶片集成提供了統(tǒng)一的平臺(tái),為3D可視化、路徑、探索、設(shè)計(jì)、實(shí)現(xiàn)、驗(yàn)證及簽核提供了一體化的超高收斂性環(huán)境。該平臺(tái)建立在新思科技Fusion Design Platform高度可擴(kuò)展的通用數(shù)據(jù)模型之上。該平臺(tái)在提高效率的同時(shí),還可以擴(kuò)展容量和性能,以支持實(shí)現(xiàn)數(shù)十億個(gè)裸晶間互連。該平臺(tái)提供全套自動(dòng)化功能的同時(shí),還具備電源完整性、注重優(yōu)化散熱和降噪,從而減少迭代次數(shù)。

3DIC Compiler可以讓用戶切實(shí)體驗(yàn)到裸晶芯片在先進(jìn)節(jié)點(diǎn)表現(xiàn)的巨大設(shè)計(jì)生產(chǎn)力優(yōu)勢(shì),周轉(zhuǎn)時(shí)間從幾個(gè)月縮短為僅僅幾小時(shí)。此外,新思科技與Ansys達(dá)成合作,以 Ansys芯片封裝協(xié)同仿真工具為3DIC Compiler提供內(nèi)部設(shè)計(jì)支持,從而提供全面的信號(hào)和電源完整性分析。

原文標(biāo)題:為解決3DIC芯片設(shè)計(jì)難題,3DIC Compiler應(yīng)運(yùn)而生!

文章出處:【微信公眾號(hào):新思科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    450

    文章

    49631

    瀏覽量

    417105
  • IC
    IC
    +關(guān)注

    關(guān)注

    36

    文章

    5787

    瀏覽量

    174358

原文標(biāo)題:為解決3DIC芯片設(shè)計(jì)難題,3DIC Compiler應(yīng)運(yùn)而生!

文章出處:【微信號(hào):Synopsys_CN,微信公眾號(hào):新思科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    新思科技攜手英特爾推出可量產(chǎn)Multi-Die芯片設(shè)計(jì)解決方案

    提供了一個(gè)統(tǒng)一的協(xié)同設(shè)計(jì)與分析解決方案,通過新思科技3DIC Compiler加速?gòu)男酒较到y(tǒng)的各個(gè)階段的多裸晶芯片設(shè)計(jì)的探索和開發(fā)。此外,新思科技3DSO.ai與新思科技3DIC Compiler原生集成,實(shí)現(xiàn)了信號(hào)、電源和熱
    的頭像 發(fā)表于 07-16 09:42 ?443次閱讀

    新思科技面向英特爾代工推出可量產(chǎn)的多裸晶芯片設(shè)計(jì)參考流程,加速芯片創(chuàng)新

    3DIC Compiler協(xié)同設(shè)計(jì)與分析解決方案結(jié)合新思科技IP,加速英特爾代工EMIB技術(shù)的異構(gòu)集成 摘要: 新思科技人工智能(AI)驅(qū)動(dòng)型多裸晶芯片(Multi-die)設(shè)計(jì)參考流程已擴(kuò)展至
    發(fā)表于 07-09 13:42 ?722次閱讀

    維信諾斬獲2024 DIC AWARD 7項(xiàng)大獎(jiǎng)

    7月3日,2024 DIC AWARD國(guó)際顯示技術(shù)創(chuàng)新大獎(jiǎng)?lì)C獎(jiǎng)典禮在上海舉行。本屆DIC 展會(huì),維信諾國(guó)內(nèi)首發(fā)多款顯示器件產(chǎn)品,全場(chǎng)景顯示應(yīng)用終端新品齊亮相,一舉斬獲7項(xiàng)DIC AWA
    的頭像 發(fā)表于 07-04 16:03 ?1421次閱讀

    全光網(wǎng)應(yīng)用面臨挑戰(zhàn)

    盡管全光網(wǎng)絡(luò)具有諸多優(yōu)勢(shì)和廣闊的應(yīng)用前景,但在實(shí)際應(yīng)用中仍然面臨一些挑戰(zhàn),例如: 成本挑戰(zhàn):全光網(wǎng)絡(luò)的建設(shè)和維護(hù)成本相對(duì)較高,包括光纖敷設(shè)、光交換設(shè)備和光傳輸設(shè)備等硬件設(shè)備的采購(gòu)和維護(hù)成本。特別是在
    的頭像 發(fā)表于 05-09 11:03 ?360次閱讀

    人工智能芯片在先進(jìn)封裝面臨的三個(gè)關(guān)鍵挑戰(zhàn)

    IC封裝面臨的制造挑戰(zhàn)有哪些?人工智能芯片的封裝就像是一個(gè)由不同尺寸和形狀的單個(gè)塊組成的拼圖,每一塊都對(duì)最終產(chǎn)品至關(guān)重要。這些器件通常集成到2.5DIC封裝中,旨在減少占用空間并最大限度地提高帶寬。圖形處理單元(GPU)和多個(gè)
    的頭像 發(fā)表于 05-08 08:27 ?1255次閱讀
    人工智能芯片在先進(jìn)封裝<b class='flag-5'>面臨</b>的三個(gè)關(guān)鍵<b class='flag-5'>挑戰(zhàn)</b>

    新思科技攜手臺(tái)積公司推出“從架構(gòu)探索到簽核” 統(tǒng)一設(shè)計(jì)平臺(tái)

    新思科技3DIC Compiler集成了3Dblox 2.0標(biāo)準(zhǔn),可用于異構(gòu)集成和“從架構(gòu)探索到簽核”的完整解決方案。
    的頭像 發(fā)表于 01-12 13:40 ?414次閱讀
    新思科技攜手臺(tái)積公司推出“從架構(gòu)探索到簽核” 統(tǒng)一設(shè)計(jì)平臺(tái)

    微波GaN HEMT 技術(shù)面臨挑戰(zhàn)

    報(bào)告內(nèi)容包含: 微帶WBG MMIC工藝 GaN HEMT 結(jié)構(gòu)的生長(zhǎng) GaN HEMT 技術(shù)面臨挑戰(zhàn)
    發(fā)表于 12-14 11:06 ?313次閱讀
    微波GaN HEMT 技術(shù)<b class='flag-5'>面臨</b>的<b class='flag-5'>挑戰(zhàn)</b>

    Multi-Die系統(tǒng),掀起新一輪技術(shù)革命!

    利用Multi-Die系統(tǒng)能實(shí)現(xiàn)異構(gòu)集成,并且利用較小Chiplet實(shí)現(xiàn)更高良率,更小的外形尺寸和緊湊的封裝,降低系統(tǒng)的功耗和成本。Ansys半導(dǎo)體產(chǎn)品研發(fā)主管Murat Becer指出:“3DIC正在經(jīng)歷爆炸性增長(zhǎng),我們預(yù)計(jì)今年3DIC設(shè)計(jì)的數(shù)量將是去年的
    的頭像 發(fā)表于 11-29 16:35 ?568次閱讀

    先進(jìn)ic封裝常用術(shù)語有哪些

    TSV是2.5D和3D集成電路封裝技術(shù)中的關(guān)鍵實(shí)現(xiàn)技術(shù)。半導(dǎo)體行業(yè)一直在使用HBM技術(shù)將DRAM封裝在3DIC中。
    發(fā)表于 11-27 11:40 ?583次閱讀
    先進(jìn)ic封裝常用術(shù)語有哪些

    當(dāng)芯片變身 3D系統(tǒng),3D異構(gòu)集成面臨哪些挑戰(zhàn)

    當(dāng)芯片變身 3D 系統(tǒng),3D 異構(gòu)集成面臨哪些挑戰(zhàn)
    的頭像 發(fā)表于 11-24 17:51 ?609次閱讀
    當(dāng)芯片變身 <b class='flag-5'>3</b>D系統(tǒng),<b class='flag-5'>3</b>D異構(gòu)集成<b class='flag-5'>面臨</b>哪些<b class='flag-5'>挑戰(zhàn)</b>

    奇異摩爾與智原科技聯(lián)合發(fā)布 2.5D/3DIC整體解決方案

    作為全球領(lǐng)先的互聯(lián)產(chǎn)品和解決方案公司,奇異摩爾期待以自身 Chiplet 互聯(lián)芯粒、網(wǎng)絡(luò)加速芯粒產(chǎn)品及全鏈路解決方案,結(jié)合智原全面的先進(jìn)封裝一站式服務(wù),通力協(xié)作,深耕 2.5D interposer 與 3DIC 領(lǐng)域,攜手開啟 Chiplet 時(shí)代的新篇章。
    的頭像 發(fā)表于 11-12 10:06 ?738次閱讀

    便攜式醫(yī)療監(jiān)控系統(tǒng)面臨的設(shè)計(jì)挑戰(zhàn)

    電子發(fā)燒友網(wǎng)站提供《便攜式醫(yī)療監(jiān)控系統(tǒng)面臨的設(shè)計(jì)挑戰(zhàn).doc》資料免費(fèi)下載
    發(fā)表于 11-10 09:48 ?0次下載
    便攜式醫(yī)療監(jiān)控系統(tǒng)<b class='flag-5'>面臨</b>的設(shè)計(jì)<b class='flag-5'>挑戰(zhàn)</b>

    大算力時(shí)代下,跨越多工藝、多IP供應(yīng)商的3DIC也需要EDA支持

    電子發(fā)燒友網(wǎng)報(bào)道(文/周凱揚(yáng))隨著摩爾定律越來越難以維系,晶體管擴(kuò)展帶來的性能與成本優(yōu)勢(shì)逐漸減弱,半導(dǎo)體行業(yè)已經(jīng)面臨著新的拐點(diǎn)。Chiplet和3DIC集成的方案相較傳統(tǒng)的單片技術(shù)相比,占用空間更小
    的頭像 發(fā)表于 11-09 00:22 ?1573次閱讀

    極速智能,創(chuàng)見未來——2023芯和半導(dǎo)體用戶大會(huì)順利召開

    高性能計(jì)算和人工智能正在形成推動(dòng)半導(dǎo)體行業(yè)飛速發(fā)展的雙翼。面對(duì)摩爾定律趨近極限的挑戰(zhàn),3DIC Chiplet先進(jìn)封裝異構(gòu)集成系統(tǒng)越來越成為產(chǎn)業(yè)界矚目的焦點(diǎn)。這種創(chuàng)新的系統(tǒng)不僅在Chiplet
    的頭像 發(fā)表于 10-26 10:48 ?478次閱讀
    極速智能,創(chuàng)見未來——2023芯和半導(dǎo)體用戶大會(huì)順利召開

    極速智能,創(chuàng)見未來 2023芯和半導(dǎo)體用戶大會(huì)順利召開

    高性能計(jì)算和人工智能正在形成推動(dòng)半導(dǎo)體行業(yè)飛速發(fā)展的雙翼。面對(duì)摩爾定律趨近極限的挑戰(zhàn)3DIC Chiplet先進(jìn)封裝異構(gòu)集成系統(tǒng)越來越成為產(chǎn)業(yè)界矚目的焦點(diǎn)。這種創(chuàng)新的系統(tǒng)不僅在Chiplet
    發(fā)表于 10-26 09:46 ?158次閱讀
    極速智能,創(chuàng)見未來 2023芯和半導(dǎo)體用戶大會(huì)順利召開