0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高速信號(hào)處理時(shí)片間信號(hào)傳輸?shù)撵o態(tài)時(shí)許分析

FPGA之家 ? 來源:CSDN博客 ? 作者:多喝hot水 ? 2021-06-18 16:22 ? 次閱讀

之前做的一個(gè)超寬帶非均勻采樣系統(tǒng)中遇到的一些問題,雖然本文所述方法并未實(shí)際用到并解決遇到的問題,但也是給了很大的啟發(fā)和參考,所以今天專門整理出來作為備忘。

在高速信號(hào)處理時(shí)的時(shí)許約束不僅僅包括片內(nèi)時(shí)序約束,要想實(shí)現(xiàn)高速信號(hào)的有效傳輸就必須進(jìn)行片外靜態(tài)時(shí)序分析。本文作為在高速信號(hào)處理時(shí)信號(hào)輸入輸出的理論參考,之所以說作為理論參考是因?yàn)橛捎诟咚傩盘?hào)處理,具體的一些參數(shù)無法實(shí)際計(jì)算出來,只能在理論參考的方向進(jìn)行不斷嘗試。

對(duì)于建立時(shí)間和保持時(shí)間本文就不再過多敘述,可參考【FPGA】幾種時(shí)序問題的常見解決方法-------3,可以說在數(shù)字高速信號(hào)處理中最基本的概念就是建立時(shí)間和保持時(shí)間,而我們要做的就是解決亞穩(wěn)態(tài)問題和傳輸穩(wěn)定問題。

下面就IO口時(shí)序約束分析進(jìn)行原理性的討論,首先在分析時(shí)要考慮的時(shí)序范圍是信號(hào)的兩端(FPGA和另一端器件)、信號(hào)傳輸路徑,三部分,這三部分中信號(hào)傳輸路徑可以包括邏輯器件或者單純外部信號(hào)線路。先將FPGA的建立時(shí)間和保持時(shí)間按照觸發(fā)器的定義方式進(jìn)行一下定義:

(1) Tdin為從FPGA的IO口到FPGA內(nèi)部寄存器輸入端的延時(shí);

(2) Tclk為從FPGA的IO口到FPGA內(nèi)部寄存器時(shí)鐘端的延時(shí);

(3) Tus/Th為FPGA內(nèi)部寄存器的建立時(shí)間和保持時(shí)間;

(4) Tco為FPGA內(nèi)部寄存器傳輸時(shí)間;

(5) Tout為從FPGA寄存器輸出到IO口輸出的延時(shí);

FPGA的建立時(shí)間和保持時(shí)間可定義為:

(1) FPGA建立時(shí)間:FTsu = Tdin + Tsu – Tclk;

(2) FPGA保持時(shí)間:FTh = Th + Tclk - Tdin;

(3) FPGA數(shù)據(jù)傳輸時(shí)間:FTco = Tclk + Tco + Tout;

-----------------------------------------------進(jìn)行輸入的最大延遲和最小延遲-----------------------------------------------

有了上述的重新定義的參數(shù),就可以將FPGA和器件之間的時(shí)序分析按照內(nèi)部分析的模式來進(jìn)行分析了,對(duì)FPGA的IO口進(jìn)行輸入最大最小延時(shí)約束是為了讓FPGA設(shè)計(jì)工具能夠盡可能的優(yōu)化從輸入端口到第一級(jí)寄存器之間的路徑延遲,使其能夠保證系統(tǒng)時(shí)鐘可靠的采到從外部芯片到FPGA的信號(hào)。

輸入延時(shí)即為從外部器件發(fā)出數(shù)據(jù)到FPGA輸入端口的延時(shí)時(shí)間。其中包括時(shí)鐘源到FPGA延時(shí)和到外部器件延時(shí)之差、經(jīng)過外部器件的數(shù)據(jù)發(fā)送Tco,再加上PCB板上的走線延時(shí)。如圖1.4所示,為外部器件和FPGA接口時(shí)序。

750e15f6-cf77-11eb-9e57-12bb97331649.png

1,最大輸入延時(shí)

最大輸入延時(shí)(input delay max)為當(dāng)從數(shù)據(jù)發(fā)送時(shí)鐘沿(lanuch edge)經(jīng)過最大外部器件時(shí)鐘偏斜(Tclk1),最大的器件數(shù)據(jù)輸出延時(shí)(Tco),再加上最大的PCB走線延時(shí)(Tpcb),減去最小的FPGA時(shí)鐘偏移(FTsu)的情況下還能保證時(shí)序滿足的延時(shí)。這樣才能保證FPGA的建立時(shí)間,準(zhǔn)確采集到本次數(shù)據(jù)值,即為setup slack必須為正,計(jì)算公式如下式所示:

Setup slack =(Tclk + Tclk2(min))–(Tclk1(max) +Tco(max) +Tpcb(max) +FTsu)≥0

推出如下公式:

Tclk1(max) + Tco(max) + Tpcb(max) –Tclk2(min) ≤ Tclk - FTsu

PS:上式中max和min是為了保證傳輸質(zhì)量所必需的條件,如果不加max和min就會(huì)有可能導(dǎo)致系統(tǒng)有些情況不滿足上式,從而導(dǎo)致信號(hào)傳輸產(chǎn)生錯(cuò)誤。Tclk為同步時(shí)鐘的周期。

可以得出最大輸入時(shí)延表達(dá)式為上述不等式的左半部分而其最大值為上述不等式的右半部份,即:

最大輸入延時(shí)(input delay max) =Tclk - FTsu

歸根結(jié)底就是輸入信號(hào)的各部分時(shí)延必須滿足Tclk1(max) + Tco(max) + Tpcb(max) –Tclk2(min) ≤ Tclk - FTsu這個(gè)公式。但是式中Tco(max)可以通過對(duì)片外器件延時(shí)實(shí)現(xiàn)手動(dòng)調(diào)節(jié),Tclk2(min)也可以通過時(shí)許約束(offset)或者FPGA內(nèi)部DCM實(shí)現(xiàn)相移等操作。最大最小輸入延時(shí)指的是數(shù)據(jù)的最大輸入延時(shí),可通過始終約束其最大輸入延時(shí)來保證時(shí)序正確。

2,最小輸入延時(shí)

最小輸入延時(shí)(input delay min)為當(dāng)從數(shù)據(jù)發(fā)送時(shí)鐘沿(lanuch edge)經(jīng)過最小外部器件時(shí)鐘偏斜(Tclk1),最小器件數(shù)據(jù)輸出延時(shí)(Tco),再加上最小PCB走線延時(shí)(Tpcb),此時(shí)的時(shí)間總延時(shí)值一定要大于FPGA的最大時(shí)鐘延時(shí)和建立時(shí)間之和,這樣才能不破壞FPGA上一次數(shù)據(jù)的保持時(shí)間,即為hold slack必須為正,計(jì)算公式如下式所示:

Hold slack = (Tclk1(min) + Tco(min) + Tpcb(min))–(FTh + Tclk2(max))≥ 0

推出如下公式:

Tclk1(min) + Tco(min) + Tpcb(min) – Tclk2(max) ≥ FTh

可以得出最大輸入時(shí)延表達(dá)式為上述不等式的左半部分而其最大值為上述不等式的右半部份,即:

最小輸入延時(shí)(input delay min) = FTh

歸根結(jié)底就是輸入信號(hào)的各部分時(shí)延必須滿足Tclk1(min) + Tco(min) + Tpcb(min) – Tclk2(max) ≥ FTh這個(gè)公式。但是式中Tco(max)可以通過對(duì)片外器件延時(shí)實(shí)現(xiàn)手動(dòng)調(diào)節(jié),Tclk2(min)也可以通過時(shí)許約束(offset)或者FPGA內(nèi)部DCM實(shí)現(xiàn)相移等操作。外部器件輸出數(shù)據(jù)通過PCB板到達(dá)FPGA端口的最大值和最小值Tpcb,PCB延時(shí)經(jīng)驗(yàn)值為600mil/ns,1mm = 39.37mil。

-----------------------------------------------------------------------------------------------------

本文所述為高速信號(hào)處理時(shí),片間信號(hào)傳輸?shù)撵o態(tài)時(shí)許分析,中間的很多參數(shù)需要查看數(shù)據(jù)手冊(cè),另外對(duì)于FPGA輸出的靜態(tài)時(shí)許分析大家可以參考FPGA輸入的靜態(tài)時(shí)序分析進(jìn)行對(duì)照分析,在此就不再贅述。

原文標(biāo)題:【FPGA】高速信號(hào)處理中的片外信號(hào)輸入輸出靜態(tài)時(shí)序分析

文章出處:【微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1620

    文章

    21510

    瀏覽量

    598940
  • 信號(hào)
    +關(guān)注

    關(guān)注

    11

    文章

    2741

    瀏覽量

    76180

原文標(biāo)題:【FPGA】高速信號(hào)處理中的片外信號(hào)輸入輸出靜態(tài)時(shí)序分析

文章出處:【微信號(hào):zhuyandz,微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    高速PCB信號(hào)完整性設(shè)計(jì)與分析

    高速PCB信號(hào)完整性設(shè)計(jì)與分析
    發(fā)表于 09-21 11:51 ?0次下載

    高速信號(hào)的定義和仿真驗(yàn)證分析

    在數(shù)字電路中, 高速信號(hào)通常指的是指在超過信號(hào)傳輸線上限頻率時(shí)會(huì)發(fā)生失真、波形變形或者數(shù)據(jù)丟失的信號(hào)。 這種
    的頭像 發(fā)表于 07-23 11:37 ?616次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>信號(hào)</b>的定義和仿真驗(yàn)證<b class='flag-5'>分析</b>

    信號(hào)的時(shí)域波形和頻譜的關(guān)系是什么

    信號(hào)的時(shí)域波形和頻譜的關(guān)系是一個(gè)復(fù)雜而深入的話題,涉及到信號(hào)處理、系統(tǒng)分析、通信原理等多個(gè)領(lǐng)域。 引言 在
    的頭像 發(fā)表于 07-15 14:27 ?293次閱讀

    高速信號(hào)傳輸中的抖動(dòng)和眼圖挑戰(zhàn)

    在《做信號(hào)鏈,你需要了解的高速信號(hào)知識(shí)(一)》中,我們探討了LVDS和JESD204B標(biāo)準(zhǔn)的優(yōu)勢(shì),這些標(biāo)準(zhǔn)在高速信號(hào)
    的頭像 發(fā)表于 07-03 10:29 ?353次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>信號(hào)</b><b class='flag-5'>傳輸</b>中的抖動(dòng)和眼圖挑戰(zhàn)

    信號(hào)分析處理信號(hào)與系統(tǒng)的區(qū)別

    信號(hào)分析處理信號(hào)與系統(tǒng)是電子工程和信息科學(xué)領(lǐng)域中的兩個(gè)重要概念。盡管它們?cè)谀承┓矫嬗邢嗨浦帲鼈冎g存在明顯的區(qū)別。本文將詳細(xì)探討這兩個(gè)概念的定義、特點(diǎn)、應(yīng)用以及它們之間的聯(lián)系
    的頭像 發(fā)表于 06-03 10:15 ?1471次閱讀

    基于MATLAB的信號(hào)處理系統(tǒng)與分析

    在信息技術(shù)日新月異的今天,信號(hào)處理分析技術(shù)在通信、控制、生物醫(yī)學(xué)、圖像處理等領(lǐng)域的應(yīng)用日益廣泛。MATLAB作為一款功能強(qiáng)大的數(shù)學(xué)軟件,為信號(hào)
    的頭像 發(fā)表于 05-17 14:24 ?675次閱讀

    信號(hào)分析信號(hào)處理必須遵循的原則

    在信息技術(shù)的快速發(fā)展中,信號(hào)分析信號(hào)處理作為信息科學(xué)的重要組成部分,扮演著至關(guān)重要的角色。無論是通信、控制、圖像處理還是生物醫(yī)學(xué)等領(lǐng)域,
    的頭像 發(fā)表于 05-17 14:19 ?575次閱讀

    信號(hào)分析信號(hào)處理的基本方法有哪些

    、綜合等處理,以便抽取出有用信息或?qū)⑵滢D(zhuǎn)換成便于傳輸、存儲(chǔ)、分析和識(shí)別的形式。本文將詳細(xì)探討信號(hào)分析
    的頭像 發(fā)表于 05-16 17:25 ?1618次閱讀

    信號(hào)分析信號(hào)處理的區(qū)別

    在通信、電子工程、生物醫(yī)學(xué)工程、地球物理學(xué)等眾多領(lǐng)域中,信號(hào)分析信號(hào)處理是兩個(gè)至關(guān)重要的概念。它們都是對(duì)信號(hào)進(jìn)行
    的頭像 發(fā)表于 05-16 17:16 ?468次閱讀

    高速信號(hào)眼圖測(cè)試的基本原理

    高速信號(hào)眼圖測(cè)試的基本原理? 高速信號(hào)眼圖測(cè)試是一種用于衡量和分析高速數(shù)字
    的頭像 發(fā)表于 02-01 16:19 ?640次閱讀

    高速信號(hào)是否需要包地處理

    高速信號(hào)是否需要包地處理
    的頭像 發(fā)表于 12-14 18:33 ?1488次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>信號(hào)</b>是否需要包地<b class='flag-5'>處理</b>

    如何在高速信號(hào)中降低符號(hào)干擾

    如何在高速信號(hào)中降低符號(hào)干擾
    的頭像 發(fā)表于 11-27 15:29 ?440次閱讀
    如何在<b class='flag-5'>高速</b><b class='flag-5'>信號(hào)</b>中降低符號(hào)<b class='flag-5'>間</b>干擾

    PCB布線對(duì)模擬信號(hào)傳輸的影響如何分析

    PCB布線對(duì)模擬信號(hào)傳輸的影響如何分析,如何區(qū)分信號(hào)傳輸過程中引入的噪聲是布線導(dǎo)致還是運(yùn)放器件導(dǎo)致? PCB布線對(duì)模擬
    的頭像 發(fā)表于 10-31 14:34 ?767次閱讀

    什么是傳輸線?什么是信號(hào)完整性分析?為什么傳輸線要測(cè)試差分信號(hào)?

    什么是傳輸線?什么是信號(hào)完整性分析?為什么傳輸線要測(cè)試差分信號(hào)? 什么是傳輸線?
    的頭像 發(fā)表于 10-23 10:34 ?575次閱讀

    利用FPGA和光纖傳輸設(shè)計(jì)高速數(shù)字信號(hào)傳輸系統(tǒng)

    、實(shí)時(shí)性低、傳輸速度慢、通用性差等缺點(diǎn),難以滿足對(duì)高速寬帶信號(hào)采集和處理的要求。FPGA具有時(shí)鐘頻率高、速度快、采集實(shí)時(shí)性高、控制靈活等特點(diǎn),與A/D轉(zhuǎn)換器等外圍電路結(jié)合,更適于
    的頭像 發(fā)表于 10-18 16:35 ?1296次閱讀