賽靈思公司昨日宣布推出 Vivado ML 版,這是業(yè)內(nèi)首個基于機器學習( ML )優(yōu)化算法以及先進的面向團隊協(xié)作的設(shè)計流程打造的 FPGA EDA 工具套件,可以顯著節(jié)省設(shè)計時間與成本。與目前的 Vivado HLx 版本相比,Vivado ML 版將復(fù)雜設(shè)計的編譯時間縮短了 5 倍,同時還提供了突破性的平均達 10% 的結(jié)果質(zhì)量( QoR )提升。
賽靈思軟件與 AI 解決方案營銷總監(jiān) Nick Ni 表示:“當今的 EDA 設(shè)計人員面臨設(shè)計復(fù)雜性日益提升的挑戰(zhàn),而機器學習是加快設(shè)計流程與提升 QoR 的下一個大飛躍。Vivado ML 將幫助開發(fā)者縮短設(shè)計周期,并從設(shè)計創(chuàng)建到收斂交付全新生產(chǎn)力水平。”
基于機器學習的優(yōu)化
Vivado ML 版支持基于機器學習的算法以加速設(shè)計收斂。該技術(shù)具備基于機器學習的邏輯優(yōu)化、延遲估算和智能設(shè)計運行,能夠自動執(zhí)行策略以減少時序收斂迭代。
國家儀器公司( National Instruments )首席硬件工程師 Robert Atkinson 表示:“全新 Vivado ML 版的智能設(shè)計運行功能是一個顛覆了傳統(tǒng)。它通過一鍵式方法積極改善時序結(jié)果,所生成的 QoR 建議能帶來最大效果,還能借助減少用戶分析提供專家級質(zhì)量結(jié)果,特別是對于難以收斂的設(shè)計而言?!?/p>
更快的編譯時間與面向團隊協(xié)作的生產(chǎn)力
賽靈思還引入了 Abstract Shell (抽象外殼)概念,它允許用戶在系統(tǒng)內(nèi)定義多個模塊,以增量和并行方式進行編譯。與傳統(tǒng)的全系統(tǒng)編譯相比,這種方法能將平均編譯時間加快 5 倍,最多甚至加快 17 倍。抽象外殼還可以將設(shè)計細節(jié)隱藏在模塊之外,從而有助于保護客戶的 IP,這一點對FaaS ( FPGA-as-a-Service )和增值系統(tǒng)集成商至關(guān)重要。
此外,Vivado ML 還改善了與 Vivado IP Integrator 之間協(xié)作設(shè)計,使得模塊化設(shè)計可以利用全新“模塊設(shè)計容器( Block Design Container,BDC )”功能實現(xiàn)。這一功能促進了面向團隊協(xié)作的設(shè)計方法,并允許以分治( divide-and-conquer )策略處理多站點共同合作的大型設(shè)計。
賽靈思動態(tài)功能交換( DFX )等獨特的自適應(yīng)特性,可在運行時動態(tài)遠程加載定制硬件加速器,以更加有效地利用芯片資源。DFX 具備在幾毫秒內(nèi)加載設(shè)計模塊的能力,由此開辟了諸多全新用例,例如,車輛在處理幀數(shù)據(jù)的同時可切換不同視覺算法,或基因組分析在進行 DNA 測序過程中可實時切換不同算法。
Vivado ML 版現(xiàn)已提供免費標準版和企業(yè)版
廠商建議零售價為 2,995 美元起
編輯:jq
-
eda
+關(guān)注
關(guān)注
71文章
2685瀏覽量
172734 -
機器學習
+關(guān)注
關(guān)注
66文章
8353瀏覽量
132315 -
DFx
+關(guān)注
關(guān)注
0文章
35瀏覽量
10511
原文標題:Vivado ML 助力設(shè)計流程再提速
文章出處:【微信號:FPGA-EETrend,微信公眾號:FPGA開發(fā)圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
相關(guān)推薦
評論