0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于PCI總線的信號定義

TLOc_gh_3394704 ? 來源:OpenFPGA ? 作者:碎碎思 ? 2021-07-18 09:55 ? 次閱讀

PCI總線的信號定義

PCI總線是一條共享總線,在一條PCI總線上可以掛接多個(gè)PCI設(shè)備。這些PCI設(shè)備通過一系列信號與PCI總線相連,這些信號由地址/數(shù)據(jù)信號、控制信號、仲裁信號、中斷信號等多種信號組成。

PCI總線是一個(gè)同步總線,每一個(gè)設(shè)備都具有一個(gè)CLK信號,其發(fā)送設(shè)備與接收設(shè)備使用這個(gè)CLK信號進(jìn)行同步數(shù)據(jù)傳遞。PCI總線可以使用33MHz或者66MHz的時(shí)鐘頻率,而PCI-X總線可以使用133MHz、266MHz或者533MHz的時(shí)鐘頻率。

除了RST#、INTA~D#、PME#和CLKRUN#等信號之外,PCI設(shè)備使用的絕大多數(shù)信號需要與CLK信號同步。其中RST#是復(fù)位信號,PCI設(shè)備使用INTA~D#信號進(jìn)行中斷請求。本篇并不關(guān)心PME#和CLKRUN#信號。

1.2.1 地址和數(shù)據(jù)信號

在PCI總線中,與地址和數(shù)據(jù)相關(guān)的信號如下所示。

(1) AD[31:0]信號

PCI總線復(fù)用地址與數(shù)據(jù)信號。PCI總線事務(wù)在啟動后的第一個(gè)時(shí)鐘周期傳送地址,這個(gè)地址是PCI總線域的存儲器地址或者I/O地址;而在下一個(gè)時(shí)鐘周期傳送數(shù)據(jù)[1]。傳送地址的時(shí)鐘周期也被稱為地址周期,而傳送數(shù)據(jù)的時(shí)鐘周期也被稱為數(shù)據(jù)周期。PCI總線支持突發(fā)傳送,即在一個(gè)地址周期之后,可以緊跟多個(gè)數(shù)據(jù)周期。

(2) PAR信號

PCI總線使用奇偶校驗(yàn)機(jī)制,保證地址和數(shù)據(jù)信號在進(jìn)行數(shù)據(jù)傳遞時(shí)的正確性。PAR信號是AD[31:0]和C/BE[3:0]的奇偶校驗(yàn)信號。PCI主設(shè)備在地址周期和數(shù)據(jù)周期中,使用該信號為地址和數(shù)據(jù)信號線提供奇偶校驗(yàn)位。

(3) C/BE[3:0]#信號

PCI總線復(fù)用命令與字節(jié)選通引腳。在地址周期中,C/BE[3:0]信號表示PCI總線的命令。而在數(shù)據(jù)周期,C/BE[3:0]引腳輸出字節(jié)選通信號,其中C/BE3、C/BE2、C/BE1和C/BE0與數(shù)據(jù)的字節(jié)3、2、1和0對應(yīng)。使用這組信號可以對PCI設(shè)備進(jìn)行單個(gè)字節(jié)、字和雙字訪問。PCI總線通過C/BE[3:0]#信號定義了多個(gè)總線事務(wù),這些總線事務(wù)如表1?2所示。

表1?2 PCI總線事務(wù)

C/BE[3:0]# 命令類型 說明
0000 Interrupt Acknowledge 中斷響應(yīng)總線事務(wù)讀取當(dāng)前掛接在PCI總線上的中斷控制器的中斷向量號。目前大多數(shù)處理器系統(tǒng)的中斷控制器都不掛接在PCI總線上,因此這種總線事務(wù)很少被使用。
0001 Special Cycle HOST主橋可以使用Special Cycle事務(wù)在PCI總線上,進(jìn)行信息廣播。
0010 I/O Read HOST主橋可以使用該總線事務(wù)對PCI設(shè)備的I/O地址空間進(jìn)行讀操作。目前多數(shù)PCI設(shè)備都不支持I/O地址空間,而僅支持存儲器地址空間,但是仍有部分PCI設(shè)備同時(shí)包含I/O地址空間和存儲器地址空間。
0011 I/O Write 對PCI總線的I/O地址空間進(jìn)行寫操作。
0100 Reserved 保留
0101 Reserved 保留
0110 Memory Read HOST主橋可以使用該總線事務(wù)對PCI設(shè)備的存儲器空間進(jìn)行讀操作。PCI設(shè)備也可以使用該總線事務(wù)讀取處理器的存儲器空間。
0111 Memory Write HOST主橋可以使用該總線事務(wù)對PCI設(shè)備的存儲器空間進(jìn)行寫操作。PCI設(shè)備也可以使用該總線事務(wù)向處理器的存儲器空間進(jìn)行寫操作。
1000 Reserved 保留
1001 Reserved 保留
1010 Configuration Read HOST主橋可以對PCI設(shè)備的配置空間進(jìn)行讀操作。每一個(gè)PCI設(shè)備都有獨(dú)立的配置空間。在多功能PCI設(shè)備中,每一個(gè)子設(shè)備(Function)也有一個(gè)獨(dú)立的配置空間。該總線事務(wù)只能由HOST主橋發(fā)出,PCI橋可以轉(zhuǎn)發(fā)該總線事務(wù)。
1011 Configuration Write HOST主橋?qū)CI設(shè)備的配置空間進(jìn)行寫操作。
1100 Memory Read Multiple HOST主橋可以使用該總線事務(wù)對PCI設(shè)備的存儲器空間進(jìn)行多行讀操作,這種操作并不多見。該總線事務(wù)的主要用途是供PCI設(shè)備使用,讀取主存儲器。這個(gè)讀操作與Memory Read操作(C/BE[3:0]為0x0110時(shí))略有不同,詳見第3.4.5節(jié)。
1101 Dual Address Cycle PCI總線支持64位地址,處理器或者其他PCI設(shè)備訪問64位PCI總線地址時(shí),必須使用雙地址周期產(chǎn)生64位的PCI總線地址。PCI設(shè)備使用DMA讀寫方式訪問64位的存儲器地址時(shí),也可以使用該總線事務(wù)。
1110 Memory Read Line HOST主橋可以使用該總線事務(wù)對PCI設(shè)備的存儲器空間進(jìn)行單行讀操作,這種操作并不多見。該總線事務(wù)的主要用途是供PCI設(shè)備使用,讀取主存儲器。詳見第3.4.5節(jié)。
1111 Memory Write and Invalidate 存儲器寫并無效操作,與存儲器寫不同,PCI設(shè)備可以使用該總線事務(wù)對主存儲器空間進(jìn)行寫操作。該總線事務(wù)將數(shù)據(jù)寫入主存儲器的同時(shí),將對應(yīng)Cache行中的數(shù)據(jù)“使無效”,詳見第3.3.4節(jié)。

1.2.2 接口控制信號

在PCI總線中,接口控制信號的主要作用是保證數(shù)據(jù)的正常傳遞,并根據(jù)PCI主從設(shè)備的狀態(tài),暫停、終止或者正常完成當(dāng)前總線事務(wù),其主要信號如下。

(1) FRAME#信號

該信號指示一個(gè)PCI總線事務(wù)的開始與結(jié)束。當(dāng)PCI設(shè)備獲得總線的使用權(quán)后,將置該信號有效,即置為低,啟動PCI總線事務(wù),當(dāng)結(jié)束總線事務(wù)時(shí),將置該信號無效,即置為高。PCI設(shè)備(HOST主橋)只有通過仲裁獲得當(dāng)前PCI總線的使用權(quán)后,才能驅(qū)動該信號。

(2) IRDY#信號

該信號由PCI主設(shè)備(包括HOST主橋)驅(qū)動,該信號有效時(shí)表示PCI主設(shè)備的數(shù)據(jù)已經(jīng)準(zhǔn)備完畢。如果當(dāng)前PCI總線事務(wù)為寫事務(wù),表示數(shù)據(jù)已經(jīng)在AD[31:0]上有效;如果為讀事務(wù),表示PCI目標(biāo)設(shè)備已經(jīng)準(zhǔn)備好接收緩沖,目標(biāo)設(shè)備可以將數(shù)據(jù)發(fā)送到AD[31:0]上。

(3) TRDY#信號

該信號由目標(biāo)設(shè)備驅(qū)動,該信號有效時(shí)表示目標(biāo)設(shè)備已經(jīng)將數(shù)據(jù)準(zhǔn)備完畢。如果當(dāng)前PCI總線事務(wù)為寫事務(wù),表示目標(biāo)設(shè)備已經(jīng)準(zhǔn)備好接收緩沖,可以將AD[31:0]上的數(shù)據(jù)寫入目標(biāo)設(shè)備;如果為讀事務(wù),表示PCI設(shè)備需要的數(shù)據(jù)已經(jīng)在AD[31:0]上有效。

該信號可以和IRDY#信號聯(lián)合使用,在PCI總線事務(wù)上插入等待周期,對PCI總線的數(shù)據(jù)傳送進(jìn)行控制。

(4) STOP#信號

該信號有效時(shí)表示目標(biāo)設(shè)備請求主設(shè)備停止當(dāng)前PCI總線事務(wù)。一個(gè)PCI總線事務(wù)除了可以正常結(jié)束外,目標(biāo)設(shè)備還可以使用該信號終止當(dāng)前PCI總線事務(wù)。目標(biāo)設(shè)備可以根據(jù)不同的情況,要求主設(shè)備對當(dāng)前PCI總線事務(wù)進(jìn)行重試(Retry)、斷連(Disconnect),也可以向主設(shè)備報(bào)告目標(biāo)設(shè)備夭折(Target Abort)。

目標(biāo)設(shè)備要求主設(shè)備Retry和Disconnect并不意味著當(dāng)前PCI總線事務(wù)出現(xiàn)錯(cuò)誤。當(dāng)目標(biāo)設(shè)備沒有將數(shù)據(jù)準(zhǔn)備好時(shí),可以使用Retry周期使主設(shè)備重試當(dāng)前PCI總線事務(wù)。有時(shí)目標(biāo)設(shè)備不能接收來自主設(shè)備較長的Burst操作時(shí),可以使用Disconnect周期,將一個(gè)較長的Burst操作,分解為多個(gè)Burst操作。當(dāng)主設(shè)備訪問的地址越界時(shí),目標(biāo)設(shè)備可以使用Disconnect周期,終止主設(shè)備的越界訪問。

而Target Abort表示在數(shù)據(jù)傳送中出現(xiàn)錯(cuò)誤。處理器系統(tǒng)必須要對這種情況進(jìn)行處理。在PCI總線中,出現(xiàn)Abort一般意味著當(dāng)前PCI總線域出現(xiàn)了較為嚴(yán)重的錯(cuò)誤。

(5) IDSEL信號

PCI總線在進(jìn)行配置讀寫總線事務(wù)時(shí),使用該信號選擇PCI目標(biāo)設(shè)備。配置讀寫總線事務(wù)與存儲器讀寫總線事務(wù)在實(shí)現(xiàn)上略有不同。在PCI總線中,存儲器讀寫總線事務(wù)使用地址譯碼方式訪問外部設(shè)備。而配置讀寫總線事務(wù)使用“ID譯碼方式”訪問PCI設(shè)備,即通過PCI設(shè)備的總線號、設(shè)備號和寄存器號訪問PCI設(shè)備的配置空間。

IDSEL信號與PCI設(shè)備的設(shè)備號相關(guān),相當(dāng)于PCI設(shè)備配置空間的片選信號,這部分內(nèi)容將在第2.4.4節(jié)中詳細(xì)介紹。

(6) DEVSEL#信號

該信號有效時(shí)表示PCI總線的目標(biāo)設(shè)備準(zhǔn)備好,該信號與TRDY#信號不同之處在于該信號有效僅表示目標(biāo)設(shè)備已經(jīng)完成了地址譯碼。目標(biāo)設(shè)備使用該信號通知PCI主設(shè)備,其訪問對象在當(dāng)前PCI總線上,但是并不表示目標(biāo)設(shè)備可以與主設(shè)備進(jìn)行數(shù)據(jù)交換。而TRDY#信號表示數(shù)據(jù)有效,PCI主設(shè)備可以向目標(biāo)設(shè)備寫入或者從目標(biāo)設(shè)備讀取數(shù)據(jù)。

PCI總線規(guī)范根據(jù)設(shè)備進(jìn)行譯碼速度的快慢,將PCI設(shè)備分為快速、中速和慢速三種設(shè)備。在PCI總線上還有一種特殊的設(shè)備,即負(fù)向譯碼設(shè)備,在一條PCI總線上當(dāng)快速、中速和慢速三種設(shè)備都不能響應(yīng)PCI總線事務(wù)的地址時(shí),負(fù)向譯碼設(shè)備將被動地接收這個(gè)PCI總線事務(wù)。如果在PCI主設(shè)備訪問的PCI總線上,沒有任何設(shè)備可以置DEVSEL#信號為有效,主設(shè)備將使用Master Abort周期結(jié)束當(dāng)前總線事務(wù)。

(7) LOCK#信號

PCI主設(shè)備可以使用該信號,將目標(biāo)設(shè)備的某個(gè)存儲器或者I/O資源鎖定,以禁止其他PCI主設(shè)備訪問此資源,直到鎖定這個(gè)資源的主設(shè)備將其釋放。PCI總線使用LOCK#信號實(shí)現(xiàn)LOCK總線事務(wù),只有HOST主橋、PCI橋或者其他橋片可以使用LOCK#信號。在PCI總線的早期版本中,PCI Agent設(shè)備也可以使用LOCK#信號,而目前PCI總線使用LOCK#信號僅是為防止死鎖和向前兼容。LOCK總線事務(wù)將嚴(yán)重影響PCI總線的傳送效率,在實(shí)際應(yīng)用中,設(shè)計(jì)者應(yīng)當(dāng)盡量避免使用該總線事務(wù)。

1.2.3 仲裁信號

PCI設(shè)備使用該組信號進(jìn)行總線仲裁,并獲得PCI總線的使用權(quán)。只有PCI主設(shè)備需要使用該組信號,而PCI從設(shè)備可以不使用總線仲裁信號。這組信號由REQ#和GNT#組成。其中PCI主設(shè)備的REQ#和GNT#信號與PCI總線的仲裁器直接相連。

PCI主設(shè)備的總線仲裁信號與PCI總線仲裁器的連接關(guān)系如圖1?2所示。值得注意的是,每一個(gè)PCI主設(shè)備都具有獨(dú)立的總線仲裁信號,并與PCI總線仲裁器一一相連。而總線仲裁器需要保證在同一個(gè)時(shí)間段內(nèi),只有一個(gè)PCI設(shè)備可以使用當(dāng)前總線。

在一個(gè)處理器系統(tǒng)中,一條PCI總線可以掛接PCI主設(shè)備的數(shù)目,除了與負(fù)載能力相關(guān)之外,還與PCI總線仲裁器能夠提供的仲裁信號數(shù)目直接相關(guān)。

在一顆PCI總線樹中,每一條PCI總線上都有一個(gè)總線仲裁器。一個(gè)處理器系統(tǒng)可以使用PCI橋擴(kuò)展出一條新的PCI總線,這條新的PCI總線也需要一個(gè)總線仲裁器,通常在PCI橋中集成了這個(gè)總線仲裁器。多數(shù)HOST主橋也集成了一個(gè)PCI總線仲裁器,但是PCI總線也可以使用獨(dú)立的PCI總線仲裁器。

PCI主設(shè)備使用PCI總線進(jìn)行數(shù)據(jù)傳遞時(shí),需要首先置REQ#信號有效,向PCI總線仲裁器發(fā)出總線申請,當(dāng)PCI總線仲裁器允許PCI主設(shè)備獲得PCI總線的使用權(quán)后,將置GNT#信號為有效,并將其發(fā)送給指定的PCI主設(shè)備。而PCI主設(shè)備在獲得總線使用權(quán)之后,將可以置FRAME#信號有效,與PCI從設(shè)備進(jìn)行數(shù)據(jù)通信。

1.2.4 中斷請求等其他信號

PCI總線提供了INTA#、INTB#、INTC#和INTD#四個(gè)中斷請求信號,PCI設(shè)備借助這些中斷請求信號,使用電平觸發(fā)方式向處理器提交中斷請求。當(dāng)這些中斷請求信號為低時(shí),PCI設(shè)備將向處理器提交中斷請求;當(dāng)處理器執(zhí)行中斷服務(wù)程序清除PCI設(shè)備的中斷請求后,PCI設(shè)備將該信號置高[2],結(jié)束當(dāng)前中斷請求。

PCI總線規(guī)定單功能設(shè)備只能使用INTA#信號,而多功能設(shè)備才能使用INTB#/C#/D#信號。PCI設(shè)備的這些中斷請求信號可以通過某種規(guī)則進(jìn)行線與,之后與中斷控制器的中斷請求信號線相連。而處理器系統(tǒng)需要預(yù)先知道這個(gè)規(guī)則,以便正確處理來自不同PCI設(shè)備的中斷請求,這個(gè)規(guī)則也被稱為中斷路由表,有關(guān)中斷路由表的詳細(xì)描述見第1.4.2節(jié)。

PCI總線在進(jìn)行數(shù)據(jù)傳遞過程時(shí),難免會出現(xiàn)各種各樣的錯(cuò)誤,因此PCI總線提供了一些錯(cuò)誤信號,如PERR#和SERR#信號。其中當(dāng)PERR#信號有效時(shí),表示數(shù)據(jù)傳送過程中出現(xiàn)奇偶校驗(yàn)錯(cuò)(Special Cycle周期除外);而當(dāng)SERR#信號有效時(shí),表示當(dāng)前處理器系統(tǒng)出現(xiàn)了三種錯(cuò)誤可能,分別為地址奇偶校驗(yàn)錯(cuò),在Special Cycle周期中出現(xiàn)數(shù)據(jù)奇偶校驗(yàn)錯(cuò),或者系統(tǒng)出現(xiàn)其他嚴(yán)重錯(cuò)誤。

如果PCI總線支持64位模式,還需要提供AD[63:32]、C/BE[7:4]、REQ64、ACK64和PAR64這些信號。此外PCI總線還有一些與JTAG、SMBCLK以及66MHz使能等信號,本章并不關(guān)心這些信號。

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • pci總線
    +關(guān)注

    關(guān)注

    1

    文章

    202

    瀏覽量

    31690

原文標(biāo)題:淺談PCI Express體系結(jié)構(gòu)(二)

文章出處:【微信號:gh_339470469b7d,微信公眾號:FPGA與數(shù)據(jù)通信】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    PCI 接口的反射內(nèi)存卡

    較高。特定的PCI總線兼容:如33MHz64-bit/32-bit兼容PCI總線,支持3.3V和5.0V電平;或66MHz64-bit/32-bit兼容
    的頭像 發(fā)表于 09-04 10:36 ?146次閱讀
    <b class='flag-5'>PCI</b> 接口的反射內(nèi)存卡

    SPI總線定義和特點(diǎn)

    SPI總線(Serial Peripheral Interface),全稱為串行外圍設(shè)備接口,是由Motorola公司提出并定義的一種同步、串行、高速的通信總線。SPI總線以其獨(dú)特的優(yōu)
    的頭像 發(fā)表于 09-03 14:05 ?191次閱讀

    XIO2221單功能PCI ExpressTM (PCle)到PCI本地總線轉(zhuǎn)換橋數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《XIO2221單功能PCI ExpressTM (PCle)到PCI本地總線轉(zhuǎn)換橋數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 07-10 11:21 ?0次下載
    XIO2221單功能<b class='flag-5'>PCI</b> ExpressTM (PCle)到<b class='flag-5'>PCI</b>本地<b class='flag-5'>總線</b>轉(zhuǎn)換橋數(shù)據(jù)表

    XIO2213A單功能PCI ExpressTM到PCI本地總線轉(zhuǎn)換橋數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《XIO2213A單功能PCI ExpressTM到PCI本地總線轉(zhuǎn)換橋數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 07-10 11:19 ?0次下載
    XIO2213A單功能<b class='flag-5'>PCI</b> ExpressTM到<b class='flag-5'>PCI</b>本地<b class='flag-5'>總線</b>轉(zhuǎn)換橋數(shù)據(jù)表

    XIO2001 PCI Express至PCI總線轉(zhuǎn)換橋接器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《XIO2001 PCI Express至PCI總線轉(zhuǎn)換橋接器數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 06-19 14:17 ?0次下載
    XIO2001 <b class='flag-5'>PCI</b> Express至<b class='flag-5'>PCI</b><b class='flag-5'>總線</b>轉(zhuǎn)換橋接器數(shù)據(jù)表

    PCI總線PCB設(shè)計(jì)丨實(shí)現(xiàn)高效外圍部件互連的關(guān)鍵要素

    ? PCI(Peripheral Component Interconnect)是一種局部總線標(biāo)準(zhǔn),它是由英特爾公司開發(fā)并推廣的一種高速、同步的通信總線。PCI
    的頭像 發(fā)表于 06-13 18:31 ?1679次閱讀
    <b class='flag-5'>PCI</b><b class='flag-5'>總線</b>PCB設(shè)計(jì)丨實(shí)現(xiàn)高效外圍部件互連的關(guān)鍵要素

    PCI總線PCB設(shè)計(jì)丨實(shí)現(xiàn)高效外圍部件互連的關(guān)鍵要素

    其他更為先進(jìn)的接口所取代,例如PCI Express(PCIe)和USB。 二、PCI總線的引腳定義 PCI
    發(fā)表于 06-07 18:37

    PCI-Express總線接口的布線規(guī)則

    PCI-Express總線接口的布線規(guī)則
    的頭像 發(fā)表于 11-29 15:49 ?926次閱讀
    <b class='flag-5'>PCI</b>-Express<b class='flag-5'>總線</b>接口的布線規(guī)則

    基于FPGA與PCI總線的實(shí)時(shí)控制計(jì)算機(jī)的設(shè)計(jì)與實(shí)現(xiàn)

    電子發(fā)燒友網(wǎng)站提供《基于FPGA與PCI總線的實(shí)時(shí)控制計(jì)算機(jī)的設(shè)計(jì)與實(shí)現(xiàn).pdf》資料免費(fèi)下載
    發(fā)表于 10-25 11:04 ?0次下載
    基于FPGA與<b class='flag-5'>PCI</b><b class='flag-5'>總線</b>的實(shí)時(shí)控制計(jì)算機(jī)的設(shè)計(jì)與實(shí)現(xiàn)

    基于PCI總線接口卡的ARINC429總線數(shù)據(jù)仿真與采集系統(tǒng)

    電子發(fā)燒友網(wǎng)站提供《基于PCI總線接口卡的ARINC429總線數(shù)據(jù)仿真與采集系統(tǒng).pdf》資料免費(fèi)下載
    發(fā)表于 10-24 11:26 ?0次下載
    基于<b class='flag-5'>PCI</b><b class='flag-5'>總線</b>接口卡的ARINC429<b class='flag-5'>總線</b>數(shù)據(jù)仿真與采集系統(tǒng)

    基于VxWorks的PCI總線多功能數(shù)據(jù)采集卡驅(qū)動開發(fā)

    電子發(fā)燒友網(wǎng)站提供《基于VxWorks的PCI總線多功能數(shù)據(jù)采集卡驅(qū)動開發(fā).pdf》資料免費(fèi)下載
    發(fā)表于 10-24 09:23 ?3次下載
    基于VxWorks的<b class='flag-5'>PCI</b><b class='flag-5'>總線</b>多功能數(shù)據(jù)采集卡驅(qū)動開發(fā)

    PCIe總線定義、組成和分層結(jié)構(gòu)

    PCI-E(PCI-Express)是一種通用的總線規(guī)格,它由Intel所提倡和推廣,其最終的設(shè)計(jì)目的是為了取代現(xiàn)有電腦系統(tǒng)內(nèi)部的總線傳輸接口,這不只包括顯示接口,還囊括了CPU、
    發(fā)表于 10-18 10:09 ?2896次閱讀
    PCIe<b class='flag-5'>總線</b>的<b class='flag-5'>定義</b>、組成和分層結(jié)構(gòu)

    怎么用示波器看can總線信號?

    怎么用示波器看can總線信號?? CAN總線是一種高速、可靠的控制器局域網(wǎng)絡(luò),常被用于汽車、航空等領(lǐng)域。在調(diào)試和故障排查時(shí),我們可以使用示波器來監(jiān)測CAN總線
    的頭像 發(fā)表于 10-11 17:19 ?4380次閱讀

    PCI卡的PCB布線規(guī)則

    PCI-SIG推薦PCI卡使用四層PCB板,PCI-SIG規(guī)定的PCI連接器的信號分布也正是為便于四層板布線而優(yōu)化
    發(fā)表于 10-10 15:15 ?540次閱讀

    基于PCI總線的雷達(dá)視頻高速數(shù)據(jù)采集接口設(shè)計(jì)?

    Component Interconnect)是Intel公司推出的一種高性能32/64位局部總線,最大數(shù)據(jù)傳輸速率為132~264MB/s,是目前使用較為廣泛的一種總線。在高速信號的實(shí)時(shí)處理中,利用
    的頭像 發(fā)表于 10-07 14:55 ?539次閱讀