0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Verilog如何實(shí)現(xiàn)一階sigma_delta DAC

FPGA開(kāi)源工作室 ? 來(lái)源:FPGA開(kāi)源工作室 ? 作者:FPGA開(kāi)源工作室 ? 2021-07-23 10:33 ? 次閱讀

一階 sigma-delta 調(diào)制器類似于 PWM,但如果需要對(duì)其進(jìn)行濾波,則具有更好的頻率響應(yīng),因?yàn)樗哂懈叩念l率輸出內(nèi)容。

創(chuàng)建一階 sigma-delta 調(diào)制器的最簡(jiǎn)單方法是使用硬件累加器……每次累加器溢出時(shí),輸出“1”。否則輸出’0’。這在 FPGA 中很容易完成。

module PWM3( clk, rst_n, PWM_in, PWM_out);input clk;input rst_n;input [3:0] PWM_in;output PWM_out;

reg [4:0] PWM_accumulator;always @(posedge clk or negedge rst_n) if(!rst_n) PWM_accumulator 《=0; else PWM_accumulator 《= PWM_accumulator[3:0] + PWM_in;

assign PWM_out = PWM_accumulator[4];endmodule

輸入值越高,累加器溢出越快(“ PWM _ 累加器[4]”) ,輸出“1”的頻率越高。

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • Verilog
    +關(guān)注

    關(guān)注

    28

    文章

    1343

    瀏覽量

    109924

原文標(biāo)題:Verilog實(shí)現(xiàn)一階sigma_delta DAC

文章出處:【微信號(hào):leezym0317,微信公眾號(hào):FPGA開(kāi)源工作室】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    delta-sigma DAC的過(guò)采樣率是如何確定的?

    提供的sigma-delta modulator中還有相關(guān)的例子。 有點(diǎn)不明白的是,delta-sigma DAC。 首先,這個(gè)delta-sig
    發(fā)表于 10-28 06:30

    使用精密Delta-Sigma ADC進(jìn)行RTD斷線檢測(cè)

    電子發(fā)燒友網(wǎng)站提供《使用精密Delta-Sigma ADC進(jìn)行RTD斷線檢測(cè).pdf》資料免費(fèi)下載
    發(fā)表于 09-23 11:23 ?0次下載
    使用精密<b class='flag-5'>Delta-Sigma</b> ADC進(jìn)行RTD斷線檢測(cè)

    一階有源低通濾波器的上限截止頻率受哪些因素影響

    一階有源低通濾波器是種常見(jiàn)的信號(hào)處理元件,廣泛應(yīng)用于信號(hào)調(diào)理、數(shù)據(jù)采集和通信系統(tǒng)。
    的頭像 發(fā)表于 05-22 16:23 ?1262次閱讀

    4-2-3-2輸入和一階垂直門 數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《4-2-3-2輸入和一階垂直門 數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 05-11 10:16 ?0次下載
    4-2-3-2輸入和<b class='flag-5'>一階</b>垂直門 數(shù)據(jù)表

    RZ MPU Delta-sigma的工作原理 Delta-Sigma的應(yīng)用簡(jiǎn)介

    目前隔離式Delta-Sigma模數(shù)轉(zhuǎn)換器在伺服驅(qū)動(dòng)的相電流檢測(cè)中得到越來(lái)越廣泛的應(yīng)用。
    的頭像 發(fā)表于 03-22 13:55 ?2426次閱讀

    ΣΔ(Sigma-Delta)技術(shù)詳解(上):離散ΣΔ調(diào)制器

    ΣΔ調(diào)制器 的原理,包括一階ΣΔ調(diào)制器和高階ΣΔ調(diào)制器;最后用 Python 編寫和評(píng)估一階、二、三離散ΣΔ調(diào)
    的頭像 發(fā)表于 03-16 17:28 ?3218次閱讀
    ΣΔ(<b class='flag-5'>Sigma-Delta</b>)技術(shù)詳解(上):離散ΣΔ調(diào)制器

    什么樣的電信號(hào)可作為rc一階電路

    RC一階電路是由個(gè)電阻(R)和個(gè)電容(C)組成的電路,其中電容與電阻串聯(lián)連接。RC一階電路在電子電路中具有重要的作用,廣泛應(yīng)用于濾波、信號(hào)處理和時(shí)域分析等領(lǐng)域。RC
    的頭像 發(fā)表于 03-01 14:02 ?1123次閱讀

    rc一階電路放電與哪些參數(shù)有關(guān)聯(lián)

    是RC一階電路中個(gè)重要的參數(shù)。電容的容值越大,表示能夠存儲(chǔ)更多的電荷,因此放電時(shí)間會(huì)更長(zhǎng)。反之,電容值越小,放電時(shí)間就會(huì)越短。因此,在設(shè)計(jì)RC電路時(shí),選取合適的電容值對(duì)于實(shí)現(xiàn)期望的放電時(shí)間非常重要。 電阻值(R):電阻值
    的頭像 發(fā)表于 03-01 13:59 ?1420次閱讀

    濾波器和一階濾波器有何特點(diǎn)??jī)烧哂惺裁床煌兀?/a>

    濾波器和一階濾波器有何特點(diǎn)??jī)烧哂惺裁床煌兀?二濾波器和一階濾波器是電子系統(tǒng)中常用的兩種濾波器。它們都能夠用來(lái)改變輸入信號(hào)的頻率特性,去除不需要的頻率分量或者強(qiáng)調(diào)特定的頻率分量
    的頭像 發(fā)表于 02-05 09:12 ?5533次閱讀

    一階低通濾波器的工作原理、電路結(jié)構(gòu)、設(shè)計(jì)方法以及應(yīng)用領(lǐng)域

    一階低通濾波器是種常見(jiàn)的電子濾波器,用于濾除高于定頻率的信號(hào)成分。它具有簡(jiǎn)單的電路結(jié)構(gòu)和容易實(shí)現(xiàn)的特點(diǎn),因此被廣泛應(yīng)用于各種電子設(shè)備中。在本文中,將詳細(xì)介紹
    的頭像 發(fā)表于 12-07 16:41 ?6277次閱讀

    什么是HDI板?HDI板中的一階,二是怎么定義的?

    什么是HDI板?HDI板中的一階,二是怎么定義的? HDI(High-Density Interconnect)是種高密度互連技術(shù),用于在電子設(shè)備中實(shí)現(xiàn)更多的線路和連接點(diǎn)。它利用微
    的頭像 發(fā)表于 12-07 09:59 ?4533次閱讀

    一階低通濾波器的截止頻率

    一階低通濾波器是種常見(jiàn)的電子濾波器,它可以有效地濾除高頻信號(hào),只保留低頻信號(hào)。截止頻率是指濾波器開(kāi)始對(duì)信號(hào)進(jìn)行衰減的頻率。 在這篇文章中,將討論一階低通濾波器的截止頻率。我將從介紹低通濾波器
    的頭像 發(fā)表于 12-01 16:24 ?4798次閱讀

    一階和二溫度補(bǔ)償?shù)蛪簬痘鶞?zhǔn)電路設(shè)計(jì)

    最近做了個(gè)低壓帶隙基準(zhǔn)電壓源課設(shè),分享下兩個(gè)經(jīng)典電路的溫度特性結(jié)果分析,分別是一階溫度補(bǔ)償和二的。其余運(yùn)放、啟動(dòng)電路、參數(shù)以及所有仿真結(jié)果等期末結(jié)束把課設(shè)報(bào)告單獨(dú)發(fā)個(gè)。
    的頭像 發(fā)表于 11-21 17:41 ?3978次閱讀
    <b class='flag-5'>一階</b>和二<b class='flag-5'>階</b>溫度補(bǔ)償?shù)蛪簬痘鶞?zhǔn)電路設(shè)計(jì)

    用示波器觀測(cè)RC一階電路零輸入響應(yīng)為什么激勵(lì)必須是方波信號(hào)?

    用示波器觀測(cè)RC一階電路零輸入響應(yīng)為什么激勵(lì)必須是方波信號(hào)? RC電路是種常見(jiàn)的一階電路,它由個(gè)電阻R和個(gè)電容C組成。當(dāng)RC電路受到
    的頭像 發(fā)表于 11-21 16:00 ?3683次閱讀

    一階RC和RL電路的0狀態(tài)響應(yīng)的區(qū)別在哪?

    一階RC電路的零狀態(tài)響應(yīng),指的是RC串聯(lián)電路,在初始時(shí)刻(即t=0)電容電壓為零
    的頭像 發(fā)表于 11-20 17:42 ?1947次閱讀
    <b class='flag-5'>一階</b>RC和RL電路的0狀態(tài)響應(yīng)的區(qū)別在哪?