0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

?被淘汰的FinFET 5nm之后的芯片該如何制造

微流控科技 ? 來源:電子發(fā)燒友網(wǎng) ? 作者:周凱揚(yáng) ? 2021-08-25 11:02 ? 次閱讀

電子發(fā)燒友網(wǎng)報(bào)道(文/周凱揚(yáng))自去年起,臺(tái)積電和三星等晶圓代工廠紛紛推出了5nm的工藝,如今更是在鉆研5nm以下的先進(jìn)制程。但制程的提升不單單只靠EUV光刻機(jī)就能輕易實(shí)現(xiàn)的,短溝道效應(yīng)使得傳統(tǒng)的FinFET技術(shù)已經(jīng)滿足不了更高的半導(dǎo)體工藝。

目前的工藝水平在深度學(xué)習(xí)、圖形分析等基礎(chǔ)AI應(yīng)用上已經(jīng)可以滿足要求,但在神經(jīng)形態(tài)芯片和量子計(jì)算上,仍需要更先進(jìn)的制程來提供支持。面對(duì)這些挑戰(zhàn),三星、臺(tái)積電和英特爾紛紛選擇了GAA技術(shù)來突破這一壁障。

GAA何時(shí)面世?

三星在2019年就公布了其GAA 技術(shù)MBCFET,并發(fā)布了初版PDK。GAA結(jié)構(gòu)進(jìn)一步提到了柵極與溝道之間的接觸面積,并支持垂直堆疊的方式來獲得更強(qiáng)的載流能力,而非像FinFET一樣橫向堆疊鰭片。

三星也同時(shí)宣布,將在3nm工藝節(jié)點(diǎn)引入GAA技術(shù)。根據(jù)三星給出的PPA數(shù)據(jù),先進(jìn)節(jié)點(diǎn)的MBCFET與7nm的FinFET相比,功耗減少50%,性能提升30%,面積減小了50%。

IBM全球首發(fā)的2nm芯片上,也用到了納米片GAA技術(shù)。今年6月底,三星宣布與新思合作的3nm GAA試產(chǎn)芯片已經(jīng)成功流片。根據(jù)目前的消息來看,預(yù)計(jì)三星會(huì)在2022年推出早期GAA技術(shù)的制程3GAE,在2023年推出基于MBCFET的3GAP。

英特爾也在近期的Intel Accelerated發(fā)布會(huì)中宣布,將在其20A工藝節(jié)點(diǎn)中引入其GAA技術(shù)RibbonFET,預(yù)計(jì)2024年上半年推出。而臺(tái)積電則在今年的技術(shù)論壇上宣布,F(xiàn)inFET技術(shù)只會(huì)用到3nm,2nm將用納米片晶體管來取代現(xiàn)有結(jié)構(gòu)。

然而令許多人不解的是,GAA中通道的命名有納米線、納米片和納米帶,這些究竟是營銷術(shù)語不同,還是另有玄機(jī)呢?

納米線、納米帶與納米片

其實(shí)這些并不是花哨的營銷術(shù)語,而是對(duì)通道物理特質(zhì)不同的描述。納米線的寬度和通道厚度基本相近,而納米片則選擇了更大的寬度,納米帶則是一個(gè)折中的方案,也可以看做是寬度更小的納米片。

那么不同的通道對(duì)其性能又有何影響呢?由于2D結(jié)構(gòu)約束所帶來優(yōu)秀的短溝道特性,納米線在低功率應(yīng)用上的表現(xiàn)更好。而納米片因?yàn)楦笥行挾葘?shí)現(xiàn)了更大的接觸面積,載流性能要更為優(yōu)異,適合一些高性能的應(yīng)用。

雖然通道有所差異,但三星等廠商都不約而同的采用了堆疊通道的方式來繼續(xù)增加GAA結(jié)構(gòu)的載流性能。不過FinFET中的鰭并不能無限疊加,GAA中的通道也是如此。這種載流能力的提升速度會(huì)隨著源極/漏極外延處的寄生電阻而減慢,不僅如此,柵極電容也會(huì)隨著通道數(shù)的增加而增大,因此為了保證最小的RC延遲,GAA一般會(huì)選擇3或4的通道數(shù)。

2nm及之后的晶體管結(jié)構(gòu)

至于2nm及之后的晶體管結(jié)構(gòu),比利時(shí)微電子研究中心(IMEC)提出了一種新的替代結(jié)構(gòu),名為分叉片(Forksheet)。該結(jié)構(gòu)中,這些納米片由分叉式的柵極結(jié)構(gòu)來控制,這種結(jié)構(gòu)在柵極圖案化之前,為pMOS和nMOS之間引入了一個(gè)絕緣強(qiáng),將p柵極溝道和n柵極溝道隔絕開來,提供了比FinFET和納米片都要窄的np間距。

由此,分叉片可以提供更好的面積和性能擴(kuò)展能力,并將單元高度從5T減小至4.3T,也實(shí)現(xiàn)了更低的寄生電容。

為了挺進(jìn)1nm這一制程,單元高度的要求也減小至了3T,但由于布通率的限制,即便是分叉片也無法滿足這一條件。因此,IMEC又推出了名為CFET的技術(shù),一種互補(bǔ)的FET。CFET的概念就是將nFET疊在pFET上,從而提供了更多內(nèi)部單元布線的自由,并減小了單元面積。

在IMEC的初步評(píng)估中,運(yùn)用CFET技術(shù)的4T FinFET在功耗和性能的表現(xiàn)上,可以打平甚至超過5T的標(biāo)準(zhǔn)FinFET,而且占用面積還要小25%。至于運(yùn)用了CFET的納米片晶體管,不僅邏輯單元高度可以做到3T,還能提供額外的性能提升。

結(jié)語

就像平面晶體管自然演進(jìn)至FinFET一樣,F(xiàn)inFET也將讓位給GAAFET。CMOS器件在結(jié)構(gòu)上演化的過程,也是半導(dǎo)體不斷挑戰(zhàn)摩爾定律的過程。除此之外,其實(shí)也有不少公司正在探索CMOS之外的晶體管方案,試圖消除CMOS本身的一些缺點(diǎn),比如英國公司Search For The Next推出的Bizen。

但從現(xiàn)在追求PPA的潮流來看,這些方案還遠(yuǎn)遠(yuǎn)不能成為市場(chǎng)主流。2022年之后的半導(dǎo)體市場(chǎng),高NA的EUV光刻機(jī)和GAAFET必將成為5nm制程以下的關(guān)鍵因素。

聲明:本文由電子發(fā)燒友原創(chuàng),轉(zhuǎn)載請(qǐng)注明以上來源。如需入群交流,請(qǐng)?zhí)砑游⑿舉lecfans999,投稿爆料采訪需求,請(qǐng)發(fā)郵箱huangjingjing@elecfans.com。

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    452

    文章

    50206

    瀏覽量

    420939
  • 三星電子
    +關(guān)注

    關(guān)注

    34

    文章

    15846

    瀏覽量

    180861
  • 數(shù)據(jù)
    +關(guān)注

    關(guān)注

    8

    文章

    6808

    瀏覽量

    88743
  • PPA
    PPA
    +關(guān)注

    關(guān)注

    0

    文章

    20

    瀏覽量

    7479

原文標(biāo)題:?被淘汰的FinFET,5nm之后的芯片該如何制造?

文章出處:【微信號(hào):Microfluidics-Tech,微信公眾號(hào):微流控科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    蔚來5nm智駕芯片流片,車企智駕之戰(zhàn)一觸即發(fā)

    技術(shù)成果,并宣布首個(gè)車規(guī)級(jí)5nm智能駕駛芯片“神璣NX9031”成功流片。 按照規(guī)劃,神璣NX9031將于2025年第一季度搭載在蔚來旗艦轎車ET9上。 ? 2025年將是國內(nèi)智能駕駛汽車比拼自研芯片的一年,屆時(shí)“蔚小理”大概率
    的頭像 發(fā)表于 07-23 00:00 ?2730次閱讀

    最新SOC芯片技術(shù)發(fā)展

    制程技術(shù)的進(jìn)步 制程技術(shù)是SOC芯片發(fā)展的核心。隨著制程技術(shù)的進(jìn)步,芯片上的晶體管數(shù)量不斷增加,性能也隨之提升。 5nm和3nm制程技術(shù) :目前,
    的頭像 發(fā)表于 10-31 14:41 ?160次閱讀

    AI芯片驅(qū)動(dòng)臺(tái)積電Q3財(cái)報(bào)亮眼!3nm5nm營收飆漲,毛利率高達(dá)57.8%

    10月17日,臺(tái)積電召開第三季度法說會(huì),受惠 AI 需求持續(xù)強(qiáng)勁下,臺(tái)積電Q3營收達(dá)到235億美元,同比增長36%,主要驅(qū)動(dòng)力是3nm5nm需求強(qiáng)勁;Q3毛利率高達(dá)57.8%,同比增長3.5%。
    的頭像 發(fā)表于 10-18 10:36 ?2096次閱讀
    AI<b class='flag-5'>芯片</b>驅(qū)動(dòng)臺(tái)積電Q3財(cái)報(bào)亮眼!3<b class='flag-5'>nm</b>和<b class='flag-5'>5nm</b>營收飆漲,毛利率高達(dá)57.8%

    消息稱AMD將成為臺(tái)積電美國廠5nm第二大客戶

    據(jù)業(yè)界最新消息,AMD即將成為臺(tái)積電位于美國亞利桑那州菲尼克斯附近的Fab 21工廠的第二大知名客戶,工廠已經(jīng)開始試產(chǎn)包括N5、N5P、N4、N4P及N4X在內(nèi)的一系列5nm節(jié)點(diǎn)制程
    的頭像 發(fā)表于 10-08 15:37 ?226次閱讀

    今日看點(diǎn)丨臺(tái)積電美國廠試產(chǎn)5nm,AMD成第二大客戶; 消息稱蘋果正逐漸遠(yuǎn)離產(chǎn)品“一年一更”模式

    1. 臺(tái)積電美國廠試產(chǎn)5nm AMD 成第二大客戶 ? AMD將在臺(tái)積電位于亞利桑那州的新工廠生產(chǎn)高性能芯片,成為繼蘋果之后工廠的第二大知名客戶。據(jù)報(bào)道稱,知情人士證實(shí)了這一協(xié)議,但
    發(fā)表于 10-08 11:10 ?810次閱讀

    臺(tái)積電3nm/5nm工藝前三季度營收破萬億新臺(tái)幣

    據(jù)臺(tái)媒DigiTimes最新報(bào)告,臺(tái)積電在2024年前三季度的業(yè)績(jī)表現(xiàn)強(qiáng)勁,僅憑其先進(jìn)的3nm5nm制程技術(shù),便實(shí)現(xiàn)了營收突破1萬億新臺(tái)幣(折合人民幣約2237億元)的壯舉,這一成績(jī)遠(yuǎn)超行業(yè)此前的預(yù)期。
    的頭像 發(fā)表于 08-28 15:55 ?384次閱讀

    三星將為DeepX量產(chǎn)5nm AI芯片DX-M1

    人工智能半導(dǎo)體領(lǐng)域的創(chuàng)新者DeepX宣布,其第一代AI芯片DX-M1即將進(jìn)入量產(chǎn)階段。這一里程碑式的進(jìn)展得益于與三星電子代工設(shè)計(jì)公司Gaonchips的緊密合作。雙方已正式簽署量產(chǎn)合同,標(biāo)志著DeepX的5nm芯片DX-M1將大
    的頭像 發(fā)表于 08-10 16:50 ?1081次閱讀

    消息稱臺(tái)積電3nm/5nm將漲價(jià),終端產(chǎn)品或受影響

    據(jù)業(yè)內(nèi)手機(jī)晶片領(lǐng)域的資深人士透露,臺(tái)積電計(jì)劃在明年1月1日起對(duì)旗下的先進(jìn)工藝制程進(jìn)行價(jià)格調(diào)整,特別是針對(duì)3nm5nm工藝制程,而其他工藝制程的價(jià)格則保持不變。此次漲價(jià)的具體幅度為,3nm5
    的頭像 發(fā)表于 07-04 09:22 ?611次閱讀

    Keil這么難用,為什么還沒有淘汰?

    存在一些使用上的難點(diǎn),但它之所以沒有淘汰,我想可能有以下幾個(gè)原因:Keil這么難用,為什么還沒有淘汰?Keil具有悠久的歷史,早在20世紀(jì)80年代就已經(jīng)推出。
    的頭像 發(fā)表于 05-18 08:04 ?718次閱讀
    Keil這么難用,為什么還沒有<b class='flag-5'>被</b><b class='flag-5'>淘汰</b>?

    安霸發(fā)布5nm制程的CV75S系列芯片,進(jìn)一步拓寬AI SoC產(chǎn)品路線圖

    防展(ISC West)期間發(fā)布 5nm 制程的 CV75S 系列芯片,進(jìn)一步拓寬其 AI SoC 產(chǎn)品路線圖。
    的頭像 發(fā)表于 04-09 10:26 ?1551次閱讀

    臺(tái)積電擴(kuò)增3nm產(chǎn)能,部分5nm產(chǎn)能轉(zhuǎn)向節(jié)點(diǎn)

    目前,蘋果、高通、聯(lián)發(fā)科等世界知名廠商已與臺(tái)積電能達(dá)成緊密合作,預(yù)示臺(tái)積電將繼續(xù)增加 5nm產(chǎn)能至節(jié)點(diǎn)以滿足客戶需求,這標(biāo)志著其在3nm制程領(lǐng)域已經(jīng)超越競(jìng)爭(zhēng)對(duì)手三星及英特爾。
    的頭像 發(fā)表于 03-19 14:09 ?566次閱讀

    Dolphin Design發(fā)布首款12納米FinFET音頻測(cè)試芯片

    且值此具有歷史意義的時(shí)刻,位于法國格勒諾布爾的行業(yè)領(lǐng)軍企業(yè)Dolphin Design,已于近期成功流片首款內(nèi)置先進(jìn)音頻IP的12 nm FinFET測(cè)試芯片,這無疑是公司發(fā)展路上一座新的里程碑。
    的頭像 發(fā)表于 02-22 15:53 ?645次閱讀

    美滿電子推出5nm、3nm、2nm技術(shù)支持的數(shù)據(jù)基礎(chǔ)設(shè)施新品

    該公司的首席開發(fā)官Sandeep Bharathi透露,其實(shí)施2nm相關(guān)的投資計(jì)劃已啟動(dòng)。雖無法公布準(zhǔn)確的工藝和技術(shù)細(xì)節(jié),但已明確表示,2至5nm制程的項(xiàng)目投入正在進(jìn)行。公司專家,尤其是來自印度的專業(yè)人才,涵蓋了從數(shù)字設(shè)計(jì)到電路驗(yàn)證等各個(gè)層面。
    的頭像 發(fā)表于 01-24 10:24 ?555次閱讀

    22nm技術(shù)節(jié)點(diǎn)的FinFET制造工藝流程

    引入不同的氣態(tài)化學(xué)物質(zhì)進(jìn)行的,這些化學(xué)物質(zhì)通過與基材反應(yīng)來改變表面。IC最小特征的形成被稱為前端制造工藝(FEOL),本文將集中簡(jiǎn)要介紹這部分,將按照如下圖所示的 22 nm 技術(shù)節(jié)點(diǎn)制造 F
    的頭像 發(fā)表于 12-06 18:17 ?4624次閱讀
    22<b class='flag-5'>nm</b>技術(shù)節(jié)點(diǎn)的<b class='flag-5'>FinFET</b><b class='flag-5'>制造</b>工藝流程

    傳三星獲AMD 4nm和特斯拉5nm芯片訂單

    Jeong Hai-Lin表示:“超大規(guī)模企業(yè)(大型數(shù)據(jù)中心運(yùn)營商)、汽車OEM(原始設(shè)備制造商)、特斯拉等顧客要求我們制造自己設(shè)計(jì)的芯片?!碑?dāng)他們問我們?yōu)槭裁磥碚椅覀儠r(shí),我們回答說:“因?yàn)槲覀兊娜蝿?wù)是幫助半導(dǎo)體(包括轉(zhuǎn)包工廠和
    的頭像 發(fā)表于 11-24 10:09 ?529次閱讀