0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高速PCB設(shè)計(jì)時(shí)高速信號(hào)是否需要包地處理

凡億PCB ? 來(lái)源:凡億PCB ? 作者:彭子豪 ? 2021-11-09 11:28 ? 次閱讀

當(dāng)我們?cè)谧龈咚?a target="_blank">PCB設(shè)計(jì)時(shí),很多工程師都會(huì)糾結(jié)于包地問(wèn)題,那么高速信號(hào)是否需要包地處理呢?

首先,我們要明確為什么要包地?包地的作用是什么?

實(shí)際上,包地的作用就是為了減小串?dāng)_,串?dāng)_形成的機(jī)理是有害信號(hào)從一個(gè)線網(wǎng)轉(zhuǎn)移到相鄰線網(wǎng)

而串?dāng)_在PCB上是由不同網(wǎng)絡(luò)之間因較長(zhǎng)的平行布線引起的相互干擾,主要是由于平行線間的分布電容和分布電感的作用

加入包地線是如何減少串?dāng)_的?

包地線是位于攻擊線和被攻擊線之間的隔離線,它可以有效的減少信號(hào)之間的電容,插入屏蔽地線后信號(hào)與地耦合,不在與鄰近線耦合,使線間串?dāng)_大大降低。另外包地線不僅僅只是屏蔽了電場(chǎng),附件動(dòng)態(tài)線上的電流也在包地線上產(chǎn)生了方向相反的感應(yīng)電流,包地線上的感應(yīng)電流產(chǎn)生的磁力線進(jìn)一步抵消了動(dòng)態(tài)線在靜態(tài)線位置處所產(chǎn)生的雜散磁力線。

那么,包地真的能解決所有的串?dāng)_問(wèn)題嗎?

高速走線的設(shè)計(jì)跟包地沒(méi)有多大關(guān)系,真正有關(guān)系的是信號(hào)間的干擾,專(zhuān)業(yè)術(shù)語(yǔ)也叫串?dāng)_,包地只是解決串?dāng)_的其中一個(gè)手段。

包地通常解決的是容性串?dāng)_,而感性串?dāng)_是通過(guò)空間磁力轉(zhuǎn)移的,包地并不能解決感性串?dāng)_,所以包地并不能隔絕所有的串?dāng)_問(wèn)題。但是如果串?dāng)_問(wèn)題沒(méi)有或者說(shuō)是沒(méi)影響,其實(shí)包地和不包地都可以。

因此,對(duì)于高速數(shù)字信號(hào)一般不需要進(jìn)行包地,最好的辦法就是加大信號(hào)線之間的間距,在PCB設(shè)計(jì)中平行布線的間距要遵循3W規(guī)則

而當(dāng)我們需要進(jìn)行包地解決串?dāng)_時(shí),需要遵循的設(shè)計(jì)規(guī)則是

*包地線要有足夠的間距

*包地線上要打足夠多的過(guò)孔,比如二十分之一的波長(zhǎng)間隔

*鋪地不要形成天線

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4294

    文章

    22776

    瀏覽量

    393228
  • 信號(hào)
    +關(guān)注

    關(guān)注

    11

    文章

    2741

    瀏覽量

    76177

原文標(biāo)題:【原創(chuàng)干貨】高速信號(hào)是否需要包地處理

文章出處:【微信號(hào):FANYPCB,微信公眾號(hào):凡億PCB】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    高速pcb與普通pcb的區(qū)別是什么

    的區(qū)別,包括設(shè)計(jì)原則、材料選擇、制造工藝和性能特點(diǎn)等方面。 一、設(shè)計(jì)原則 1. 信號(hào)完整性(Signal Integrity,SI):高速PCB設(shè)計(jì)需要關(guān)注
    的頭像 發(fā)表于 06-10 17:34 ?1139次閱讀

    高速PCB設(shè)計(jì),信號(hào)完整性問(wèn)題你一定要清楚!

    隨著集成電路輸出開(kāi)關(guān)速度提高以及PCB板密度增加,信號(hào)完整性(英語(yǔ):Signalintegrity,Sl)已經(jīng)成為高速數(shù)字 PCB設(shè)計(jì) 必須關(guān)心的問(wèn)題之一。元器件和
    的頭像 發(fā)表于 04-07 16:58 ?391次閱讀

    PCB板設(shè)計(jì)時(shí),鋪銅有什么技巧和要點(diǎn)?

    一站式PCBA智造廠家今天為大家講講PCB板設(shè)計(jì)時(shí),鋪銅有什么技巧和要點(diǎn)?高速PCB設(shè)計(jì)當(dāng)中鋪銅處理方法。在
    的頭像 發(fā)表于 01-16 09:12 ?882次閱讀

    高速信號(hào)是否需要地處理

    高速信號(hào)是否需要地處理
    的頭像 發(fā)表于 12-14 18:33 ?1488次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>信號(hào)</b><b class='flag-5'>是否</b><b class='flag-5'>需要</b><b class='flag-5'>包</b><b class='flag-5'>地處理</b>

    PCB設(shè)計(jì)高速電路

    PCB設(shè)計(jì)高速電路
    的頭像 發(fā)表于 12-05 14:26 ?663次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>之<b class='flag-5'>高速</b>電路

    高速電路設(shè)計(jì)中,如何應(yīng)對(duì)PCB設(shè)計(jì)信號(hào)線的跨分割

    一站式PCBA智造廠家今天為大家講講PCB信號(hào)跨分割線怎么處理?PCB設(shè)計(jì)中跨分割的處理方法。在 PCB
    的頭像 發(fā)表于 12-04 10:26 ?627次閱讀
    在<b class='flag-5'>高速</b>電路設(shè)計(jì)中,如何應(yīng)對(duì)<b class='flag-5'>PCB設(shè)計(jì)</b>中<b class='flag-5'>信號(hào)</b>線的跨分割

    高速PCB設(shè)計(jì)中的射頻分析與處理方法

    挑戰(zhàn)性的任務(wù)。本文將介紹高速PCB設(shè)計(jì)中常見(jiàn)的射頻電路類(lèi)型,以及每一種的處理方法和注意事項(xiàng)。 1. 高速PCB設(shè)計(jì)中的射頻類(lèi)型
    的頭像 發(fā)表于 11-30 07:45 ?720次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設(shè)計(jì)</b>中的射頻分析與<b class='flag-5'>處理</b>方法

    高速信號(hào)是否需要走圓弧布線

    高速信號(hào)是否需要走圓弧布線
    的頭像 發(fā)表于 11-27 14:25 ?1023次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>信號(hào)</b><b class='flag-5'>是否</b><b class='flag-5'>需要</b>走圓弧布線

    高速PCB設(shè)計(jì)當(dāng)中鋪銅處理方法

    高速PCB設(shè)計(jì)當(dāng)中鋪銅處理方法
    的頭像 發(fā)表于 11-24 18:03 ?634次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設(shè)計(jì)</b>當(dāng)中鋪銅<b class='flag-5'>處理</b>方法

    高速PCB設(shè)計(jì)中,多個(gè)信號(hào)層的敷銅在接地和接電源上應(yīng)如何分配?

    高速PCB設(shè)計(jì)中,信號(hào)層的空白區(qū)域可以敷銅,而多個(gè)信號(hào)層的敷銅在接地和接電源上應(yīng)如何分配? 在高速PC
    的頭像 發(fā)表于 11-24 14:38 ?912次閱讀

    PCB設(shè)計(jì)中的高速電路布局布線(上)

    高速電路無(wú)疑是PCB設(shè)計(jì)中要求非常嚴(yán)苛的一部分,因?yàn)?b class='flag-5'>高速信號(hào)很容易被干擾,導(dǎo)致信號(hào)質(zhì)量下降,所以在PCB
    的頭像 發(fā)表于 11-06 15:14 ?531次閱讀

    PCB設(shè)計(jì)中的高速電路布局布線

    高速電路無(wú)疑是PCB設(shè)計(jì)中要求非常嚴(yán)苛的一部分,因?yàn)?b class='flag-5'>高速信號(hào)很容易被干擾,導(dǎo)致信號(hào)質(zhì)量下降,所以在PCB
    的頭像 發(fā)表于 11-06 14:55 ?548次閱讀

    高速信號(hào)pcb設(shè)計(jì)中的布局

    對(duì)于高速信號(hào),pcb的設(shè)計(jì)要求會(huì)更多,因?yàn)?b class='flag-5'>高速信號(hào)很容易收到其他外在因素的干擾,導(dǎo)致實(shí)際設(shè)計(jì)出來(lái)的東西和原本預(yù)期的效果相差很多。 所以在
    的頭像 發(fā)表于 11-06 10:04 ?662次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>信號(hào)</b><b class='flag-5'>pcb設(shè)計(jì)</b>中的布局

    為什么高速PCB設(shè)計(jì)信號(hào)線不能多次換孔

    一站式PCBA智造廠家今天為大家講講在高速PCB設(shè)計(jì)中為什么信號(hào)線不能多次換孔。為什么在高速PCB設(shè)計(jì)中,
    的頭像 發(fā)表于 11-02 10:17 ?498次閱讀

    關(guān)于高速串行信號(hào)隔直電容的PCB設(shè)計(jì)注意點(diǎn)

    開(kāi)來(lái),從而達(dá)到保護(hù)信號(hào)完整性的目的。下面將詳細(xì)介紹高速串行信號(hào)隔直電容的PCB設(shè)計(jì)注意事項(xiàng)。 1. 布局原則 在進(jìn)行高速串行
    的頭像 發(fā)表于 10-24 10:26 ?735次閱讀