0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何最大程度地減少VCR的影響

得捷電子DigiKey ? 來源:得捷電子DigiKey ? 作者: Digi-Key ? 2021-12-03 15:35 ? 次閱讀

QA&問:電阻電壓系數(shù)(VCR)的影響

什么是電阻電壓系數(shù)?

本文就來回答這個問題。

VCR(電阻電壓系數(shù))定義為電阻在特定的電壓變化范圍內(nèi)發(fā)生的變化。這意味著電阻值在不同電壓下的穩(wěn)定性。你(包括我自己)可能并沒有意識到VCR的存在,但每個電阻在加載電壓時都存在某種程度的不穩(wěn)定性。對于電壓電平穩(wěn)定或可調(diào)節(jié)且可預(yù)測的應(yīng)用而言,VCR不是問題。但對于電力輸送系統(tǒng)或測試設(shè)備等其他應(yīng)用而言,電壓的變化會導(dǎo)致電阻發(fā)生不可接受的變化。

那么應(yīng)該如何最大程度地減少VCR的影響呢?

選擇正確的電阻并了解影響VCR的因素,可將VCR降至最低。與采用直寫工藝的電阻相比,采用標(biāo)準(zhǔn)厚膜沉積工藝的電阻的VCR更差。這是受改善的電阻精度以及減少的邊緣的影響。實際上,較大尺寸的電阻具有較好的VCR,因為可以使用歐姆值較低的材料來實現(xiàn)高阻值。

在制造電阻時,常用激光或機(jī)械修整工藝將電阻值調(diào)整到規(guī)定的公差范圍內(nèi)。其電阻公差通常在1%左右或以下。然而,在制造過程中,修整電阻元件可能會對電阻的VCR產(chǎn)生不利影響。對于厚膜片式電阻而言,對電阻元件執(zhí)行此類校準(zhǔn)修整會產(chǎn)生微裂紋,因為在修整后厚膜材料將會冷卻。這種微裂紋會導(dǎo)致寄生阻抗變化、電噪聲提高和VCR增加。

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電阻
    +關(guān)注

    關(guān)注

    86

    文章

    5448

    瀏覽量

    171475
  • VCR
    VCR
    +關(guān)注

    關(guān)注

    0

    文章

    12

    瀏覽量

    7725

原文標(biāo)題:消除VCR電阻電壓系數(shù)影響,你該怎么做?

文章出處:【微信號:得捷電子DigiKey,微信公眾號:得捷電子DigiKey】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    TAS5630如何才能最大限度地減少電壓失調(diào),或者調(diào)節(jié)為0?

    在交流耦合輸入的情況下,將 BTL 模式下的輸出失調(diào)電壓指定為高達(dá) 150mV。這對PBTL 模式是否同樣適用?如何才能最大限度地減少電壓失調(diào),或者調(diào)節(jié)為 0?
    發(fā)表于 11-08 08:02

    貼片電阻的VCR特性及其在電路設(shè)計中的重要性

    在電子電路設(shè)計中,硬件工程師們經(jīng)常將注意力集中在電阻的阻值、功率額定值、容差和溫度系數(shù)(TCR)等參數(shù)上,以確保設(shè)計的精度和穩(wěn)定性。然而,電阻的電壓系數(shù)(VCR)這一參數(shù)常常被忽視。雖然在一些設(shè)計中
    的頭像 發(fā)表于 11-06 09:40 ?144次閱讀

    最大限度地減少TRF7964A和TRF7970A省電模式下的電流消耗

    電子發(fā)燒友網(wǎng)站提供《最大限度地減少TRF7964A和TRF7970A省電模式下的電流消耗.pdf》資料免費下載
    發(fā)表于 10-26 10:57 ?0次下載
    <b class='flag-5'>最大</b>限度地<b class='flag-5'>減少</b>TRF7964A和TRF7970A省電模式下的電流消耗

    最大限度地減少TPS53355和TPS53353系列器件的開關(guān)振鈴

    電子發(fā)燒友網(wǎng)站提供《最大限度地減少TPS53355和TPS53353系列器件的開關(guān)振鈴.pdf》資料免費下載
    發(fā)表于 10-15 11:17 ?0次下載
    <b class='flag-5'>最大</b>限度地<b class='flag-5'>減少</b>TPS53355和TPS53353系列器件的開關(guān)振鈴

    最大限度地減少UCC287XX系列的待機(jī)消耗

    電子發(fā)燒友網(wǎng)站提供《最大限度地減少UCC287XX系列的待機(jī)消耗.pdf》資料免費下載
    發(fā)表于 09-25 09:35 ?0次下載
    <b class='flag-5'>最大</b>限度地<b class='flag-5'>減少</b>UCC287XX系列的待機(jī)消耗

    通過優(yōu)化補(bǔ)償最大限度地減少導(dǎo)通時間抖動和紋波

    電子發(fā)燒友網(wǎng)站提供《通過優(yōu)化補(bǔ)償最大限度地減少導(dǎo)通時間抖動和紋波.pdf》資料免費下載
    發(fā)表于 08-26 11:34 ?0次下載
    通過優(yōu)化補(bǔ)償<b class='flag-5'>最大</b>限度地<b class='flag-5'>減少</b>導(dǎo)通時間抖動和紋波

    如何使用低電容探頭最大限度地減少探頭負(fù)載

    探測電路總是會對信號產(chǎn)生一定的影響。探頭負(fù)載會改變被探測的信號,可能導(dǎo)致測量問題,甚至可能導(dǎo)致電路執(zhí)行不同的操作。減少電容負(fù)載可以幫助最大限度地減少這些影響。在本應(yīng)用中,您將了解低電容探頭如何改進(jìn)
    的頭像 發(fā)表于 03-25 10:51 ?445次閱讀
    如何使用低電容探頭<b class='flag-5'>最大</b>限度地<b class='flag-5'>減少</b>探頭負(fù)載

    專業(yè)應(yīng)用中的低VCR高壓厚膜電阻器

    電阻器VCR
    深圳崧皓電子
    發(fā)布于 :2024年03月25日 06:37:27

    gis最大覆蓋模型是什么

    隨著城市的發(fā)展和人們生活水平的提高,對公共設(shè)施的需求也越來越大。然而,在局部資源有限的情況下,如何合理分配設(shè)施資源成為一個重要的問題。GIS最大覆蓋模型通過優(yōu)化設(shè)施位置,以最大程度地滿足區(qū)域內(nèi)
    的頭像 發(fā)表于 02-25 15:04 ?1240次閱讀

    快充對電池有傷害嗎 如何最大限度地減少快充對電池的影響

    快充對電池有傷害嗎 如何最大限度地減少快充對電池的影響 快速充電(也被稱為快充)是一種可快速給手機(jī)電池充電的技術(shù)。雖然快充在我們?nèi)粘I钪袔砹吮憷?,但很多人?dān)心它是否會對手機(jī)電池的壽命產(chǎn)生負(fù)面影響
    的頭像 發(fā)表于 02-19 10:01 ?1475次閱讀

    用于并行采樣的EVADC同步轉(zhuǎn)換,如何在最大化采樣率的同時最大限度地減少抖動?

    在我的應(yīng)用程序中,HSPDM 觸發(fā) EVADC 同時對兩個通道進(jìn)行采樣。 我應(yīng)該如何配置 EVADC 以最大限度地減少采樣抖動并最大限度地提高采樣率? 在用戶手冊中,它提到 SSE=0,USC=0
    發(fā)表于 01-18 07:59

    AD6645的底噪要做到什么程度才能最大限度的保證adc的有效位數(shù)?

    我以前用過AD6645,現(xiàn)在在用ad9238畫板子,做中頻信號采集。板子上還有高速FPGA以及DSP。由于adc的位數(shù)比較高,14bit和12bit,我不太清楚板子的底噪要做到什么程度才能最大
    發(fā)表于 01-09 07:45

    消除VCR電阻電壓系數(shù)影響,你該怎么做?

    消除VCR電阻電壓系數(shù)影響,你該怎么做?
    的頭像 發(fā)表于 12-15 16:40 ?552次閱讀
    消除<b class='flag-5'>VCR</b>電阻電壓系數(shù)影響,你該怎么做?

    減少靜電產(chǎn)生和降低擊穿風(fēng)險的方法和材料

    減少靜電產(chǎn)生和降低擊穿風(fēng)險的方法和材料 靜電是一種普遍存在的現(xiàn)象,對人類和設(shè)備都可能產(chǎn)生一定程度的威脅。為了減少靜電的產(chǎn)生,并降低由于靜電引起的擊穿風(fēng)險,人們在不同領(lǐng)域積極進(jìn)行研究和實踐。本文將詳細(xì)
    的頭像 發(fā)表于 11-29 16:30 ?1212次閱讀

    怎樣通過安排疊層來減少EMI問題?

    怎樣通過安排疊層來減少EMI問題? 通過合理安排疊層結(jié)構(gòu)可以顯著減少電磁干擾(EMI)問題。在本文中,我們將詳細(xì)探討疊層的概念,以及如何運(yùn)用正確的材料和設(shè)計來最大程度地抑制EMI。 首
    的頭像 發(fā)表于 11-24 14:44 ?623次閱讀