什么是低電平有效
首先這是一個(gè)輸入引腳才存在有效這個(gè)溫暖體。低電平有效表示這個(gè)當(dāng)這個(gè)引腳上電壓為低(0-2V)時(shí),這個(gè)腳的功能觸發(fā)(當(dāng)然要把引腳功能選擇為對(duì)應(yīng)的功能)。
為什么要低電平有效
在數(shù)字系統(tǒng)中,比較容易出現(xiàn)在低電平上疊加一個(gè)噪聲正脈沖。如果采用高電平有效的方式,就可能在無效的低電平上,出現(xiàn)高電平噪聲,從而使某個(gè)信號(hào)在不應(yīng)當(dāng)有效的時(shí)候,出現(xiàn)有效的高電平。而在高電平上,出現(xiàn)一個(gè)負(fù)噪聲脈沖,從而導(dǎo)致某個(gè)信號(hào)在不應(yīng)當(dāng)有效的時(shí)候,出現(xiàn)有效的低電平的幾率,要小得多。所以在數(shù)字系統(tǒng)中,大多數(shù)信號(hào)的有效電平為低電平。
且低電平時(shí)電路的阻抗低,噪聲造成的電平變化小,也就是說,抗干擾能力更強(qiáng)。
本文綜合整理自nereus78e904、fml003、xiaofeng06、盲文
審核編輯:劉清
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。
舉報(bào)投訴
相關(guān)推薦
,斷開系統(tǒng)電源,然后再次連接電源以重啟系統(tǒng)。本文將探討使用什么方法和技術(shù)可以監(jiān)控電路的低電平有效輸出來驅(qū)動(dòng)高端輸入開關(guān),從而執(zhí)行系統(tǒng)電源循環(huán)。
發(fā)表于 10-30 09:22
?130次閱讀
在現(xiàn)代電子系統(tǒng)中,數(shù)字電路扮演著至關(guān)重要的角色。這些電路處理的是二進(jìn)制信號(hào),即由邏輯“1”和邏輯“0”組成的信號(hào)。這些邏輯狀態(tài)通常通過電壓水平來表示,其中高電平代表邏輯“1”,低電平代表邏輯“0
發(fā)表于 10-17 14:56
?920次閱讀
(黃色插頭)。這些連接器通常用于連接家庭影院系統(tǒng)、音響設(shè)備、游戲機(jī)和其他多媒體設(shè)備。 關(guān)于RCA輸出是低電平還是高電平,這實(shí)際上是一個(gè)關(guān)于信號(hào)電平的問題。在電子學(xué)中,電平通常指的是信號(hào)
發(fā)表于 10-17 11:01
?385次閱讀
雙色LED燈的引腳電平(高電平或低電平)取決于其電路設(shè)計(jì)和控制方式。雙色LED燈通常包含兩個(gè)LED芯片(如紅色和綠色),它們共用一個(gè)引腳(共陰或共陽),另外兩個(gè)引腳則分別控制這兩個(gè)LED芯片的開關(guān)。
發(fā)表于 10-01 17:25
?606次閱讀
芯片引腳懸空時(shí)的電平狀態(tài)(高電平或低電平)并不是一個(gè)固定答案,它取決于多個(gè)因素,包括芯片類型、生產(chǎn)廠家、引腳特性以及周圍電路環(huán)境等。 首先,從邏輯門電路的角度來看,當(dāng)引腳懸空時(shí),其電平
發(fā)表于 08-28 09:55
?1454次閱讀
請(qǐng)問如何將CD74HC154這個(gè)譯碼器的低電平輸出轉(zhuǎn)換為高電平有效呢?初步考慮是給輸出接一個(gè)反相器,如CD4069?;蛘哂兄苯痈?b class='flag-5'>電平輸出
發(fā)表于 08-09 06:11
在數(shù)字電子學(xué)中,高電平和低電平是兩種基本的信號(hào)狀態(tài),它們分別代表二進(jìn)制數(shù)字1和0。這兩種電平狀態(tài)在數(shù)字電路設(shè)計(jì)、通信和計(jì)算機(jī)系統(tǒng)中扮演著至關(guān)重要的角色。 高電平和
發(fā)表于 07-23 11:25
?3756次閱讀
在數(shù)字電路中,"clk"通常指的是時(shí)鐘信號(hào)(clock signal),它是一種周期性的信號(hào),用于同步數(shù)字電路中的各種操作。時(shí)鐘信號(hào)的高低電平有效性取決于具體的電路設(shè)計(jì)和應(yīng)用場(chǎng)景。 1. 時(shí)鐘信號(hào)
發(fā)表于 07-23 11:24
?1266次閱讀
如果串口的rx和tx的高低電平都是通過代碼得到的狀態(tài),想把這個(gè)高低電平的變化解析成串口數(shù)據(jù)流,在不占用IO的情況下能否解析出數(shù)據(jù)?
也就是在includesocuart_struct.h這個(gè)寄存器
發(fā)表于 06-07 08:20
示波器探頭是一種用于測(cè)量電信號(hào)的探頭,由于探頭本身的電容,可能會(huì)導(dǎo)致信號(hào)低電平抬高。本文將介紹示波器探頭電容對(duì)信號(hào)低電平抬高的影響原因及解決方法。 1. 探頭電容對(duì)信號(hào)低電平抬高的影響原因 示波器
發(fā)表于 05-20 11:10
?479次閱讀
電子發(fā)燒友網(wǎng)站提供《具有低電平有效的開漏復(fù)位功能的3引腳電壓監(jiān)控器TLV8x3數(shù)據(jù)表.pdf》資料免費(fèi)下載
發(fā)表于 03-29 10:28
?0次下載
的CMOS電平一般分為邏輯高電平(High Level)和邏輯低電平(Low Level)。CMOS電平的取值一般在0V到Vcc之間,Vcc是CMOS電路供電電壓。邏輯高
發(fā)表于 02-22 11:10
?3091次閱讀
在推挽輸出模式下,一個(gè)晶體管用于提供高電平輸出,而另一個(gè)晶體管則用于提供低電平輸出。當(dāng)內(nèi)部輸出為1電平時(shí),上邊的晶體管(如MOS管)導(dǎo)通,同時(shí)下邊的晶體管截止,這時(shí)輸出高電平。
發(fā)表于 02-06 09:27
?4241次閱讀
單片機(jī)中的外部中斷低電平觸發(fā)和下降沿觸發(fā)有什么區(qū)別? 外部中斷是單片機(jī)中的一種功能,在特定條件下,外部信號(hào)的變化可以引發(fā)中斷,從而改變程序的執(zhí)行流程。外部中斷可以通過不同的觸發(fā)方式來激活,包括低電平
發(fā)表于 01-31 10:32
?3107次閱讀
NE555電路中,觸摸2腳低電平有效有動(dòng)作,觸摸6腳高電平有效有動(dòng)作,觸摸電路中人體雜波信號(hào)是高電平還是
發(fā)表于 01-10 13:03
評(píng)論