0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Xilinx System Generator for DSP紀(jì)事—RTL設(shè)計(jì)的生成

C29F_xilinx_inc ? 來源:賽靈思 ? 作者:賽靈思 ? 2022-02-16 16:21 ? 次閱讀

注:本文轉(zhuǎn)自賽靈思中文社區(qū)論壇,源文鏈接在此。本文原作者為XILINX工程師。

以下為個(gè)人譯文,僅供參考,如有疏漏之處,還請不吝賜教。

本篇博文是面向希望學(xué)習(xí) Xilinx System Generator for DSP 入門知識的新手的系列博文第一講。

其中提供了有關(guān)執(zhí)行下列操作的分步操作方法指南:

  • 使用 Xilinx System Generator 塊集合對用戶算法進(jìn)行建模
  • 對設(shè)計(jì)進(jìn)行仿真并以可視化方式直觀展示輸入/輸出以驗(yàn)證設(shè)計(jì)
  • 為設(shè)計(jì)生成測試激勵文件、測試矢量和 RTL (VHDL/Verilog) 代碼

Xilinx System Generator for DSP 可為基于模型的設(shè)計(jì)與系統(tǒng)集成平臺提供模塊框圖環(huán)境,以支持將 DSP 系統(tǒng)的 RTL、Simulink?、MATLAB? 和 C/C++ 組件整合到面向賽靈思 FPGA 器件的單一仿真和實(shí)現(xiàn)環(huán)境中。

它包含一個(gè)已預(yù)定義并預(yù)優(yōu)化的開箱即用的塊集合,可用于對算法進(jìn)行建模、仿真和分析,并生成測試激勵文件、測試矢量以及 HDL 代碼,從而加速 FPGA 開發(fā)。

System Generator 支持針對以下編譯目標(biāo)生成自動代碼 (Automatic Code):

  • HDL 網(wǎng)表
  • IP 目錄
  • 已綜合的檢查點(diǎn)
  • 硬件協(xié)同仿真

配置 MATLAB

首先,我們需要安裝 MATLAB 并對 MATLAB 進(jìn)行相應(yīng)配置,確保它可配合 Vivado Design Suite 一起使用。

具體操作如下:

在 Windows 上:

以管理員身份打開“開始 >(所有)程序 > Xilinx Design Tools > Vivado 2019.x > System Generator > System Generator 2019.x MATLAB Configurator”。

出現(xiàn) MATLAB 配置窗口后,勾選相應(yīng)版本的 MATLAB 對應(yīng)的復(fù)選框。

單擊“Apply”,然后單擊“OK”。

poYBAGIMpmOAO2CpAABsF9ltLr0664.png

Linux 上:

請確??稍?Linux 系統(tǒng)的 $PATH 環(huán)境變量中找到 MATLAB 可執(zhí)行文件。

Linux 下的 System Generator 是使用名為“sysgen”的 shell 腳本處理的,此腳本位于 /bin 目錄中。

本實(shí)踐教程操作步驟如下:

本篇博文是面向希望學(xué)習(xí) Xilinx System Generator for DSP 入門知識的新手的系列博文第一講。

其中提供了有關(guān)執(zhí)行下列操作的分步操作方法指南:

1. 使用 Xilinx System Generator 塊集合對用戶算法進(jìn)行建模
2. 對設(shè)計(jì)進(jìn)行仿真并以可視化方式直觀展示輸入/輸出以驗(yàn)證設(shè)計(jì)
3. 為設(shè)計(jì)生成測試激勵文件、測試矢量和 RTL (VHDL/Verilog) 代碼

實(shí)踐教程將按以上指定的編譯目標(biāo)順序予以展示。

步驟 1:遵循以下對應(yīng)于您的操作系統(tǒng)的步驟調(diào)用 System Generator:

  • 在 Windows 系統(tǒng)上,選擇“開始 >(所有)程序 > Xilinx Design Tools > Vivado 2019.x >System Generator > System Generator 2019.x”
  • 在 Linux 系統(tǒng)上的命令提示符處輸入 sysgen

此步驟將打開包含 System Generator 塊集合的 MATLAB 會話。

如以下截屏所示:

pYYBAGIMpmSASYFWAAIc874x8ZU549.png

步驟 2:將工作目錄更改為包含創(chuàng)建的 Sysgen 模型的任意本地目錄。

單擊位于 MATLAB 窗口右上角的 Simulink 圖標(biāo)。

這樣將打開 Simulink Start Page:

pYYBAGIMpmaAVpYjAAJNrravNTM873.png

步驟 3:單擊 Simulink 下拉選項(xiàng)的“Blank model”圖標(biāo)。

這樣將打開空白或“Untitled”模型,其中包含空白的模型畫布。

poYBAGIMpmeABytyAACnlWyLnTg301.png

步驟 4:單擊“Untitled”模型窗口中的“Library browser”圖標(biāo)以便在“Simulink Library Browser”窗口中查看賽靈思塊集合。

單擊并展開“Xilinx Blockset”菜單,以查看不同類別的塊。單擊“Basic elements”類別,以查看基本 sysgen 塊,如下所示:

pYYBAGIMpmmAAwWzAAJu7jnbaHM339.png

步驟 5:右鍵單擊并選擇“Add block to model”(Ctrl+I) 選項(xiàng)將 System Generator 標(biāo)識塊添加到模型中以定義 FPGA 技術(shù)。

以同樣方式添加“Gateway In”和“Gateway Out”塊,以定義設(shè)計(jì)的 System Generator 部分與 Simulink 部分之間的界限。

注:任何模型都必須包含這些必需的塊。每個(gè)模型都必須至少包含 1 個(gè) System Generator 塊,可包含多個(gè)“Gateway In”和“Gateway Out”塊,具體取決于設(shè)計(jì)的輸入和輸出。

poYBAGIMpmuAWae1AAEmlPpOtgQ228.png

此處演示的是添加乘累加 (Mult-add) 運(yùn)算的建模過程,因此我們需要將“Mult”、“AddSub”和“Delay”塊添加到模型中。

步驟 6:選中“Xilinx Blockset”下的“Floating-Point”類別中的“AddSub”塊,右鍵單擊,然后單擊“Add block to model”選項(xiàng)。

pYYBAGIMpm2AIrxTAAFGtyMfaaA399.png

步驟 7:以同樣方式選中“Xilinx Blockset”下的“Floating-Point”類別中的“Mult”塊和“Basic Elements”類別下的“Delay”塊,并將這兩個(gè)塊添加到模型中。

這樣模型將如下圖所示:

pYYBAGIMpm6AGk6WAADJgmQiwsU017.png

步驟 8:現(xiàn)在,添加 3 個(gè)“Constant”塊實(shí)例,此“Constant”塊可在“Simulink Library Browser”的“Simulink”塊集合下的“Sources”類別中找到:

poYBAGIMpm-ATYuVAAEePJQfU9E400.png

以同樣方式添加來自“Simulink”塊集合下的“Sinks”類別的“Display”塊。

這些塊用作為 System Generator 設(shè)計(jì)的激勵塊。

步驟 9:按住鼠標(biāo)左鍵并繪制一條從源端口到目標(biāo)端口的線,以將塊連接在一起。

完整的模型將如下所示:

poYBAGIMpnGABzkzAAEAnQeKIYs518.png

步驟 10:雙擊“Gateway In”塊以打開“Properties Editor”,根據(jù)塊 GUI 中的“Output type”和“Sample period”下的輸入值來設(shè)置輸入數(shù)據(jù)類型,然后單擊“OK”。

針對其他輸入重復(fù)該過程:

pYYBAGIMpnKAHlreAAFiCwBsggY287.png

步驟 11:雙擊 System Generator 標(biāo)識以更改系統(tǒng)和仿真參數(shù)。

確?!癱locking”選項(xiàng)卡下的“Simulink system period”與“Gateway In”塊的樣本周期相同。

“FPGA clock period”應(yīng)為“Simulink system period”的整數(shù)倍。

單擊“OK”。

pYYBAGIMpnOARY8RAAGTdFiOmMM923.png

步驟 12:單擊模型工具欄上的保存按鈕、為其提供有效的名稱,然后單擊“Save”以保存設(shè)計(jì)(在步驟 3-9 間可隨時(shí)執(zhí)行此步驟)。

步驟 13:單擊“Run”按鈕以對模型進(jìn)行仿真并驗(yàn)證輸出:

poYBAGIMpnWAGempAAEyAW04drI063.png

步驟 14:雙擊 System Generator 標(biāo)識,確保:

  • “Compilation”已設(shè)置為“HDL Netlist”
  • “Target directory”選項(xiàng)設(shè)置為包含所生成 RTL 代碼的任意有效目錄(在此示例中目錄為 netlist)
  • 已選中“Compilation”選項(xiàng)卡上的“Create testbench”選項(xiàng)

對于其他選項(xiàng),保留默認(rèn)設(shè)置。

現(xiàn)在,單擊“Apply”,然后單擊“Generate”按鈕。

poYBAGIMpnaAFX9HAAHLYjmPSuc851.png

注:System Generator 標(biāo)識充當(dāng)用于控制系統(tǒng)和仿真參數(shù)的控制面板,并且還可用于調(diào)用代碼生成器。

步驟 15:代碼生成過程開始后,就會彈出狀態(tài)窗口,如下所示:

pYYBAGIMpniAdy4kAAGXBP471eA014.png

步驟 16:代碼生成完成后,狀態(tài)窗口將通知您代碼生成過程已完成。

poYBAGIMpnaAFX9HAAHLYjmPSuc851.png

在此處截屏中所示的示例中,System Generator 已成功生成 Kintex-7 xc7k325t-3fbg676 器件的 VHDL RTL 設(shè)計(jì),包括測試矢量和測試激勵文件。

現(xiàn)在,請啟動 Vivado,打開“netlist/hdl_netlist/Multadd_test.xpr”文件,然后按下文中詳述的步驟運(yùn)行 Vivado 流程:

Vivado 設(shè)計(jì)輸入紀(jì)事 - RTL 設(shè)計(jì)輸入


審核編輯:符乾江
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • dsp
    dsp
    +關(guān)注

    關(guān)注

    552

    文章

    7959

    瀏覽量

    347931
  • RTL
    RTL
    +關(guān)注

    關(guān)注

    1

    文章

    385

    瀏覽量

    59665
收藏 人收藏

    評論

    相關(guān)推薦

    system verilog語言簡介

    ICer需要System Verilog語言得加成,這是ICer深度的表現(xiàn)。
    發(fā)表于 11-01 10:44 ?0次下載

    RTL8192CU驅(qū)動

    RTL8192CU驅(qū)動,支持WINXP/7/10
    發(fā)表于 10-29 10:17 ?1次下載

    RTL8187L和802.11n

    RTL8187L和802.11n是兩種不同的無線技術(shù)和網(wǎng)絡(luò)標(biāo)準(zhǔn),它們在實(shí)際應(yīng)用中各有優(yōu)勢和局限性。 802.11n是一種無線網(wǎng)絡(luò)標(biāo)準(zhǔn),它利用MIMO(多輸入多輸出)技術(shù),可以提供更高的數(shù)據(jù)傳輸速率
    發(fā)表于 08-24 14:23

    生成對抗網(wǎng)絡(luò)(GANs)的原理與應(yīng)用案例

    相互競爭的神經(jīng)網(wǎng)絡(luò)——生成器(Generator)和判別器(Discriminator),實(shí)現(xiàn)了高效、靈活的數(shù)據(jù)生成能力。本文將從GANs的原理、核心算法、以及多個(gè)應(yīng)用案例入手,深入探討這一前沿技術(shù)的內(nèi)涵與應(yīng)用。
    的頭像 發(fā)表于 07-09 11:34 ?731次閱讀

    ESP32連接RTL8201F芯片,網(wǎng)速自動協(xié)商失敗,無法通信怎么解決?

    RTL8201,設(shè)置好相關(guān)引腳索引號,編譯程序,下載后。 打印信息如下: I (10437) system_api: Base MAC address is not set I (10437
    發(fā)表于 07-01 08:24

    任意波形發(fā)生器中波形生成方法

    任意波形發(fā)生器(Arbitrary Waveform Generator,簡稱AWG)作為電子測試領(lǐng)域的重要工具,能夠生成各種復(fù)雜波形信號,以滿足不同的測試需求。在通信、音頻處理、雷達(dá)系統(tǒng)等領(lǐng)域
    的頭像 發(fā)表于 05-29 17:13 ?700次閱讀

    基于樹莓派5的RTL仿真體驗(yàn)

    《基于樹莓派5的RTL仿真體驗(yàn)》 對于FPGA或者RTL愛好者來講,樹莓派5開發(fā)板可以運(yùn)行RTL仿真,仿真工具使用iverilog,波形工具使用gtkwave。為什么是這些?因?yàn)楣ぞ呙赓M(fèi)且對硬件性能
    發(fā)表于 04-30 17:35

    如何通過優(yōu)化RTL減少功耗

    對于功耗估算來說,架構(gòu)階段為時(shí)過早,物理設(shè)計(jì)階段為時(shí)已晚。有一種趨勢是在項(xiàng)目的RTL階段分析power hot spots。與后期分析相比,基于 RTL 的功耗分析更快、更容易執(zhí)行,迭代時(shí)間更短。
    的頭像 發(fā)表于 04-05 09:15 ?2021次閱讀
    如何通過優(yōu)化<b class='flag-5'>RTL</b>減少功耗

    用cubemx配置時(shí)鐘生成LL庫的system clock函數(shù),導(dǎo)致硬件仿真時(shí)main函數(shù)無法進(jìn)入怎么解決?

    用cubemx配置時(shí)鐘會生成的LL庫的system clock函數(shù)會有 LL_FLASH_SetLatency(LL_FLASH_LATENCY_5),while
    發(fā)表于 03-07 06:40

    AD6676點(diǎn)擊“characterized”生成spi寄存器配置表的時(shí)候報(bào)錯怎么解決?

    當(dāng)我使用評估軟件點(diǎn)擊“characterized”生成spi寄存器配置表的時(shí)候報(bào)錯,“please select and specify generator address. Cannot
    發(fā)表于 12-05 06:37

    數(shù)字前端生存指南—RTL

    在數(shù)字前端領(lǐng)域,RTL幾乎與“設(shè)計(jì)代碼”概念相同。
    的頭像 發(fā)表于 12-04 10:14 ?8310次閱讀
    數(shù)字前端生存指南—<b class='flag-5'>RTL</b>

    XILINX FPGA IP之AXI Traffic Generator

    AXI Traffic Generator IP 用于在AXI4和AXI4-Stream互連以及其他AXI4系統(tǒng)外設(shè)上生成特定序列(流量)。它根據(jù)IP的編程和選擇的操作模式生成各種類型的AXI事務(wù)。是一個(gè)比較好用的AXI4協(xié)議測
    的頭像 發(fā)表于 11-23 16:03 ?2264次閱讀
    <b class='flag-5'>XILINX</b> FPGA IP之AXI Traffic <b class='flag-5'>Generator</b>

    simulink自動生成ROS代碼

    ,生成代碼前需要進(jìn)行如下的設(shè)置。 按下圖所示,打開設(shè)置,選擇Hardware implementation,然后選擇Robot Operating System后點(diǎn)擊確定。 按下圖所示,檢查
    的頭像 發(fā)表于 11-15 17:53 ?783次閱讀
    simulink自動<b class='flag-5'>生成</b>ROS代碼

    Xilinx FPGA IP之Block Memory Generator AXI接口說明

    之前的文章對Block Memory Generator的原生接口做了說明和仿真,本文對AXI接口進(jìn)行說明。
    的頭像 發(fā)表于 11-14 18:25 ?1644次閱讀
    <b class='flag-5'>Xilinx</b> FPGA IP之Block Memory <b class='flag-5'>Generator</b> AXI接口說明

    Xilinx FPGA IP之Block Memory Generator功能概述

    Xilinx Block Memory Generator(BMG)是一個(gè)先進(jìn)的內(nèi)存構(gòu)造器,它使用Xilinx fpga中的嵌入式塊RAM資源生成面積和 性能優(yōu)化的內(nèi)存。
    的頭像 發(fā)表于 11-14 17:49 ?2452次閱讀
    <b class='flag-5'>Xilinx</b> FPGA IP之Block Memory <b class='flag-5'>Generator</b>功能概述