0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

關(guān)于PCB板“ESD保護(hù)電路設(shè)計(jì)”9大措施

GReq_mcu168 ? 來(lái)源:硬件攻城獅 ? 作者:硬件攻城獅 ? 2022-03-11 09:24 ? 次閱讀

來(lái)自人體、環(huán)境甚至電子設(shè)備內(nèi)部的靜電對(duì)于精密的半導(dǎo)體芯片會(huì)造成各種損傷,例如:穿透元器件內(nèi)部薄的絕緣層;損毀MOSFET和CMOS元器件的柵極;CMOS器件中的觸發(fā)器鎖死;短路反偏的PN結(jié);短路正向偏置的PN結(jié);熔化有源器件內(nèi)部的焊接線或鋁線。為了消除靜電釋放(ESD)對(duì)電子設(shè)備的干擾和破壞,需要采取多種技術(shù)手段進(jìn)行防范。

a1419faa-9397-11ec-952b-dac502259ad0.jpg

PCB板的設(shè)計(jì)當(dāng)中,可以通過(guò)分層、恰當(dāng)?shù)牟季植季€和安裝實(shí)現(xiàn)PCB的抗ESD設(shè)計(jì)。在設(shè)計(jì)過(guò)程中,通過(guò)預(yù)測(cè)可以將絕大多數(shù)設(shè)計(jì)修改僅限于增減元器件。通過(guò)調(diào)整PCB布局布線,能夠很好地防范ESD。以下是一些常見(jiàn)的防范措施。 幾種典型的通用ESD保護(hù)電路

a16992b2-9397-11ec-952b-dac502259ad0.jpg

CAN Bus保護(hù)

a1899ee0-9397-11ec-952b-dac502259ad0.jpg

數(shù)據(jù)線及接口保護(hù) 分享個(gè)人的ESD保護(hù)9大措施最近在做電子產(chǎn)品的ESD測(cè)試,從不同的產(chǎn)品的測(cè)試結(jié)果發(fā)現(xiàn),這個(gè)ESD是一項(xiàng)很重要的測(cè)試:如果電路板設(shè)計(jì)的不好,當(dāng)引入靜電后,會(huì)引起產(chǎn)品的死機(jī)甚至是元器件的損壞。以前只注意到ESD會(huì)損壞元器件,沒(méi)有想到,對(duì)于電子產(chǎn)品也要引起足夠的重視。 ESD,也就是我們常說(shuō)的靜電釋放(Electro-Static discharge)。從學(xué)習(xí)過(guò)的知識(shí)中可以知道,靜電是一種自然現(xiàn)象,通常通過(guò)接觸、摩擦、電器間感應(yīng)等方式產(chǎn)生,其特點(diǎn)是長(zhǎng)時(shí)間積聚、高電壓(可以產(chǎn)生幾千伏甚至上萬(wàn)伏的靜電)、低電量、小電流和作用時(shí)間短的特點(diǎn)。對(duì)于電子產(chǎn)品來(lái)說(shuō),如果ESD設(shè)計(jì)沒(méi)有設(shè)計(jì)好,常常造成電子電器產(chǎn)品運(yùn)行不穩(wěn)定,甚至損壞。 在做ESD放電測(cè)試時(shí)通常采用兩種方法:接觸放電和空氣放電。接觸放電就是直接對(duì)待測(cè)設(shè)備進(jìn)行放電;空氣放電也稱(chēng)為間接放電,是強(qiáng)磁場(chǎng)對(duì)鄰近電流環(huán)路耦合產(chǎn)生。這兩種測(cè)試的測(cè)試電壓一般為2KV-8KV,同地區(qū)要求不一樣,因此在設(shè)計(jì)之前,先要弄清楚產(chǎn)品針對(duì)的市場(chǎng)。 以上兩種情況是針對(duì)人體在接觸到電子產(chǎn)品時(shí),因人體帶電或其他原因引起電子產(chǎn)品不能工作而進(jìn)行的基本測(cè)試。 全球各地的濕度情況不一樣,但是同時(shí)在一個(gè)地區(qū),若空氣濕度不一樣,產(chǎn)生的靜電也不相同。通過(guò)搜集到數(shù)據(jù)從中可以看出靜電隨著空氣濕度的減小而變大。這也間接的說(shuō)明北方的冬天,脫毛衣時(shí)產(chǎn)生的靜電火花很大的原因?!凹热混o電這么大的危害,我們?nèi)绾芜M(jìn)行防護(hù)呢?我們?cè)谶M(jìn)行靜電防護(hù)設(shè)計(jì)時(shí)通常分三步走:防止外部電荷流入電路板而產(chǎn)生損壞;防止外部磁場(chǎng)對(duì)電路板產(chǎn)生損壞;防止靜電場(chǎng)產(chǎn)生的危害。 在實(shí)際電路設(shè)計(jì)中我們會(huì)采用以下幾種方法的一種或幾種來(lái)進(jìn)行靜電保護(hù):

1

雪崩二極管來(lái)進(jìn)行靜電保護(hù)

這也是設(shè)計(jì)中經(jīng)常用到的一種方法,典型做法就是在關(guān)鍵信號(hào)線并聯(lián)一雪崩二極管到地。該法是利用雪崩二極管快速響應(yīng)并且具有穩(wěn)定鉗位的能力,可以在較短的時(shí)間內(nèi)消耗聚集的高電壓進(jìn)而保護(hù)電路板。

2

使用高壓電容進(jìn)行電路保護(hù)

該做法通常將耐壓至少為1.5KV的陶瓷電容放置在I/O連接器或者關(guān)鍵信號(hào)的位置,同時(shí)連接線盡可能的短,以便減小連接線的感抗。若采用了耐壓低的電容,會(huì)引起電容的損壞而失去保護(hù)的作用。

3

采用鐵氧磁珠進(jìn)行電路保護(hù)

鐵氧磁珠可以很好的衰減ESD電流,并且還能抑制輻射。當(dāng)面臨著兩方面問(wèn)題時(shí),一個(gè)鐵氧磁珠會(huì)時(shí)一個(gè)很不錯(cuò)的選擇。

4

火花間隙法

這種方法是在一份材料中看到的,具體做法是在銅皮構(gòu)成的微帶線層使用尖端相互對(duì)準(zhǔn)的三角銅皮構(gòu)成,三角銅皮一端連接在信號(hào)線,另一個(gè)三角銅皮連接地。當(dāng)有靜電時(shí)會(huì)產(chǎn)生尖端放電進(jìn)而消耗電能。

5

采用LC濾波器的方法進(jìn)行保護(hù)電路

LC組成的濾波器可以有效的減小高頻靜電進(jìn)入電路。電感的感抗特性能很好的抑制高頻ESD進(jìn)入電路,而電容有分流了ESD的高頻能量到地。同時(shí),該類(lèi)型的濾波器還可以圓滑信號(hào)邊緣而較小RF效應(yīng),性能方面在信號(hào)完整性方面又有了進(jìn)一步的提高。

6

多層板進(jìn)行ESD防護(hù)

當(dāng)資金允許的情況下,選擇多層板也是一種有效防止ESD的一種手段。在多層板中,由于有了一個(gè)完整的地平面靠近走線,這樣可以使ESD更加快捷的耦合到低阻抗平面上,進(jìn)而保護(hù)關(guān)鍵信號(hào)的作用。

7

電路板外圍留保護(hù)帶的方法保護(hù)法

這種方法通常是在電路板周?chē)?huà)出不加組焊層的走線。在條件允許的情況下將該走線連接至外殼,同時(shí)要注意該走線不能構(gòu)成一個(gè)封閉的環(huán),以免形成環(huán)形天線而引入更大的麻煩。

8

采用有鉗位二極管的CMOS器件或者TTL器件進(jìn)行電路的保護(hù)

這種方法是利用了隔離的原理進(jìn)行電路板的保護(hù),由于這些器件有了鉗位二極管的保護(hù),在實(shí)際電路設(shè)計(jì)中減小了設(shè)計(jì)的復(fù)雜度。

9

多采用去耦電容

這些去耦電容要有低的ESL和ESR數(shù)值,對(duì)于低頻的ESD來(lái)說(shuō),去耦電容減小了環(huán)路的面積,由于其ESL的作用使電解質(zhì)作用減弱,可以更好的濾除高頻能量。

總之,ESD雖然可怕,甚至?xí)?lái)嚴(yán)重后果,但是,只有保護(hù)好電路上電源和信號(hào)線,那么就能有效的防止ESD的電流流入PCB中。其中,我老大經(jīng)常說(shuō)的一句“一個(gè)板子的良好接地才是王道”,希望這句話也能給大家?guī)?lái)打破天窗的效果。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4315

    文章

    22939

    瀏覽量

    395586
  • 保護(hù)電路
    +關(guān)注

    關(guān)注

    45

    文章

    878

    瀏覽量

    101541

原文標(biāo)題:PCB板“ESD保護(hù)電路設(shè)計(jì)”9大措施

文章出處:【微信號(hào):mcu168,微信公眾號(hào):硬件攻城獅】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    電路設(shè)計(jì)PCB設(shè)計(jì)中如何防止ESD損壞設(shè)備

    今天給大家分享的是:在電路設(shè)計(jì)PCB設(shè)計(jì)如何防止ESD損壞設(shè)備。
    發(fā)表于 05-24 09:28 ?1265次閱讀
    <b class='flag-5'>電路設(shè)計(jì)</b>和<b class='flag-5'>PCB</b>設(shè)計(jì)中如何防止<b class='flag-5'>ESD</b>損壞設(shè)備

    干貨 | 電路設(shè)計(jì)中如何減少ESD

    今天給大家分享的是:在電路設(shè)計(jì)PCB設(shè)計(jì)如何防止ESD損壞設(shè)備。 今天給大家分享的是:在電路設(shè)計(jì)PCB設(shè)計(jì)如何
    發(fā)表于 03-26 18:47

    求助,關(guān)于LM386芯片內(nèi)ESD保護(hù)電路設(shè)計(jì)和引腳分配情況求解

    2、3輸入引腳和1、7、8控制引腳和5輸出引腳都共用這一個(gè)ESD保護(hù)電路呢? 如能介紹LM386芯片內(nèi)ESD保護(hù)
    發(fā)表于 09-30 06:22

    ESD保護(hù)電路的設(shè)計(jì)pdf

    ESD 靜電放電給你的電子產(chǎn)品帶來(lái)致命的危害不僅降低了產(chǎn)品的可靠性增加了維修成本而且不符合歐洲共同體規(guī)定的工業(yè)標(biāo)準(zhǔn)EN61000-4-2 就會(huì)影響產(chǎn)品在歐洲的銷(xiāo)售所以電子設(shè)備制造商通常會(huì)在電路設(shè)計(jì)的初期就考慮ESD
    發(fā)表于 10-12 08:22

    實(shí)現(xiàn) ESD 失效最小化的電路設(shè)計(jì)原則

    本帖最后由 gk320830 于 2015-3-8 15:08 編輯 實(shí)現(xiàn) ESD 失效最小化的電路設(shè)計(jì)原則  不要把對(duì) ESD 敏感的器件——例如 CMOS 器件——的引腳直接連接到連接器
    發(fā)表于 02-25 10:40

    PCB設(shè)計(jì)中抗ESD的常見(jiàn)防范措施總結(jié)

    影響的區(qū)域?! ?、在引向機(jī)箱外的連接器(容易直接被ESD擊中)下方的所有PCB層上,要放置寬的機(jī)箱地或者多邊形填充地,并每隔大約13mm的距離用過(guò)孔將它們連接在一起?! ?b class='flag-5'>9、在卡的邊緣上放置安裝孔
    發(fā)表于 09-21 16:36

    PCB設(shè)計(jì)中抗ESD的常見(jiàn)防范措施

    偏置的PN結(jié);熔化有源器件內(nèi)部的焊接線或鋁線。為了消除靜電釋放(ESD)對(duì)電子設(shè)備的干擾和破壞,需要采取多種技術(shù)手段進(jìn)行防范。 在PCB的設(shè)計(jì)當(dāng)中,可以通過(guò)分層、恰當(dāng)?shù)牟季植季€和安裝實(shí)現(xiàn)PC
    發(fā)表于 11-21 11:10

    關(guān)于PCBESD設(shè)計(jì)的實(shí)用心得

    電荷流入電路板而產(chǎn)生損壞;防止外部磁場(chǎng)對(duì)電路板產(chǎn)生損壞;防止靜電場(chǎng)產(chǎn)生的危害。  在實(shí)際電路設(shè)計(jì)中我們會(huì)采用以下幾種方法的一種或幾種來(lái)進(jìn)行靜電保護(hù):1、雪崩二極管來(lái)進(jìn)行靜電
    發(fā)表于 11-28 11:08

    PCBESD保護(hù)電路設(shè)計(jì)”實(shí)戰(zhàn)經(jīng)驗(yàn)分享!?。?/a>

    ESD設(shè)計(jì)。在設(shè)計(jì)過(guò)程中,通過(guò)預(yù)測(cè)可以將絕大多數(shù)設(shè)計(jì)修改僅限于增減元器件。通過(guò)調(diào)整PCB布局布線,能夠很好地防范ESD。以下是一些常見(jiàn)的防范措施。幾種典型的通用
    發(fā)表于 06-28 08:00

    數(shù)據(jù)通信端口ESD靜電保護(hù)電路如何設(shè)計(jì)

    ESD。最終用戶(hù)一般從未意識(shí)到損壞的信息得到了糾正。其它一些協(xié)議的結(jié)構(gòu)中沒(méi)有保護(hù)措施。I2C、串行外設(shè)接口(SPI)和系統(tǒng)管理總線(SMBus)通信設(shè)計(jì)在PCB上工作,無(wú)法驗(yàn)證和糾正數(shù)據(jù)。如果有些數(shù)據(jù)
    發(fā)表于 07-19 17:40

    PCB中抗ESD措施設(shè)計(jì)分析

    就越低)。另外,如果發(fā)生放電,由于PCB 的地平面很大,電荷很容易注入到地線面中,而不是進(jìn)入到信號(hào)線中。這樣將有利于對(duì)元件進(jìn)行保護(hù),因?yàn)樵谝鹪p壞前,電荷可以泄放掉。當(dāng)然在某些方案中為降低成本
    發(fā)表于 04-21 17:25

    PCB時(shí)的ESD保護(hù)設(shè)計(jì)方法是什么?

    PCB時(shí)的ESD保護(hù)設(shè)計(jì)方法是什么?
    發(fā)表于 04-06 17:49

    esd保護(hù)電路設(shè)計(jì)

    esd保護(hù)電路設(shè)計(jì) ESD的危害。ESD基本上可以分為三種類(lèi)型,一是各種機(jī)器引起的ESD,
    發(fā)表于 07-22 14:10 ?8065次閱讀

    解析PCB設(shè)計(jì)中抗ESD的常見(jiàn)防范措施

    PCB的設(shè)計(jì)當(dāng)中,可以通過(guò)分層、恰當(dāng)?shù)牟季植季€和安裝實(shí)現(xiàn)PCB的抗ESD設(shè)計(jì)。在設(shè)計(jì)過(guò)程中,通過(guò)預(yù)測(cè)可以將絕大多數(shù)設(shè)計(jì)修改僅限于增減元器件。通過(guò)調(diào)整
    發(fā)表于 12-05 09:28 ?1251次閱讀

    干貨|電路設(shè)計(jì)中如何減少ESD?

    今天給大家分享的是:在電路設(shè)計(jì)PCB設(shè)計(jì)如何防止ESD損壞設(shè)備。
    的頭像 發(fā)表于 06-05 09:34 ?914次閱讀
    干貨|<b class='flag-5'>電路設(shè)計(jì)</b>中如何減少<b class='flag-5'>ESD</b>?