0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

如何減小穩(wěn)壓器所帶來的電磁干擾

h1654155149.6853 ? 來源:電子工程世界 ? 作者:電子工程世界 ? 2022-03-30 13:42 ? 次閱讀

保證高效和緊湊的設計同時遵守國際無線電干擾特別委員會 (CISPR) 等組織提出的嚴格電磁干擾 (EMI) 要求是一項挑戰(zhàn)。因此,元件的選擇成為了設計過程的關鍵。與大多數(shù)設計決策一樣,在不同組件之間進行選擇幾乎總是歸結為基于您最關鍵設計目標的權衡評估。以高效及良好的熱性能著稱的buck穩(wěn)壓器,通常不被視為降低電磁干擾候選項。幸運的是,您有多種選擇來降低此類穩(wěn)壓器產生的EMI。幸運的是,仍然有多種措施用以減少這類穩(wěn)壓器所帶來的電磁干擾。圖1為buck穩(wěn)壓器的示意圖。

404b50c8-afd1-11ec-aa7f-dac502259ad0.png

圖1. Buck穩(wěn)壓器示意圖

電路板布局注意事項

當設計必須符合EMI要求時,除了選擇適當?shù)臒o源元件值以確保功能設計之外,電路板布局應該是進行設計時需要考慮的首要因素。有兩個buck穩(wěn)壓器電路板布局通用規(guī)則可將電磁干擾降至最低:

使輸入電容器和自舉電容器盡可能地靠近集成電路的VIN和GND引腳,以最大限度地減少高瞬態(tài)電流 (di/dt) 環(huán)路面積;

通過最小化開關節(jié)點的面積來最小化高瞬態(tài)電壓 (dv/dt) 節(jié)點的表面積。

集成輸入電容器

在EMI要求限制之下進行開關穩(wěn)壓器的設計時,減小高瞬態(tài)電流環(huán)路的面積非常重要。在buck穩(wěn)壓器中,需要從EMI的角度考慮輸入電壓對地環(huán)路。buck穩(wěn)壓器通過開啟和關閉與電源的開關器件將較高的直流電壓降為較低的電壓,從而在高壓側產生MOSFET電流,如圖 2 所示。

40602cf0-afd1-11ec-aa7f-dac502259ad0.png

圖2. Buck穩(wěn)壓器作用下的輸入電流變化

MOSFET快速開啟和關閉,產生由輸入電容器提供的非常尖銳且?guī)缀醪贿B續(xù)的電流。諸如TI的3-A LMQ66430-Q1和6-A LMQ61460-Q1 36V buck穩(wěn)壓器,在封裝內集成高頻輸入電容器,從而實現(xiàn)了輸入電流環(huán)路面積的最小化。減小輸入電流回路面積會導致輸入端的寄生電感更小,從而減少電磁能量的輸出。

集成自舉電容

需要考慮的另一個高瞬態(tài)電流環(huán)路就是自舉電容環(huán)路。自舉電容負責在開關器件導通期間為高壓側MOSFET柵極提供驅動。內部電路在關斷期間對該電容器重新充電。高壓側MOSFET的源極連接至開關節(jié)點而不是GND。將自舉電容連接到MOSFET的源極引腳可確保柵源電壓 (VGS) 足夠高以開啟MOSFET。對于大多數(shù)buck穩(wěn)壓器,必須在電路板上留出一些可用的開關節(jié)點區(qū)域來連接自舉電容器,盡管這在最小化開關節(jié)點以減少EMI過程中只會收到適得其反的效果。在封裝內集成自舉電容的LMQ66430-Q1不僅遵循之前提到的兩個規(guī)則,同時還減少了對外部組件的需求。

總結

在嚴格的EMI要求下保持結構緊湊的電源設計實現(xiàn)起來可能很困難。帶有集成電容器的buck穩(wěn)壓器可以使符合EMI要求的設計實現(xiàn)起來更容易,同時還有助于減少整體外部組件的數(shù)量。

原文標題:干貨 | buck穩(wěn)壓器如何降低電磁干擾和節(jié)省電路板空間

文章出處:【微信公眾號:電子工程世界】歡迎添加關注!文章轉載請注明出處。

審核編輯:彭菁
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電容器
    +關注

    關注

    63

    文章

    6101

    瀏覽量

    98445
  • 穩(wěn)壓器
    +關注

    關注

    24

    文章

    4165

    瀏覽量

    92998
  • 電磁干擾
    +關注

    關注

    36

    文章

    2229

    瀏覽量

    105135

原文標題:干貨 | buck穩(wěn)壓器如何降低電磁干擾和節(jié)省電路板空間

文章出處:【微信號:電子工程世界,微信公眾號:電子工程世界】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    開關穩(wěn)壓器的EMI解決方案

    隨著人們對能量效率要求的提高,越來越多產品在設計時開始采用開關穩(wěn)壓器以取代線性穩(wěn)壓器。使用多個開關穩(wěn)壓器的電源系統(tǒng)日漸普及,而伴隨著穩(wěn)壓器數(shù)目的增加,
    發(fā)表于 10-18 11:33 ?1367次閱讀
    開關<b class='flag-5'>穩(wěn)壓器</b>的EMI解決方案

    減小電磁干擾的印刷電路板設計原則

    減小電磁干擾的印刷電路板設計原則印刷電路板PCB 的一般布局原則在一些相對難懂的文件中得到總結一些原則是特殊適用于微控制的然而這些原則卻被試圖應用到所有的現(xiàn)代CMOS 集成電路上這個
    發(fā)表于 07-13 11:35

    線性穩(wěn)壓器與開關穩(wěn)壓器的比較

    線性電壓穩(wěn)壓器的優(yōu)點: 簡單輸出紋波電壓低出色的 line和負載穩(wěn)壓 ;對負載和 line的變化響應迅速 ;電磁干擾 (EMI)低?! ∪秉c:效率低 ;如果需要冷卻設備,則要求較大的空
    發(fā)表于 07-09 12:07

    非隔離穩(wěn)壓模塊電源與三端穩(wěn)壓器的主要區(qū)別

    供電;而非隔離穩(wěn)壓模塊電源工作時還產生一定的電磁輻射,輸出波紋比較高,常用于抗干擾比較強的電子設備。三端穩(wěn)壓器對電網沒有電磁
    發(fā)表于 08-04 13:55

    PCB設計減小電磁干擾的措施與原則

    干擾問題。 在電磁干擾的原因,總結出在PCB設計時應考慮的減小電磁干擾的措施與原則。 1 電路板
    發(fā)表于 09-19 15:38

    工業(yè)傳感供電采用線性穩(wěn)壓器還是開關穩(wěn)壓器

    ,因此開關穩(wěn)壓器形狀因數(shù)較大。必須考慮穩(wěn)壓器開關頻率與測量信號頻率之間的關系。因此,轉換的布局更加關鍵。設計不良的開關穩(wěn)壓器會提高本底噪聲,并產生不必要的
    發(fā)表于 10-10 10:20

    工業(yè)傳感供電用線性穩(wěn)壓器還是開關穩(wěn)壓器?

    開關頻率與測量信號頻率之間的關系。因此,轉換的布局更加關鍵。設計不良的開關穩(wěn)壓器會提高本底噪聲,并產生不必要的電磁兼容性(EMC),將會干擾小型信號的檢測。幸運的是,我們目前提供了集
    發(fā)表于 11-11 07:08

    如何減小穩(wěn)壓器尺寸?

    如果減小穩(wěn)壓器尺寸也如此簡單就好了。但在大多數(shù)情況下,可用的電路板空間總是不夠容納所有的部件,有限的空間需要承載更多的特性和功能。高集成度和摩爾定律在減小設備尺寸方面非常有效,但對于直流(DC/DC
    發(fā)表于 11-16 07:21

    并聯(lián)諧振型電磁穩(wěn)壓器

    并聯(lián)諧振型電磁穩(wěn)壓器:如下圖,在LX兩端并上一個電容C,即組成了圖2-31這種并聯(lián)諧振型電磁穩(wěn)壓器。
    發(fā)表于 10-20 21:55 ?1159次閱讀
    并聯(lián)諧振型<b class='flag-5'>電磁</b><b class='flag-5'>穩(wěn)壓器</b>

    串聯(lián)諧振型電磁穩(wěn)壓器

    串聯(lián)諧振型電磁穩(wěn)壓器
    發(fā)表于 10-20 22:03 ?523次閱讀
    串聯(lián)諧振型<b class='flag-5'>電磁</b><b class='flag-5'>穩(wěn)壓器</b>

    非同小可:如何減小穩(wěn)壓器尺寸

    如果減小穩(wěn)壓器尺寸也如此簡單就好了。但在大多數(shù)情況下,可用的電路板空間總是不夠容納所有的部件,有限的空間需要承載更多的特性和功能。
    發(fā)表于 06-08 14:47 ?1165次閱讀

    電磁干擾μ模塊穩(wěn)壓器

    電磁干擾μ模塊穩(wěn)壓器
    發(fā)表于 04-21 17:27 ?1次下載
    低<b class='flag-5'>電磁</b><b class='flag-5'>干擾</b>μ模塊<b class='flag-5'>穩(wěn)壓器</b>

    微型高效單片穩(wěn)壓器為先進的SoC和μ處理供電,采用靜音開關2技術實現(xiàn)低電磁干擾

    微型高效單片穩(wěn)壓器為先進的SoC和μ處理供電,采用靜音開關2技術實現(xiàn)低電磁干擾
    發(fā)表于 05-27 12:43 ?2次下載
    微型高效單片<b class='flag-5'>穩(wěn)壓器</b>為先進的SoC和μ處理<b class='flag-5'>器</b>供電,采用靜音開關2技術實現(xiàn)低<b class='flag-5'>電磁</b><b class='flag-5'>干擾</b>

    電路設計中減小電磁干擾的去耦電容

    電路的設計中存在很多 電磁干擾(EMI) 問題, 去耦電容 的應用場景就是減小電磁干擾,這一過程衍生出了另一個概念——
    的頭像 發(fā)表于 10-21 16:22 ?1241次閱讀

    非同小可:如何減小穩(wěn)壓器尺寸

    非同小可:如何減小穩(wěn)壓器尺寸
    發(fā)表于 11-02 08:16 ?0次下載
    非同小可:如何<b class='flag-5'>減小</b><b class='flag-5'>穩(wěn)壓器</b>尺寸