0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

DDR3系列之時鐘信號的差分電容

微云疏影 ? 來源:一博科技 ? 作者:一博科技 ? 2022-04-18 10:33 ? 次閱讀

差分電容?沒看錯吧,有這種電容嗎?當(dāng)然是沒有的,只是這個電容并聯(lián)在差分信號P/N中間,所以我們習(xí)慣性的叫它差分電容罷了。如下圖一中紅色框中所示即我們今天的主角,下面容我慢慢給大家介紹。

pYYBAGJczfqATtWQAACKTXw3sOU639.jpg

圖一

大家看到它是否有種似曾相識又不曾見過的感覺?確實,它只不過是一個普普通通的不起眼的電容罷了!但是,如果它真的只是一個普通的電容,高速先生也不屑拿出來和大家講了,其實它普通的表面隱藏著很深的道道。到底有什么呢?噓!一般人我不告訴他!

圖一是Intel平臺設(shè)計指導(dǎo)上經(jīng)??梢钥吹降?a target="_blank">DDR3時鐘拓?fù)浣Y(jié)構(gòu),我們也經(jīng)常會在仿真實踐中去人為的添加這個差分電容,如下圖二時鐘信號一拖四所示為我們在設(shè)計中看到的一個真實案例。

poYBAGJczfqAev7AAABRNCuPMz0564.jpg

pYYBAGJczfuAAJFpAABzijnFj8A471.jpg

圖二 無差分電容的時鐘信號拓?fù)浼安ㄐ?/p>

雖然看起來這個波形還湊合,沒有太大的問題,但還是有優(yōu)化的余地(工程師的強迫癥又來了,真是傷不起?。。?,可以通過在前端并聯(lián)一個電容來優(yōu)化,如下圖三所示為并聯(lián)了2.2pF差分電容后的拓?fù)浣Y(jié)構(gòu)和仿真波形。

poYBAGJczfuAe5OHAABLNUTmYCs121.jpg

pYYBAGJczfuAQ20bAAB4AHLaU0Y927.jpg

圖三 有差分電容的拓?fù)浣Y(jié)構(gòu)和波形

在前端加了差分電容后,雖然上升沿有微小的變緩,但波形真的是呈現(xiàn)了一個完美的正弦波曲線,振蕩消除了,實在是苦逼的工程師們居家(埋頭實驗室)旅行(客戶現(xiàn)場出差)、殺人滅口(消除反射等)之必備良方。此優(yōu)化設(shè)計也已經(jīng)投入使用,在加了這個電容后系統(tǒng)能穩(wěn)定運行在800MHz的頻率,如果沒有焊接這個電容,系統(tǒng)只能穩(wěn)定運行在667MHz,運行到800MHz時系統(tǒng)時有錯誤發(fā)生。

看到這里,一些腦洞大開的工程師可能會問,這個電容的位置有什么講究嗎?我可不可以把這個電容放在最后面那個顆粒?高速先生就喜歡有人提這種高質(zhì)量的問題。下面還是看看仿真結(jié)果吧。

首先看看將電容放在第一個顆粒處的仿真結(jié)果,如下圖四所示。

poYBAGJczfyAIuhJAABLJfdY5oU414.jpg

pYYBAGJczfyAcEZIAAB9BoLvCHI457.jpg

圖四、電容在第一個顆粒處的拓?fù)浜筒ㄐ?/p>

可以看出此時波形已經(jīng)沒有放在前端(靠近發(fā)送芯片端)時的完美了,甚至出現(xiàn)了振蕩的小苗頭。接著把電容放在最后一片顆粒處,仿真結(jié)果如下圖五所示。

poYBAGJczf2AWNwAAABK93Xxcl4064.jpg

pYYBAGJczf2AbCyWAAB729H4zOo306.jpg

圖五 電容在最后處的拓?fù)浜筒ㄐ?/p>

此時波形振蕩甚至比沒有電容的效果還明顯,仿真結(jié)果表明此電容還是不要放在末端為好,最好的位置還是靠近發(fā)送端吧。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • DDR3
    +關(guān)注

    關(guān)注

    2

    文章

    273

    瀏覽量

    42081
  • 差分電容
    +關(guān)注

    關(guān)注

    0

    文章

    6

    瀏覽量

    8692
  • 時鐘信號
    +關(guān)注

    關(guān)注

    4

    文章

    434

    瀏覽量

    28394
收藏 人收藏

    評論

    相關(guān)推薦

    DDR3寄存器和PLL數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《DDR3寄存器和PLL數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 08-23 11:06 ?0次下載
    <b class='flag-5'>DDR3</b>寄存器和PLL數(shù)據(jù)表

    基于FPGA的DDR3多端口讀寫存儲管理設(shè)計

    控制模塊用戶接口讀操作設(shè)計 用戶接口讀操作也分為地址系統(tǒng)和數(shù)據(jù)系統(tǒng)。用戶接口讀操作信號說明如表2所列。 表2 DDR3控制器用戶接口讀操作信號說明 地址系統(tǒng)與寫操作相同,在時鐘
    發(fā)表于 06-26 18:13

    三星和SK海力士下半年停產(chǎn)DDR3內(nèi)存

    近日,三星和SK海力士宣布,將于下半年停止生產(chǎn)并供應(yīng)DDR3內(nèi)存,轉(zhuǎn)向利潤更高的DDR5內(nèi)存和HBM系列高帶寬內(nèi)存。此舉標(biāo)志著內(nèi)存行業(yè)的一次重要轉(zhuǎn)型。
    的頭像 發(fā)表于 05-17 10:12 ?443次閱讀

    華邦傾力挺進DDR3市場,抓住轉(zhuǎn)單商機

    華邦自DDR2時期就深入物聯(lián)網(wǎng)、汽車、工業(yè)、電信等高附加值領(lǐng)域,而隨著制程升級至DDR3階段,該公司開始加大對DDR3產(chǎn)能建設(shè)的投資力度。高雄工廠今年引入了20納米設(shè)備,產(chǎn)能逐漸釋放,未來將成為華邦新制程DRAM產(chǎn)品的主要生產(chǎn)基
    的頭像 發(fā)表于 05-13 10:03 ?342次閱讀

    全套DDRDDR2、DDR3DDR3L、LPDDR3DDR4 電源解決方案同步降壓控制器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《全套DDR、DDR2、DDR3、DDR3L、LPDDR3DDR4 電源
    發(fā)表于 04-09 09:51 ?7次下載
    全套<b class='flag-5'>DDR</b>、<b class='flag-5'>DDR</b>2、<b class='flag-5'>DDR3</b>、<b class='flag-5'>DDR3</b>L、LPDDR<b class='flag-5'>3</b> 和 <b class='flag-5'>DDR</b>4 電源解決方案同步降壓控制器數(shù)據(jù)表

    完整DDRDDR2,DDR3 和LPDDR3 存儲器電源解決方案同步降壓控制器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《完整DDR,DDR2,DDR3 和LPDDR3 存儲器電源解決方案同步降壓控制器數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 04-09 09:49 ?0次下載
    完整<b class='flag-5'>DDR</b>,<b class='flag-5'>DDR</b>2,<b class='flag-5'>DDR3</b> 和LPDDR<b class='flag-5'>3</b> 存儲器電源解決方案同步降壓控制器數(shù)據(jù)表

    完整的DDR2、DDR3DDR3L內(nèi)存電源解決方案同步降壓控制器TPS51216數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《完整的DDR2、DDR3DDR3L內(nèi)存電源解決方案同步降壓控制器TPS51216數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 03-13 13:58 ?0次下載
    完整的<b class='flag-5'>DDR</b>2、<b class='flag-5'>DDR3</b>和<b class='flag-5'>DDR3</b>L內(nèi)存電源解決方案同步降壓控制器TPS51216數(shù)據(jù)表

    完整的DDR、DDR2和DDR3內(nèi)存電源解決方案同步降壓控制器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《完整的DDRDDR2和DDR3內(nèi)存電源解決方案同步降壓控制器數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 03-13 10:16 ?1次下載
    完整的<b class='flag-5'>DDR</b>、<b class='flag-5'>DDR</b>2和<b class='flag-5'>DDR3</b>內(nèi)存電源解決方案同步降壓控制器數(shù)據(jù)表

    探頭對時鐘測試的影響

    探頭對時鐘測試的影響? 探頭是一種用于測量電路中電壓或電流變化的設(shè)備。在時鐘測試中,
    的頭像 發(fā)表于 01-08 15:36 ?396次閱讀

    DDR1/2/3數(shù)據(jù)預(yù)取技術(shù)原理詳解

    時鐘頻率:可通過倍頻技術(shù)升級的核心頻率。時鐘頻率可以理解為IO Buffer的實際工作頻率,DDR2中時鐘頻率為核心頻率的2倍,DDR3
    的頭像 發(fā)表于 12-25 18:18 ?3819次閱讀
    <b class='flag-5'>DDR</b>1/2/<b class='flag-5'>3</b>數(shù)據(jù)預(yù)取技術(shù)原理詳解

    探頭測量差分時鐘時延的全面指南

    探頭是一種常用的測量差分時鐘時延的工具。時鐘是指由兩個相互關(guān)聯(lián)的時鐘
    的頭像 發(fā)表于 11-24 10:54 ?795次閱讀

    DDR3存儲廠迎漲價商機 華邦、鈺創(chuàng)、晶豪科等訂單涌進

    法人方面解釋說:“標(biāo)準(zhǔn)型dram和nand目前由三星、sk hynix、美光等跨國企業(yè)主導(dǎo),因此,中臺灣企業(yè)在半導(dǎo)體制造方面無法與之抗衡?!痹?b class='flag-5'>ddr3 ddr3的情況下,臺灣制造企業(yè)表現(xiàn)出強勢。ddr3的價格也隨之上漲,給臺灣半
    的頭像 發(fā)表于 11-14 11:29 ?679次閱讀

    DDR4和DDR3內(nèi)存都有哪些區(qū)別?

    DDR4和DDR3內(nèi)存都有哪些區(qū)別? 隨著計算機的日益發(fā)展,內(nèi)存也越來越重要。DDR3DDR4是兩種用于計算機內(nèi)存的標(biāo)準(zhǔn)。隨著DDR4內(nèi)存
    的頭像 發(fā)表于 10-30 09:22 ?9848次閱讀

    闡述DDR3讀寫分離的方法

    DDR3是2007年推出的,預(yù)計2022年DDR3的市場份額將降至8%或以下。但原理都是一樣的,DDR3的讀寫分離作為DDR最基本也是最常用的部分,本文主要闡述
    的頭像 發(fā)表于 10-18 16:03 ?839次閱讀
    闡述<b class='flag-5'>DDR3</b>讀寫分離的方法

    DDR3DDR4的技術(shù)特性對比

    摘要:本文將對DDR3DDR4兩種內(nèi)存技術(shù)進行詳細(xì)的比較,分析它們的技術(shù)特性、性能差異以及適用場景。通過對比這兩種內(nèi)存技術(shù),為讀者在購買和使用內(nèi)存產(chǎn)品時提供參考依據(jù)。
    發(fā)表于 09-27 17:42 ?3003次閱讀