0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

SAR ADC的原理以及SAR ADC驅(qū)動電路設(shè)計要點

得捷電子DigiKey ? 來源:得捷電子DigiKey ? 作者:得捷電子DigiKey ? 2022-04-28 12:53 ? 次閱讀

SAR ADC是一個非常常見的拓撲結(jié)構(gòu),這是一種在速度、分辨率和功率之間提供了很好平衡的折衷方案。SAR ADC的一個關(guān)鍵優(yōu)勢是幾乎沒有延遲。因此在很多應(yīng)用領(lǐng)域都能看到使用SAR ADC。

本文將介紹SAR ADC的原理,以及SAR ADC驅(qū)動電路設(shè)計需要注意的一些要點。

SAR ADC原理

SAR ADC(Successive Approximation Register),即逐次逼近型ADC。 如下圖,SAR ADC主要分成四個部分: 采樣保持電路、模擬比較器、SAR逐次逼近寄存器DAC數(shù)字模擬轉(zhuǎn)換器

87d2f064-c623-11ec-bce3-dac502259ad0.png

圖1:SAR ADC的典型拓撲結(jié)構(gòu)

SAR ADC的工作過程主要有兩個階段:采樣階段和轉(zhuǎn)化階段。

采樣階段:

在采樣階段,開關(guān)S2斷開,開關(guān)S1閉合,這時對ADC采樣電容C充電。

880a2368-c623-11ec-bce3-dac502259ad0.png

圖2:SAR ADC的采樣階段

轉(zhuǎn)化階段:

在轉(zhuǎn)化階段,開關(guān)S1斷開,S2閉合。

88354e12-c623-11ec-bce3-dac502259ad0.png

圖3:轉(zhuǎn)化階段

下圖是一個6-bit ADC轉(zhuǎn)換過程:

采樣電容上的電壓與內(nèi)部DAC通過比較器上的電壓,從高位到低位,逐級比較。

逐次逼近寄存器在每個時鐘周期向內(nèi)部DAC提供額外的代碼。

如果采樣電容上的模擬電壓高于內(nèi)部DAC電壓,記為1

如果采樣電容上的模擬電壓高于內(nèi)部DAC電壓,記為0

8856f670-c623-11ec-bce3-dac502259ad0.png

圖4:6-bit ADC的轉(zhuǎn)換過程 所以,轉(zhuǎn)換時間是轉(zhuǎn)換取決于時鐘頻率和ADC分辨率。上圖示例中,轉(zhuǎn)化需要6個時鐘周期得到結(jié)果。結(jié)束轉(zhuǎn)化之后,大多數(shù)ADC會返回采樣階段。

SAR ADC驅(qū)動電路設(shè)計

為什么需要驅(qū)動電路?

一般情況下,SAR ADC輸入結(jié)構(gòu)為開關(guān)電容采樣電路。而電容的充放電需要足夠的電流來支持。同時由于電容的存在,加上開關(guān)本身的一些片內(nèi)寄生電容,會將一些電荷反向注入電源,稱為電荷注入反沖,從而引起振蕩。

887f0746-c623-11ec-bce3-dac502259ad0.png

圖5:開關(guān)電容采樣電路, 電荷注入反沖(圖片來源:ADI)

如上圖:開關(guān)閉合的時候,采樣;開關(guān)打開的時候,轉(zhuǎn)化。每當(dāng)開關(guān)閉合的時候,電容本身存在的電荷反向注入傳感器,從而引起振蕩。我們需要額外的穩(wěn)定時間來排除這部分干擾。 為了給SAR ADC供電以及減少電荷反沖的影響。一般我們會在傳感器和SAR ADC之間,添加ADC驅(qū)動電路(放大器)和開關(guān)采樣電容充電RC電路。

88a6ca60-c623-11ec-bce3-dac502259ad0.png

圖6:SAR ADC驅(qū)動電路設(shè)計(圖片來源:ADI)

開關(guān)采樣電容充電RC電路

RC起到的作用是減少電荷反沖的影響以及限制寬帶噪聲。這項要求又對放大器選擇和性能構(gòu)成了進一步的限制。 為了選擇合適的RC阻值和容值,我們至少要確保以下兩點: 第一,確保所選ADC驅(qū)動器和RC電路能切實驅(qū)動ADC。也就是說RC電路的電阻阻值不能過于大。是否能夠足夠驅(qū)動ADC,由ADC需要的輸入電流大小決定,也就是ADC輸入電阻大小決定。

第二,確保采樣電容上的電壓盡量接近輸入電壓。在轉(zhuǎn)化階段之前,確保采樣電容上的電壓盡量接近輸入電壓,且穩(wěn)定到所需的分辨率。

如下圖,在SAR ADC采樣階段,S1關(guān)閉,輸入電壓Vin通過電阻R對采樣電容C充電。采樣電容上的電壓和輸入電壓之間的電壓差應(yīng)小于LSB(最低有效位)的一半。

88d7df60-c623-11ec-bce3-dac502259ad0.png

圖7:采樣電容上的電壓

下面我們來看看時間常數(shù)τ的計算。 采樣電容上的電壓Vc與時間的函數(shù)關(guān)系:

8900c646-c623-11ec-bce3-dac502259ad0.png

如果只考慮ADC采樣電路結(jié)構(gòu),時間常數(shù)t取決于內(nèi)部采樣電容器C和開關(guān)電阻R。時間常數(shù)t等于R乘以C。

89187d90-c623-11ec-bce3-dac502259ad0.png

8931a676-c623-11ec-bce3-dac502259ad0.png

其中FSR為滿量程范圍,N為ADC的位數(shù)。 對于不同的分辨率,下表顯示了至少需要多少個時間常數(shù)才能保證誤差在1個LSB之內(nèi)。

8952b0e6-c623-11ec-bce3-dac502259ad0.png

比如一個8位ADC,至少要6倍于時間常數(shù)的時間,才能保證誤差在1個LSB之內(nèi)。 推導(dǎo)計算過程,這里就不展開了,感興趣可以看下面這篇ADI的文章:精密SAR模數(shù)轉(zhuǎn)換器的前端放大器和RC濾波器設(shè)計 存在外部RC電路的情況下,需要一同考慮外部RC電路和內(nèi)部ADC采樣電路結(jié)構(gòu)中的RC以及存在的其他的寄生阻抗參數(shù),來計算時間常數(shù)τ。這里就不展開討論。 為RC電路選擇合適的電阻和電容,可訪問Digi-Key相應(yīng)的產(chǎn)品網(wǎng)頁。

Digi-Key電阻

Digi-Key電容

ADC驅(qū)動電路(放大器)

驅(qū)動電路(放大器)的選擇,我們需要注意以下兩點:

放大器應(yīng)支持充電電流并能夠吸收電荷注入反沖。

該放大器的輸出需要在采樣邊緣的末端完全穩(wěn)定,使得對ADC輸入采樣時不會增加誤差。

這意味著放大器應(yīng)能提供瞬時電流階躍,對應(yīng)放大器應(yīng)該具有高壓擺率。對這些瞬態(tài)事件提供快速建立響應(yīng),對應(yīng)放大器應(yīng)該具有高帶寬。 放大器選型時,可以通過壓擺率和帶寬等參數(shù)進行篩選。通過Digi-Key網(wǎng)站,可以方便地根據(jù)參數(shù)選擇合適的放大器。

Digi-Key放大器

8975380a-c623-11ec-bce3-dac502259ad0.png

圖8:Digi-Key網(wǎng)站中放大器參數(shù)選項

SAR ADC的選擇

選擇合適的SAR ADC,能大大減少對驅(qū)動電路的要求,簡化驅(qū)動電路設(shè)計難度。大家可以通過Digi-Key網(wǎng)站進行快捷地選型。

Digi-Key SAR ADC

從SAR ADC驅(qū)動電路設(shè)計的角度考慮,我們需要注意以下兩點:

長采樣階段

較長的采樣階段可以降低對驅(qū)動放大器的建立要求,并且允許較低的RC電路截止頻率,這意味著可以使用噪聲較高且/或功率/帶寬較低的放大器??梢栽赗C電路中使用較大的R值和較小的對應(yīng)C值,減少放大器穩(wěn)定性問題,同時也不會大幅影響失真性能。較大的R值有助于在過壓條件下保護ADC輸入;同時還能降低放大器中的動態(tài)功耗。

高輸入阻抗SAR ADC:

高輸入阻抗的優(yōu)勢在于:在慢速 (<10 kHz) 或直流類信號條件下支持低輸入電流,并且可在高達100kHz的輸入頻率范圍內(nèi)實現(xiàn)更好的失真 (THD) 性能。 我們以ADI AD4000舉例,AD4000支持高阻抗輸入模式,降低的輸入電流需求,能以比傳統(tǒng)SAR高得多的源阻抗來驅(qū)動。這意味著,RC電路中的電阻值可以比傳統(tǒng)SAR設(shè)計大10倍。

89a75164-c623-11ec-bce3-dac502259ad0.png

圖9:AD4000高阻抗模式和普通模式對輸入電流的影響(圖片來源:ADI)

在慢速應(yīng)用中(信號帶寬<10 kHz),高阻抗輸入帶來較低的輸入電流,我們可以用較低截止頻率的RC電路,低功率和帶寬的精密放大器來驅(qū)動ADC,消除了使用專用高速ADC驅(qū)動器的必要性,從而降低功耗、尺寸和成本。

精密ADC驅(qū)動器設(shè)計工具

如果你覺得上面SAR ADC驅(qū)動設(shè)計很麻煩,也可以使用ADI精密ADC驅(qū)動器設(shè)計工具。你這樣一來,你就可以根據(jù)不同的參數(shù)來模擬仿真,從而縮短精密ADC驅(qū)動器設(shè)計的時間。

89d2b91c-c623-11ec-bce3-dac502259ad0.png

圖10:ADI 精密ADC驅(qū)動器設(shè)計工具 (圖片來源:ADI)

本文小結(jié)

SAR ADC是一個非常常見的拓撲結(jié)構(gòu)。驅(qū)動電路設(shè)計往往是SAR ADC設(shè)計的一個難點。理解SAR ADC原理。對于SAR ADC,RC電路、驅(qū)動電路(放大器),我們往往需要放在一起綜合考慮。了解每部分的設(shè)計要點,使用適當(dāng)?shù)墓ぞ?,往往能事半功倍?如果你喜歡這篇文章,那就來“分享 + 點贊”吧!

原文標(biāo)題:SAR ADC驅(qū)動電路設(shè)計有點難?掌握了這些要點,讓你事半功倍!

文章出處:【微信公眾號:得捷電子DigiKey】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • adi
    adi
    +關(guān)注

    關(guān)注

    144

    文章

    45810

    瀏覽量

    248209
  • 驅(qū)動電路
    +關(guān)注

    關(guān)注

    152

    文章

    1517

    瀏覽量

    108298
  • SAR ADC
    +關(guān)注

    關(guān)注

    2

    文章

    15

    瀏覽量

    7584

原文標(biāo)題:SAR ADC驅(qū)動電路設(shè)計有點難?掌握了這些要點,讓你事半功倍!

文章出處:【微信號:得捷電子DigiKey,微信公眾號:得捷電子DigiKey】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    解讀SAR ADC驅(qū)動運算放大器選擇

    我們介紹了 SARADC 驅(qū)動電路的設(shè)計程序,還闡述了如何進一步優(yōu)化 SAR 前端的 RC 電路
    發(fā)表于 03-19 14:24 ?6210次閱讀
    解讀<b class='flag-5'>SAR</b> <b class='flag-5'>ADC</b><b class='flag-5'>驅(qū)動</b>運算放大器選擇

    SARADC驅(qū)動電路設(shè)計

      本文是以AD7689的SARADC為例的驅(qū)動電路設(shè)計,其他類型的SARADC也是類似的
    發(fā)表于 11-09 16:18 ?3572次閱讀
    <b class='flag-5'>SAR</b>型<b class='flag-5'>ADC</b>的<b class='flag-5'>驅(qū)動</b><b class='flag-5'>電路設(shè)計</b>

    放大器驅(qū)動SAR ADC電路設(shè)計難點

    SAR ADC驅(qū)動電路設(shè)計存在多個難點,處理不當(dāng)將導(dǎo)致ADC輸出碼值跳動范圍巨大。
    的頭像 發(fā)表于 02-22 11:16 ?1687次閱讀
    放大器<b class='flag-5'>驅(qū)動</b><b class='flag-5'>SAR</b> <b class='flag-5'>ADC</b><b class='flag-5'>電路設(shè)計</b>難點

    SARADC不同輸入類型

    篇帖子中,我們將看一看造成SAR ADC內(nèi)總諧波失真 (THD) 的源頭,以及他在不同的輸入類型間有什么不一樣的地方。THD影響讓我們首先看看諧波失真是如何被引入的。本質(zhì)上來說,轉(zhuǎn)換器是一個非線性
    發(fā)表于 09-11 14:49

    SARADC應(yīng)用

    衰減特性,其對抗混疊濾波器的設(shè)計要求要低很多,多數(shù)情況下一階RC電路能夠滿足抗混疊需求。)其次是模擬輸入與基準(zhǔn)輸入的驅(qū)動問題。不同于大學(xué)課本上講到的,現(xiàn)在市面上流行的大部分SARADC
    發(fā)表于 08-06 04:45

    驅(qū)動SAR ADC挑戰(zhàn)如何面對

    應(yīng)對驅(qū)動 SAR ADC 的挑戰(zhàn)
    發(fā)表于 08-13 11:02

    大連站-張哲:高精度SAR ADC電路設(shè)計和問題解決

    高精度SARADC電路設(shè)計和疑難解答
    的頭像 發(fā)表于 08-12 06:06 ?2799次閱讀

    應(yīng)對驅(qū)動 SAR ADC 的挑戰(zhàn)

    應(yīng)對驅(qū)動 SAR ADC 的挑戰(zhàn)
    發(fā)表于 03-20 17:04 ?4次下載
    應(yīng)對<b class='flag-5'>驅(qū)動</b> <b class='flag-5'>SAR</b> <b class='flag-5'>ADC</b> 的挑戰(zhàn)

    SAR ADC輸入類型

    SAR ADC輸入類型
    發(fā)表于 04-22 11:32 ?5次下載
    <b class='flag-5'>SAR</b> <b class='flag-5'>ADC</b>輸入類型

    SAR ADC驅(qū)動程序

    SAR ADC驅(qū)動程序
    發(fā)表于 04-23 13:46 ?2次下載
    <b class='flag-5'>SAR</b> <b class='flag-5'>ADC</b><b class='flag-5'>驅(qū)動</b>程序

    如何求解SAR ADC輸入驅(qū)動難題

    列文章探討ADC的基礎(chǔ)知識及其類型、應(yīng)用。本文將探討SAR ADC的輸入驅(qū)動難題。 許多數(shù)據(jù)采集、工業(yè)控制和儀表應(yīng)用都需要超高速模數(shù)轉(zhuǎn)換器 (ADC
    的頭像 發(fā)表于 11-05 14:25 ?2062次閱讀
    如何求解<b class='flag-5'>SAR</b> <b class='flag-5'>ADC</b>輸入<b class='flag-5'>驅(qū)動</b>難題

    SAR ADC的隔離

    SAR ADC傳統(tǒng)上被用于較低采樣速率和較低分辨率的應(yīng)用。如今已有1 MSPS采樣速率的快速、高精度、20位SAR ADC,例如LTC2378-20 ,
    的頭像 發(fā)表于 01-24 16:44 ?1000次閱讀
    <b class='flag-5'>SAR</b> <b class='flag-5'>ADC</b>的隔離

    SAR ADC的隔離

    SAR ADC傳統(tǒng)上用于較低的采樣速率和較低的分辨率。如今,可以使用 LTC20-1 等采樣速率為 2378 MSPS 的快速、高精度、20 位 SAR ADC,
    發(fā)表于 02-15 10:39 ?484次閱讀

    SAR ADC是什么 SAR ADC應(yīng)用優(yōu)勢

      SAR ADC是逐次逼近寄存器型(SAR)模擬數(shù)字轉(zhuǎn)換器(ADC),它采用連續(xù)逼近法來實現(xiàn)模擬信號的采樣和量化。它是采樣速率低于5Msps (每秒百萬次采樣)的中等至高分辨率應(yīng)用結(jié)
    發(fā)表于 02-22 17:44 ?6000次閱讀

    放大器驅(qū)動SAR ADC電路的設(shè)計難點簡析

    SAR ADC驅(qū)動電路設(shè)計存在多個難點,處理不當(dāng)將導(dǎo)致ADC輸出碼值跳動范圍巨大。
    發(fā)表于 07-03 17:19 ?950次閱讀
    放大器<b class='flag-5'>驅(qū)動</b><b class='flag-5'>SAR</b> <b class='flag-5'>ADC</b><b class='flag-5'>電路</b>的設(shè)計難點簡析