0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

DDR4設計過孔STUB長,DDR信號“強”?

edadoc ? 來源:edadoc ? 作者:edadoc ? 2022-05-11 09:16 ? 次閱讀

作者:一博科技高速先生 姜杰

Layout組有個雷工,大家叫他老雷,盡管畫板多年閱板無數(shù),但還是被SI同事給出的DDR4信號優(yōu)化建議整懵圈了;SI組也有個雷工,大家叫他小雷,盡管初出茅廬時默默無聞,但是在他優(yōu)化的這版一驅九DDR4穩(wěn)定運行在3200Mbps后,他將被尊稱為豹哥。

一驅九DDR4設計一直是行業(yè)公認的難點,尤其是板載顆粒的方案,當然,具體難度也因板而異。不幸的是,兩位雷工這次遇到的是個硬骨頭,不光是板載顆粒設計,還是個改板,之所以改板,原因很簡單,之前的板子DDR4數(shù)據(jù)信號沒有達到3200Mbps的預期速率。 客戶反饋前一版本已經(jīng)可以跑到2933Mbps, 改板的需求也很簡單,就是能穩(wěn)定運行到3200Mbps,畢竟,上一版離目標速率也就差那么一點點。

與客戶的樂觀不同,小雷覺得事情可能不像預期的那么容易??梢耘袛嗟氖牵弦话媸窃A坎蛔銓е碌膍arginal fail,問題是,從2933Mbps到3200Mbps,這點看似不起眼的裕量去哪找?

熟悉高速先生文章的朋友一定還記得,一驅多DDRX,難點往往不在速率較高的數(shù)據(jù)信號,而在于速率只有數(shù)據(jù)信號一半的地址控制類信號,原因這里再解釋哈:數(shù)據(jù)信號一般都是點到點的拓撲,而且大多有片上端接(ODT),走線拓撲簡單,又有端接,信號想跑不起來都難;地址控制類信號的處境就難多了,難就難在一驅多的走線拓撲對信號的影響太大,即便速率相比數(shù)據(jù)信號減半。

小雷也深知這一點,所以上一版數(shù)據(jù)信號跑不到3200Mbps,大概率是因為DDR4的地址控制類信號達不到1600Mbps,于是查板從此類信號入手,上一版的走線拓撲為Clamshell,看不懂單詞沒關系,畫出來你就秒懂了:

pYYBAGJ7Dl-AfH93AACVjrQ6AiQ106.png

對于空間受限的單板而言,一驅九DDR4選擇這個拓撲也算合理。Clamshell拓撲可以認為是Flyby拓撲和T拓撲的組合,所以既有Flyby拓撲的特點,也就是近端顆粒的信號質量特別差;也有T拓撲的特點,近端的DRAM1和DRAM2一樣差。小雷的仿真結果也驗證了這一點,上一版近端顆粒的眼圖(地址信號速率1600Mbps)確實在Pass和Fail的邊緣瘋狂試探,無怪乎壓力測試速率總是差那么一點點。

poYBAGJ7DmCAJK7CAANu6U1unaE459.png

令人沮喪的是,無論小雷如何調整Clamshell拓撲參數(shù),近端顆粒的信號質量始終不見改善,看來前一版的設計也是下過功夫的。關鍵時刻,客戶提供了另外一個信息:同樣的主控芯片,在板載顆粒方案之前,有過DIMM條成功的案例,當時的DIMM條上的DDR顆粒采用Flyby拓撲,設計如下:

pYYBAGJ7DmGAHf5eAAILZqh9_38229.png

苦無良方的小雷決定照葫蘆畫瓢,讓老雷把板載顆粒也改為Flyby拓撲試試,不過,由于單板空間不像DIMM條充足,板載DDR芯片需要雙面布局,調整后的地址信號拓撲如下:

poYBAGJ7DmGAbz3hAACFmhaDlE8505.png

老雷不愧設計老炮兒,三下五除二把板子改了出來,除了因空間受限與DIMM條的布局無法做到一樣,DDR信號的各段走線長度、阻抗控制都與DIMM條保持一致,還很貼心了調整了信號走線層,讓過孔stub盡量短。

小雷查板之后相當滿意,老雷得到認可后也很得意,甚至自信滿滿的與客戶確定了投板日期,萬事俱備,只欠仿真驗證了。

調整為Flyby拓撲的板載顆粒方案仿真結果居然又翻車了,近端顆粒信號質量略有改善,但是仍沒達到預期效果:

poYBAGJ7DmKAT20FAAODc_LAfEU595.png

小雷迷茫了,目前的仿真結果顯然無法支持數(shù)據(jù)信號穩(wěn)定運行到3200Mbps。拓撲、走線、阻抗都控制的和DIMM一毛一樣,為啥結果還差著一截?

一定是漏了什么?小雷對著DIMM條和板載設計的Flyby一點點的排查,功夫不負有心人,經(jīng)過一整天的對比驗證,終于發(fā)現(xiàn)了關鍵影響因素。最后給出的優(yōu)化方案讓老雷驚掉了下巴:調整主控芯片與近端顆粒之間走線的層面,控制過孔stub越長越好。

poYBAGJ7DmKAbVcfAACUqSqJF4A379.png

“都知道SI同事的套路深,沒想到這么深。眾所周知過孔stub越短越好,小雷為何這次卻不走尋常路,偏偏要加長?!”老雷將信將疑,還是耐著性子按照小雷的要求調整走線層,過孔stub由調整前的35mil增加到94mil。不曾想,仿真結果再次顛覆了老雷的認知,近端顆粒的信號質量竟然鬼使神差的好了起來:

pYYBAGJ7DmOAMry1AAM_xrdRXhM840.png

老雷心中疑云密布: “為什么會這樣?難道以前的經(jīng)驗有錯?”

小雷仿佛看透了老雷的想法,于是解釋起來:“其實,一開始自己也是百思不得其解,后來從stub的特點切入,才慢慢有了眉目:過孔stub本質是一種能量泄放的通道,越是高頻的能量受到的影響越大,因此,高速串行信號需要控制過孔stub盡量短,以避免能量損耗。但是,本項目的特殊之處在于主控芯片的驅動較強,加上一驅多拓撲的反射更容易在近端顆粒處積累,所以近端顆粒的信號質量就成了通道的瓶頸,增加近端顆粒的過孔stub長度能夠很好的衰減高頻分量,使主芯片輸出的強度減弱,上升沿變緩,最終達到減少反射的目的,相應的,信號質量也得到了改善。不過,這也是一家之言,要深入理解這個現(xiàn)象還有待進一步的研究?!?/p>

“這是不是說所有DDRX的Flyby信號拓撲都要控制近端顆粒過孔stub盡量長呢?”老雷繼續(xù)問道。

小雷沉吟半晌:“不是,增加過孔stub這種非常規(guī)操作需要慎用,這個項目這么做也是因為有仿真的驗證。如果主控芯片的驅動本身比較弱,這時再增加過孔stub可能就適得其反了。”

老雷秒懂了:“所以,It depends!實在拿不準的還是要仿真?!?/p>

兩人會心一笑,順利投板。兩個月以后,客戶反饋了改板調試成功的消息,給這個項目畫上了圓滿的句號。

問題來了

大家接觸過的DDRX最多拖了幾個顆粒呢?地址信號采用什么拓撲?歡迎分享

審核編輯:符乾江

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • DDR
    DDR
    +關注

    關注

    11

    文章

    697

    瀏覽量

    64938
  • 數(shù)據(jù)信號

    關注

    0

    文章

    54

    瀏覽量

    11938
收藏 人收藏

    評論

    相關推薦

    DDR4時序參數(shù)介紹

    DDR4(Double Data Rate 4)時序參數(shù)是描述DDR4內存模塊在執(zhí)行讀寫操作時所需時間的一組關鍵參數(shù),它們直接影響到內存的性能和穩(wěn)定性。以下是對DDR4時序參數(shù)的詳細解
    的頭像 發(fā)表于 09-04 14:18 ?276次閱讀

    什么是DDR4內存的工作頻率

    DDR4內存的工作頻率是指DDR4內存條在運行時所能達到的速度,它是衡量DDR4內存性能的一個重要指標。DDR4內存作為目前廣泛使用的內存類型之一,其工作頻率經(jīng)歷了從最初的低頻率到當前
    的頭像 發(fā)表于 09-04 12:45 ?325次閱讀

    DDR4的主要參數(shù)

    DDR4(Double Data Rate 4)作為當前主流的計算機內存技術,相較于其前身DDR3,在性能、功耗、容量等多個方面都有了顯著提升。
    的頭像 發(fā)表于 09-04 12:43 ?333次閱讀

    DDR4的結構和尋址方式

    DDR4DDR4-SDRAM,即第4DDR-SDRAM)作為當前電子系統(tǒng)架構中使用最為廣泛的RAM存儲器,其結構和尋址方式對于理解其高性能和存儲容量至關重要。
    的頭像 發(fā)表于 09-04 12:42 ?159次閱讀

    DDR4接口引腳定義及功能

    DDR4(Double Data Rate 4)接口引腳的具體定義和功能是一個復雜且詳細的話題,涉及到電源、地、控制信號、時鐘信號、地址信號
    的頭像 發(fā)表于 09-04 12:39 ?951次閱讀

    DDR4尋址原理詳解

    DDR4(Double Data Rate 4th Generation Synchronous Dynamic Random Access Memory,即第四代雙倍速率同步動態(tài)隨機存取存儲器
    的頭像 發(fā)表于 09-04 12:38 ?185次閱讀

    DDR4內存頻率最高多少

    DDR4內存頻率的最高值是一個隨著技術進步而不斷演變的指標。目前,DDR4內存的頻率已經(jīng)取得了顯著的提升,但具體到最高頻率,則需要結合多個方面來討論。
    的頭像 發(fā)表于 09-04 12:37 ?339次閱讀

    DDR4時鐘頻率和速率的關系

    DDR4(第四代雙倍數(shù)據(jù)率同步動態(tài)隨機存取存儲器)的時鐘頻率和速率之間存在著緊密的關系,這種關系對于理解DDR4內存的性能特性至關重要。以下將詳細探討DDR4時鐘頻率和速率之間的關系,包括它們如何相互影響、如何衡量以及在實際應用
    的頭像 發(fā)表于 09-04 11:44 ?460次閱讀

    DDR4的基本概念和特性

    DDR4,即第四代雙倍數(shù)據(jù)率同步動態(tài)隨機存取存儲器(Double Data Rate Synchronous Dynamic Random Access Memory),是計算機內存技術的一個重要
    的頭像 發(fā)表于 09-04 11:43 ?488次閱讀

    0706線下活動 I DDR4/DDR5內存技術高速信號專題設計技術交流活動

    01活動主題DDR4/DDR5內存技術高速信號專題設計技術交流活動時間:2024年7月6日(本周六)10:00地點:深圳市南山區(qū)科技南十二路曙光大廈1002(深圳地鐵1號線,高新園地鐵站D出口200
    的頭像 發(fā)表于 07-06 08:12 ?180次閱讀
    0706線下活動 I <b class='flag-5'>DDR4</b>/<b class='flag-5'>DDR</b>5內存技術高速<b class='flag-5'>信號</b>專題設計技術交流活動

    DDR4信號完整性測試要求

    DDR5已經(jīng)開始商用,但是有的產(chǎn)品還才開始使用DDR4。本文分享一些DDR4的測試內容。DDR4 和前代的 DDR3 相比, 它的速度大幅提
    的頭像 發(fā)表于 01-08 09:18 ?1465次閱讀
    <b class='flag-5'>DDR4</b><b class='flag-5'>信號</b>完整性測試要求

    PCB的DDR4布線指南和PCB的架構改進

    PCB的DDR4布線指南和PCB的架構改進
    的頭像 發(fā)表于 12-07 15:15 ?2111次閱讀

    DDR4DDR3內存都有哪些區(qū)別?

    DDR4DDR3內存都有哪些區(qū)別? 隨著計算機的日益發(fā)展,內存也越來越重要。DDR3和DDR4是兩種用于計算機內存的標準。隨著DDR4內存
    的頭像 發(fā)表于 10-30 09:22 ?9856次閱讀

    淺談Via stubDDR4并行鏈路上的表現(xiàn)

    做高速鏈路的小伙伴都知道,Stub總是會帶來各種影響,或者導致阻抗突變,或者導致插入損耗曲線上存在諧振,等等。本文介紹了Via stubDDR4并行鏈路上的表現(xiàn)。下面是論文的全文。
    發(fā)表于 10-09 10:35 ?668次閱讀
    淺談Via <b class='flag-5'>stub</b>在<b class='flag-5'>DDR4</b>并行鏈路上的表現(xiàn)

    ddr4 3200和3600差別大嗎

     DDR4 3200和3600是內存模塊的頻率標準,表示其頻率值,具有以下差異
    發(fā)表于 09-26 15:24 ?2.3w次閱讀