0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何在PCB板設(shè)計中增強電磁兼容性

恩智浦MCU加油站 ? 來源:恩智浦MCU加油站 ? 作者:恩智浦MCU加油站 ? 2022-05-19 10:42 ? 次閱讀

PCB設(shè)計中,電磁兼容性(EMC)異常重要,關(guān)系到整個項目的成敗,稍早前本加油站發(fā)表了兩篇相關(guān)文章,對這個問題所涉及到的方方面面,做了一個全面的梳理。

如何在PCB板設(shè)計中,增強電磁兼容性

如何在PCB板設(shè)計中,增強電磁兼容性(續(xù))本文將重點講解電源部分設(shè)計在EMC方面的考慮。

1. 概述

MCU硬件系統(tǒng)中,電源和接口的硬件設(shè)計是非常重要和必不可少的部分。同時,電源和接口的EMC設(shè)計在產(chǎn)品和項目是非常常見和容易出現(xiàn)問題的兩個設(shè)計要點。本文簡要介紹和討論了關(guān)于電源和接口在EMC設(shè)計和布局布線的考慮。

2.電源EMC設(shè)計考慮

2.1 電源電路設(shè)計

在MCU硬件系統(tǒng)設(shè)計中,我們經(jīng)常用到的電源包括LDODC-DC Buck/Boost電路。

DC-DC電路又可以分為PWM工作模式,PFM工作模式和PWM-PFM混合工作模式。LDO電源電路具有電源輸出紋波小,負(fù)載響應(yīng)快,靜態(tài)功耗低,噪聲抑制比高和外圍器件少等優(yōu)點。但相應(yīng)地,也存在Vdrop壓降和電源轉(zhuǎn)換效率低等缺點。DC-DC Buck/Boost電路具有電源轉(zhuǎn)換效率高,輸入電壓范圍寬和輸出電流大等特點。但同時由于電路的開關(guān)特性而具有電源輸出紋波噪聲大,負(fù)載響應(yīng)較慢和外圍電路復(fù)雜成本高等缺點。在進(jìn)行電源電路設(shè)計時,應(yīng)根據(jù)實際系統(tǒng)的設(shè)計要求,選擇合適的電源類型和拓?fù)浣Y(jié)構(gòu)。同時,從電磁兼容性的角度來講,有以下幾點需要注意:

選擇低ESR的電源輸出電容,以降低輸出電源紋波,并提高負(fù)載響應(yīng)速度;

選擇低ESR和帶shield屏蔽的電感,以降低紋波和EMI噪聲;

PWM-PFM工作模式可根據(jù)負(fù)載的要求和動態(tài)變化,進(jìn)行合理選擇和切換。

PWM模式下,紋波噪聲小,重負(fù)載時效率高;

PFM模式下,靜態(tài)功耗小,輕負(fù)載時效率高,負(fù)載響應(yīng)速度快,但紋波噪聲較大。

2.2 電源電路PCB layout設(shè)計

電源電路PCB Layout設(shè)計時,一些布局布線的設(shè)計規(guī)則和方法可以作為參考,如下所示:

電源輸入和輸出濾波電容布局時,首先要將小容值電容放在靠近電源輸入或輸出的位置,然后依次是大容值濾波電容。因為小容值可以提供快速的響應(yīng)時間,能濾除電源中高頻干擾部分,大容值的體電容能夠濾除低頻干擾并提供負(fù)載瞬間大電流的蓄儲能力。

其次,濾波電容應(yīng)擺放在電源輸入端或輸出端與芯片電源引腳之間的路徑上,保證電源輸入或輸出必然經(jīng)過濾波電容。

再次,也需保證濾波電容的GND距離芯片GND引腳之間的距離最短,以最大程度地縮短回流路徑,降低GND網(wǎng)絡(luò)阻抗;

增加電源輸入或輸出端換層時過孔數(shù)量,以減少電源阻抗;

盡量減少GND換層,保證GND在芯片的TOP層有完整的地平面,以減少地阻抗;

電源輸入和輸出的回流路徑保持最小。

4cbe05e2-d70b-11ec-bce3-dac502259ad0.png

圖 1. DC-DC電源最小化回流路徑

如下圖所示,電源電路優(yōu)化過程包括如下幾方面的優(yōu)化:

去掉元器件引腳間的殘留銳角銅皮;

增加電源輸入過孔數(shù)量,確保先經(jīng)過輸入濾波電容,并提高與電感的隔離度;

優(yōu)化地平面的回流路徑,使得電源環(huán)路面積最小;

盡可能加粗電源走線,保證電源走線的低阻抗特性;

優(yōu)化輸出電容的接地,確保在最小的回流路徑上。

4d0ce252-d70b-11ec-bce3-dac502259ad0.png

圖2. DC-DC電源優(yōu)化過程

在使用內(nèi)電層作為電源層平面或者走線時,有以下需要關(guān)注的要點:

電源層分割時,應(yīng)考慮整板電源層內(nèi)縮,即保證電源層在PCB電路板邊緣要相對于GND層內(nèi)縮。這樣可有效減少PCB電路板的EMI輻射。

電源層分割或走電源線時,應(yīng)注意盡量減少避空的過孔,保證電源平面或電源線的低阻抗特性。

在接口或者高隔離要求的電路中,要保證GND層和電源層的同時隔離。例如RS485電路,它采用光耦隔離電路來提高板級隔離度,同時要將隔離電路下面的GND層和電源層進(jìn)行避空隔離。

電源層的電源域進(jìn)行換層時,需要在就近的地方放置電源濾波電容,并增加過孔的數(shù)量,保證電源工作在最大負(fù)載時的載流能力。

4d611fac-d70b-11ec-bce3-dac502259ad0.png

圖3. DC-DC電源走內(nèi)電層的情況

3. 接口電路EMC設(shè)計考慮

在產(chǎn)品設(shè)計中,我們通常會設(shè)計諸如USB, HDMI,RJ-45, RS422/485和音頻輸入等接口,以滿足汽車,工業(yè)和消費級客戶的不同應(yīng)用需求。

從EMC設(shè)計的角度出發(fā),需要從電路濾波設(shè)計和GND分割隔離處理等方面進(jìn)行考慮和設(shè)計。

接口電路濾波設(shè)計,例如USB接口加共模抑制電感,RJ-45接口加LC濾波電路等。

如下圖所示,以RS485接口為例,對比介紹了接口的隔離設(shè)計,主要采取了以下措施以滿足EMC設(shè)計的要求。

電路設(shè)計中增加了光耦隔離設(shè)計;

采用單點接地連接的方式,在每一層GND都進(jìn)行信號板級GND和接口GND進(jìn)行分割處理,保證足夠的分割間隙;

保持跨越GND分割間隙的走線最短。

4d9afd4e-d70b-11ec-bce3-dac502259ad0.png

圖4. RS485接口采用隔離設(shè)計之前的Layout

4df5dcdc-d70b-11ec-bce3-dac502259ad0.png

圖5. RS485接口隔離設(shè)計之后的Layout

原文標(biāo)題:電源和接口的EMC設(shè)計考慮

文章出處:【微信公眾號:恩智浦MCU加油站】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電源
    +關(guān)注

    關(guān)注

    184

    文章

    17207

    瀏覽量

    247794
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4295

    文章

    22776

    瀏覽量

    393280
  • emc
    emc
    +關(guān)注

    關(guān)注

    167

    文章

    3800

    瀏覽量

    182304
  • 電磁兼容性
    +關(guān)注

    關(guān)注

    6

    文章

    388

    瀏覽量

    33611

原文標(biāo)題:電源和接口的EMC設(shè)計考慮

文章出處:【微信號:NXP_SMART_HARDWARE,微信公眾號:恩智浦MCU加油站】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    何在PCB設(shè)計,增強電磁兼容性?

    何在PCB設(shè)計增強電磁兼容性?
    的頭像 發(fā)表于 10-17 14:45 ?1096次閱讀
    如<b class='flag-5'>何在</b><b class='flag-5'>PCB</b><b class='flag-5'>板</b>設(shè)計<b class='flag-5'>中</b>,<b class='flag-5'>增強電磁兼容性</b>?

    PCB設(shè)計與電磁兼容

    增強電磁兼容性不會給產(chǎn)品的最終完成帶來附加費用。但是,在印制線路設(shè)計,產(chǎn)品設(shè)計師往往只注重提高密度,減小占用空間,制作簡單,或追求美觀,布局均勻,忽視了線路布局對電磁兼容性的影響,
    發(fā)表于 06-11 08:28

    高速混合PCB電磁兼容性設(shè)計

    高速混合PCB電磁兼容性設(shè)計
    發(fā)表于 08-06 10:38

    新人求助,如何改善PCB雙層電磁輻射問題,改善電磁兼容性

    本人一名大二學(xué)生,自己之前也是經(jīng)常設(shè)計一些雙層或者四層的,不過之前在畫PCB時,并沒有對電磁兼容性問題有太多考慮和思考?,F(xiàn)在想對目前使用的一些雙層進(jìn)行
    發(fā)表于 03-27 22:12

    印制線路PCB級的電磁兼容設(shè)計大綱

    。要使電子電路獲得最佳性能,除了元器件的選擇和電路設(shè)計之外,良好的PCB布線在電磁兼容性也是一個非常重要的因素。既然 PCB是系統(tǒng)的固有成分,在P
    發(fā)表于 04-09 09:12

    PCB布線對電磁兼容性的影響

    請問PCB布線對電磁兼容性的影響有哪些?
    發(fā)表于 04-13 15:43

    提升電路電磁兼容性的方法

    來源:互聯(lián)網(wǎng)電磁兼容一般是對電子設(shè)備在各種電磁環(huán)境仍能夠協(xié)調(diào)、有效地進(jìn)行工作的能力。它能使使電子設(shè)備既能抑制各種外來的干擾,使電子設(shè)備在特定的電磁環(huán)境
    發(fā)表于 10-22 07:52

    雙面印制電磁兼容性設(shè)計

    雙面印制電磁兼容性設(shè)計:
    發(fā)表于 05-16 21:35 ?41次下載
    雙面印制<b class='flag-5'>板</b>的<b class='flag-5'>電磁兼容性</b>設(shè)計

    電磁兼容性PCB設(shè)計約束

    電磁兼容性PCB設(shè)計約束    PCB布線對PCB電磁兼容性影響很大,為了使P
    發(fā)表于 03-25 11:33 ?949次閱讀

    印刷電路PCB)開發(fā)技術(shù)電磁兼容性

    印刷電路PCB)開發(fā)技術(shù)電磁兼容性   電磁兼容性(EMC, Electromagn
    發(fā)表于 11-18 09:12 ?488次閱讀

    節(jié)目傳輸調(diào)度系統(tǒng)的電磁兼容性研究

    文中在闡釋電磁干擾及電磁兼容性的基礎(chǔ)上,結(jié)合工程實踐,分析了處于強電磁環(huán)境的節(jié)目傳輸調(diào)度系統(tǒng)干擾信號的耦合路徑,就抑制系統(tǒng)內(nèi)外的電磁干擾、
    發(fā)表于 02-08 15:00 ?3次下載
    節(jié)目傳輸調(diào)度系統(tǒng)的<b class='flag-5'>電磁兼容性</b>研究

    手機(jī)PCB電磁兼容性設(shè)計

    電磁兼容性是指電子設(shè)備在各種電磁環(huán)境仍能夠協(xié)調(diào)、有效地進(jìn)行工作的能力。電磁兼容性設(shè)計的目的是使電子設(shè)備既能抑制各種外來的干擾,使電子設(shè)備在特定的
    發(fā)表于 11-24 09:35 ?1502次閱讀

    多層PCB電磁兼容性分析 PCB打樣

    多層PCB電磁兼容性分析可以基于基爾霍夫定律和法拉第電磁感應(yīng)定律。
    的頭像 發(fā)表于 08-01 11:52 ?2872次閱讀

    PCB板層設(shè)計與電磁兼容性有什么關(guān)系?

    在高速電路設(shè)計過程,電磁兼容性設(shè)計是一個重點,也是難點。本文從層數(shù)設(shè)計和層的布局兩方面論述了如何減少耦合源傳播途徑等方面減少傳導(dǎo)耦合與輻射耦合所引起的電磁干擾,提高
    發(fā)表于 02-09 10:12 ?6次下載
    <b class='flag-5'>PCB</b>板層設(shè)計與<b class='flag-5'>電磁兼容性</b>有什么關(guān)系?

    提高電磁兼容性PCB布局.zip

    提高電磁兼容性PCB布局
    發(fā)表于 12-30 09:21 ?4次下載