0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCIe 6.0規(guī)范及它是如何從過去的規(guī)范演變而來的

星星科技指導(dǎo)員 ? 來源:嵌入式計(jì)算設(shè)計(jì) ? 作者:Paul Karazuba ? 2022-06-01 17:15 ? 次閱讀

PCIe(Peripheral Component Interconnect express)作為一種在芯片和系統(tǒng)內(nèi)快速移動(dòng)數(shù)據(jù)的方法已經(jīng)存在了一段時(shí)間。

要檢查它的起源,必須一直追溯到 1991 年,從英特爾的本地總線 PCI 標(biāo)準(zhǔn)開始。PCI 插槽首先出現(xiàn)在服務(wù)器中,后來進(jìn)入臺(tái)式機(jī),十年來一直是臺(tái)式機(jī)擴(kuò)展卡的標(biāo)準(zhǔn)。隨著計(jì)算的發(fā)展,業(yè)界認(rèn)識(shí)到需要?jiǎng)?chuàng)建一個(gè)標(biāo)準(zhǔn)來解決新的總線架構(gòu)技術(shù)和多個(gè)芯片的內(nèi)部連接。就這樣,PCIe 誕生了,并在 2003 年由 PCI-SIG(外圍組件互連特別興趣小組)領(lǐng)導(dǎo),批準(zhǔn)了 1.0 規(guī)范,提供了當(dāng)時(shí)驚人的 2.5GT/s 數(shù)據(jù)速率。

PCIe 在包括固態(tài)驅(qū)動(dòng)器、顯卡加速和網(wǎng)絡(luò)在內(nèi)的各種用途中立足,不斷發(fā)展以滿足市場(chǎng)需求。PCIe 幾乎可以在每個(gè)現(xiàn)代計(jì)算系統(tǒng)中找到;不僅在最初開發(fā) PCIe 的個(gè)人計(jì)算機(jī)和服務(wù)器中,而且在高端移動(dòng)設(shè)備、物聯(lián)網(wǎng)設(shè)備、汽車、醫(yī)療設(shè)備等領(lǐng)域。

圖 1 顯示了規(guī)范隨時(shí)間的演變:

poYBAGKXL2SAA5l9AABGTmmVPn8063.png

圖 1:PCIe 隨時(shí)間的演變

讓我們來看看 PCIe 6.0 規(guī)范以及它是如何從過去的規(guī)范演變而來的,以及為什么這對(duì)系統(tǒng)設(shè)計(jì)人員或芯片架構(gòu)師在考慮他們的下一代設(shè)計(jì)時(shí)很重要。

首先,與每個(gè)新版本一樣,PCIe 6.0 將最大帶寬翻倍;這次是 64 GT/s。PCI-SIG 在規(guī)范過程的早期就認(rèn)識(shí)到,自 PCIe 1.0 以來使用的 NRZ 信號(hào)編碼根本無法支持 PCIe 6 所需的 64GT/s 帶寬。因此,規(guī)范已過渡到 PAM4,這是一種允許承載在相同的時(shí)間內(nèi)比特?cái)?shù)的兩倍。然而,向 PAM4 信號(hào)編碼的過渡具有引入顯著更高的誤碼率 (BER) 的副作用。這促使采用前向糾錯(cuò) (FEC) 機(jī)制來降低較高的錯(cuò)誤率。幸運(yùn)的是,F(xiàn)EC 機(jī)制足夠輕量級(jí),對(duì)延遲的影響最小。注意:雖然 PAM4 信令更容易出錯(cuò),

PCIe 6.0 還引入了 FLIT 模式,其中數(shù)據(jù)包被組織在固定大小的流控制單元中,而不是過去規(guī)范版本中的可變大小。引入 FLIT 模式的最初原因是糾錯(cuò)需要處理固定大小的數(shù)據(jù)包。但是,F(xiàn)LIT 模式還簡(jiǎn)化了控制器級(jí)別的數(shù)據(jù)管理,并帶來更高的帶寬效率、更低的延遲和更小的控制器占用空間。讓我們花一分鐘來解決帶寬效率問題:對(duì)于固定大小的數(shù)據(jù)包,不再需要物理層的數(shù)據(jù)包幀,每個(gè)數(shù)據(jù)包節(jié)省 4 字節(jié)。FLIT 編碼還消除了以前 PCIe 規(guī)范中的 128B/130B 編碼和 DLLP 開銷,從而顯著提高了 TLP 效率,尤其是對(duì)于較小的數(shù)據(jù)包。

雖然與前幾代相比,PCIe 6.0 的變化很大,但業(yè)界對(duì)其采用有著強(qiáng)大而廣泛的支持。PCIe 在每個(gè)現(xiàn)代計(jì)算架構(gòu)中無處不在,您應(yīng)該期望 PCIe 6.0 將在高性能計(jì)算和云計(jì)算空間、企業(yè)存儲(chǔ)和網(wǎng)絡(luò)空間以及新興應(yīng)用程序(如 AI/機(jī)器學(xué)習(xí)和汽車。

審核編輯:郭婷

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 云計(jì)算
    +關(guān)注

    關(guān)注

    38

    文章

    7612

    瀏覽量

    136739
  • PCIe
    +關(guān)注

    關(guān)注

    15

    文章

    1165

    瀏覽量

    81982
  • 機(jī)器學(xué)習(xí)

    關(guān)注

    66

    文章

    8306

    瀏覽量

    131844
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    藍(lán)牙技術(shù)聯(lián)盟推出藍(lán)牙6.0核心規(guī)范

    藍(lán)牙技術(shù)聯(lián)盟(SIG)近日隆重推出藍(lán)牙6.0核心規(guī)范,這是繼2016年藍(lán)牙5標(biāo)準(zhǔn)后,八年來最重大的技術(shù)飛躍。藍(lán)牙6.0不僅繼承了前代版本的優(yōu)點(diǎn),更在效率和可靠性上實(shí)現(xiàn)了顯著提升,為物聯(lián)網(wǎng)設(shè)備的廣泛應(yīng)用鋪平了道路。
    的頭像 發(fā)表于 09-11 17:21 ?474次閱讀

    藍(lán)牙6.0版核心規(guī)范新增特性及功能強(qiáng)化

    藍(lán)牙技術(shù)聯(lián)盟(Bluetooth SIG)正式發(fā)布藍(lán)牙6.0核心規(guī)范,引入了諸多創(chuàng)新功能及性能升級(jí),如藍(lán)牙信道探測(cè)、基于決策的廣告過濾、廣告商監(jiān)控、ISOAL增強(qiáng)、LL擴(kuò)展功能集以及幀空間更新等。
    的頭像 發(fā)表于 09-06 16:17 ?679次閱讀

    PCIe 5.0 SerDes 測(cè)試

    ,用于串行數(shù)據(jù)傳輸總線。PCIe 的物理層 (PHY) 還支持 SATA Express (SATAe) 和非易失性存儲(chǔ)器規(guī)范 (NVMe)。 表 1 顯示了 PCIe 數(shù)據(jù)速率的演變
    的頭像 發(fā)表于 08-16 09:33 ?324次閱讀
    <b class='flag-5'>PCIe</b> 5.0 SerDes 測(cè)試

    安費(fèi)諾高速電纜解決方案滿足PCIe、EDSFF、OCP規(guī)范和機(jī)架式電源要求

    豐富選項(xiàng),以滿足PCIe、EDSFF、OCP規(guī)范和機(jī)架式電源要求。 通過與PCI-SIG協(xié)會(huì)緊密合作,PCIeDirectAttached直立電纜解決方案讓用戶無需再進(jìn)行PCB走線和過孔,并支持高達(dá)
    的頭像 發(fā)表于 07-10 18:07 ?1351次閱讀

    如何簡(jiǎn)化PCIe 6.0交換機(jī)的設(shè)計(jì)

    由于全球數(shù)據(jù)流量呈指數(shù)級(jí)增長,PCIe 6.0 交換機(jī)的市場(chǎng)需求也出現(xiàn)了激增。PCIe 6.0 交換機(jī)在高性能計(jì)算(HPC)系統(tǒng)(尤其是數(shù)據(jù)中心)中為需要大帶寬和超低延遲的應(yīng)用提供了重
    的頭像 發(fā)表于 07-05 09:45 ?308次閱讀
    如何簡(jiǎn)化<b class='flag-5'>PCIe</b> <b class='flag-5'>6.0</b>交換機(jī)的設(shè)計(jì)

    pcie協(xié)議規(guī)范

    pcie協(xié)議
    發(fā)表于 05-16 09:09 ?98次下載

    PCIe 7.0規(guī)范何時(shí)最終確定?

    PCIe 7.0 規(guī)范的目標(biāo)是將 PCIe 6.0 規(guī)范(64 GT/s)的數(shù)據(jù)速率提高一倍,達(dá)到 128 GT/s。
    的頭像 發(fā)表于 04-08 09:34 ?733次閱讀

    下一代PCIe5.0 /6.0技術(shù)熱潮趨勢(shì)與測(cè)試挑戰(zhàn)

    迫切。 一、PCIe 5.0 /6.0技術(shù)升級(jí) 1)信號(hào)速率方面 PCIe 3.0、4.0、5.0 到 6.0,數(shù)據(jù)速率翻倍遞增,
    的頭像 發(fā)表于 03-06 10:35 ?800次閱讀
    下一代<b class='flag-5'>PCIe</b>5.0 /<b class='flag-5'>6.0</b>技術(shù)熱潮趨勢(shì)與測(cè)試挑戰(zhàn)

    Teledyne LeCroy擴(kuò)展CrossSync PHY技術(shù)到PCI Express 6.0

    Teledyne LeCroy 宣布擴(kuò)展其CrossSync PHY 技術(shù),以支持 PCI Express 6.0 規(guī)范
    的頭像 發(fā)表于 02-23 14:39 ?418次閱讀

    PCIe 6.0元年,AI與HPC迎來新速度

    電子發(fā)燒友網(wǎng)報(bào)道(文/周凱揚(yáng))2022年1月,PCI-SIG發(fā)布了PCIe 6.0規(guī)范,正式拉開了接口帶寬大幅升級(jí)的序幕。然而,在規(guī)范公布的兩年時(shí)間里,也已經(jīng)更新了6.0.1和6.1版
    的頭像 發(fā)表于 01-31 09:02 ?2620次閱讀

    淺談PCle 6.0規(guī)范

    PCle 6.0中引入的新編碼是通過避免不必要的編碼來減少損失的最大例子。以前,實(shí)例在以8.0GT/s或更高速度運(yùn)行時(shí)使用128b/130b編碼。這意味著每128位數(shù)據(jù)需要2個(gè)額外位才能被另一方正確解碼。這導(dǎo)致串行鏈路效率低下,僅由于編碼就損失了1.54%的比特級(jí)帶寬。
    發(fā)表于 11-19 15:15 ?641次閱讀

    PCIe:用CopprLink取代OCuLink?

    PCI SIG 本周表示,它正在開發(fā) PCIe 5.0 和PCIe 6.0接口的布線規(guī)范,數(shù)據(jù)傳輸速率為 32 GT/s 和 64 GT/s。
    的頭像 發(fā)表于 11-16 17:43 ?1593次閱讀
    <b class='flag-5'>PCIe</b>:用CopprLink取代OCuLink?

    新思科技成功實(shí)現(xiàn)與英特爾PCIe 6.0測(cè)試芯片的互操作性

    新思科技PCIe 6.0 IP與英特爾 PCIe 6.0測(cè)試芯片實(shí)現(xiàn)互操作 在64GT/s 高速連接下成功驗(yàn)證互操作性,降低高性能計(jì)算SoC的集成風(fēng)險(xiǎn) 新思科技近日宣布,新思科技PCI
    的頭像 發(fā)表于 10-16 09:22 ?698次閱讀

    新思科技PCIe 6.0 IP與英特爾PCIe 6.0測(cè)試芯片實(shí)現(xiàn)互操作

    :SNPS)近日宣布,新思科技PCI Express(PCIe6.0 IP在端到端64GT/s的連接下,成功實(shí)現(xiàn)與英特爾PCIe 6.0測(cè)試芯片的互操作性。這一全新里程碑也將保證,在
    發(fā)表于 10-12 15:11 ?271次閱讀

    代碼規(guī)范化如何學(xué)習(xí),單片機(jī)也要求規(guī)范化嗎?

    代碼規(guī)范化如何學(xué)習(xí),單片機(jī)也要求規(guī)范化么?
    發(fā)表于 10-12 07:19