0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

PCB設計中降低EMI和EMC的七個技巧

Torex產品資訊 ? 來源:Torex產品資訊 ? 作者:Torex產品資訊 ? 2022-06-07 10:20 ? 次閱讀

電磁兼容性(EMC)及關聯(lián)的電磁干擾(EMI)歷來都需要系統(tǒng)設計工程師擦亮眼睛,在當今電路板設計和元器件封裝不斷縮小、OEM要求更高速系統(tǒng)的情況下,這兩大問題尤其令PCB布局和設計工程師頭痛。

EMC與電磁能的產生、傳播和接收密切相關,PCB設計中不希望出現(xiàn)EMC。電磁能來自多個源頭,它們混合在一起,因此必須特別小心,確保不同的電路、走線、過孔和PCB材料協(xié)同工作時,各種信號兼容且不會相互干擾。

另一方面,EMI是由EMC或不想要的電磁能產生的一種破壞性影響。在這種電磁環(huán)境下,PCB設計人員必須確保減少電磁能的產生,使干擾最小。

避免在PCB設計中出現(xiàn)電磁問題的7個技巧

技巧1:將PCB接地

降低EMI的一個重要途徑是設計PCB接地層。第一步是使PCB電路板總面積內的接地面積盡可能大,這樣可以減少發(fā)射、串擾和噪聲。將每個元器件連接到接地點或接地層時必須特別小心,如果不這樣做,就不能充分利用可靠的接地層的中和效果。

一個特別復雜的PCB設計有幾個穩(wěn)定的電壓。理想情況下,每個參考電壓都有自己對應的接地層。但是,如果接地層太多會增加PCB的制造成本,使價格過高。折衷的辦法是在三到五個不同的位置分別使用接地層,每一個接地層可包含多個接地部分。這樣不僅控制了電路板的制造成本,同時也降低了EMI和EMC。

如果想使EMC最小,低阻抗接地系統(tǒng)十分重要。在多層PCB中,最好有一個可靠的接地層,而不是一個銅平衡塊(copper thieving)或散亂的接地層,因為它具有低阻抗,可提供電流通路,是最佳的反向信號源。

為解決多層PCB中的EMC問題,最好有一個可靠的接地層,而不是銅平衡塊(copper thieving)或散亂的接地層

信號返回地面的時長也非常重要。信號往返于信號源的時間必須相當,否則會產生類似天線的現(xiàn)象,使輻射的能量成為EMI的一部分。同樣,向/從信號源傳輸電流的走線應盡可能短,如果源路徑和返回路徑的長度不相等,則會產生接地反彈,這也會產生EMI。

如果信號進出信號源的時間不同步,則會產生類似天線的現(xiàn)象,從而輻射能量,引起EMI

技巧2:區(qū)分EMI

由于EMI不同,一個很好的EMC設計規(guī)則是將模擬電路和數(shù)字電路分開。模擬電路的安培數(shù)較高或者說電流較大,應遠離高速走線或開關信號。如果可能的話,應使用接地信號保護它們。在多層PCB上,模擬走線的布線應在一個接地層上,而開關走線或高速走線應在另一個接地層。因此,不同特性的信號就分開了。

有時可以用一個低通濾波器來消除與周圍走線耦合的高頻噪聲。濾波器可以抑制噪聲,返回穩(wěn)定的電流。將模擬信號和數(shù)字信號的接地層分開很重要。由于模擬電路和數(shù)字電路有各自獨特的特性,將它們分開至關重要。數(shù)字信號應該有數(shù)字接地,模擬信號應該終止于模擬接地。

在數(shù)字電路設計中,有經(jīng)驗的PCB布局和設計工程師會特別注意高速信號和時鐘。在高速情況下,信號和時鐘應盡可能短并鄰近接地層,因為如前所述,接地層可使串擾、噪聲和輻射保持在可控制的范圍。

數(shù)字信號也應遠離電源平面。如果距離很近,就會產生噪聲或感應,從而削弱信號。

技巧3:串擾和走線是重點

走線對確保電流的正常流動特別重要。如果電流來自振蕩器或其它類似設備,那么讓電流與接地層分開,或者不讓電流與另一條走線并行,尤其重要。 兩個并行的高速信號會產生EMC和EMI,特別是串擾。必須使電阻路徑最短,返回電流路徑也盡可能短。返回路徑走線的長度應與發(fā)送走線的長度相同。

對于EMI,一條叫做“侵犯走線”,另一條則是“受害走線”。電感和電容耦合會因為電磁場的存在而影響“受害”走線,從而在“受害走線”上產生正向和反向電流。這樣的話,在信號的發(fā)送長度和接收長度幾乎相等的穩(wěn)定環(huán)境中就會產生紋波。

在一個平衡良好、走線穩(wěn)定的環(huán)境中,感應電流應相互抵消,從而消除串擾。但是,我們身處不完美的世界,這樣的事不會發(fā)生。因此,我們的目標是必須將所有走線的串擾保持在最小水平。如果使并行走線之間的寬度為走線寬度的兩倍,則串擾的影響可降至最低。例如,如果走線寬度為5密耳,則兩條并行走線之間的最小距離應為10密耳或更大。

隨著新材料和新的元器件不斷出現(xiàn),PCB設計人員還必須繼續(xù)應對電磁兼容性和干擾問題。

技巧4:去耦電容

去耦電容可減少串擾的不良影響,它們應位于設備的電源引腳和接地引腳之間,這樣可以確保交流阻抗較低,減少噪聲和串擾。為了在寬頻率范圍內實現(xiàn)低阻抗,應使用多個去耦電容。

放置去耦電容的一個重要原則是,電容值最小的電容器要盡可能靠近設備,以減少對走線產生電感影響。這一特定的電容器盡可能靠近設備的電源引腳或電源走線,并將電容器的焊盤直接連到過孔或接地層。如果走線較長,請使用多個過孔,使接地阻抗最小。

技巧5:避免90°角

為降低EMI,應避免走線、過孔及其它元器件形成90°角,因為直角會產生輻射。在該角處電容會增加,特性阻抗也會發(fā)生變化,導致反射,繼而引起EMI。 要避免90°角,走線應至少以兩個45°角布線到拐角處。

技巧6:使用過孔需謹慎

在幾乎所有PCB布局中,都必須使用過孔在不同層之間提供導電連接。PCB布局工程師需特別小心,因為過孔會產生電感和電容。在某些情況下,它們還會產生反射,因為在走線中制作過孔時,特性阻抗會發(fā)生變化。

同樣要記住的是,過孔會增加走線長度,需要進行匹配。如果是差分走線,應盡可能避免過孔。如果不能避免,則應在兩條走線中都使用過孔,以補償信號和返回路徑中的延遲。

技巧7:電纜和物理屏蔽

承載數(shù)字電路和模擬電流的電纜會產生寄生電容和電感,引起很多EMC相關問題。如果使用雙絞線電纜,則會保持較低的耦合水平,消除產生的磁場。對于高頻信號,必須使用屏蔽電纜,其正面和背面均接地,消除EMI干擾。

物理屏蔽是用金屬封裝包住整個或部分系統(tǒng),防止EMI進入PCB電路。這種屏蔽就像是封閉的接地導電容器,可減小天線環(huán)路尺寸并吸收EMI。

原文標題:一看就會!如何避免在PCB設計中出現(xiàn)電磁問題?

文章出處:【微信公眾號:Torex產品資訊】歡迎添加關注!文章轉載請注明出處。

審核編輯:湯梓紅
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4294

    文章

    22776

    瀏覽量

    393233
  • emi
    emi
    +關注

    關注

    53

    文章

    3545

    瀏覽量

    126762
  • emc
    emc
    +關注

    關注

    167

    文章

    3800

    瀏覽量

    182296
  • 電磁干擾
    +關注

    關注

    36

    文章

    2229

    瀏覽量

    105135

原文標題:一看就會!如何避免在PCB設計中出現(xiàn)電磁問題??

文章出處:【微信號:gh_454737165c13,微信公眾號:Torex產品資訊】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    電子儀器PCB設計EMC技術的應用

    電子發(fā)燒友網(wǎng)站提供《電子儀器PCB設計EMC技術的應用.pdf》資料免費下載
    發(fā)表于 09-20 11:26 ?0次下載

    EMC大揭秘 PCB設計必備指南

    EMC大揭秘 PCB設計必備指南
    的頭像 發(fā)表于 06-15 16:29 ?2656次閱讀
    <b class='flag-5'>EMC</b>大揭秘 <b class='flag-5'>PCB設計</b>必備指南

    PCB設計EMC有哪些注意事項

    是否滿足ESD或者EMI防護設計要求,撇開原理圖設計,PCB設計一般需要我們從PCB布局和PCB布線兩方面進行審查,接下來為大家介紹關于
    的頭像 發(fā)表于 06-12 09:49 ?386次閱讀

    使用展頻晶振來降低EMI電磁干擾解決EMC輻射超標的問題

    通過使用展頻晶振來降低EMI電磁干擾,進而解決EMC輻射超標的問題。怎么降低EMI電磁干擾?裝上晶振后E
    發(fā)表于 05-13 10:37 ?1次下載

    這幾招教你解決PCB設計的電磁干擾(EMI)問題

    作為電子設計重要組成部分,在PCB設計中出現(xiàn)電磁問題時如何解決呢?本文將從多方面細節(jié)探討問題要點,可以采取以下解決辦法來降低或消除電磁干擾(EMI): 1.合理的
    發(fā)表于 05-08 14:39 ?2181次閱讀

    高功率PCBEMC的處理與優(yōu)化策略

    在高功率PCB設計,電磁兼容性(EMC)是一關鍵問題,它涉及到保證電子設備在各種環(huán)境下正常運作,不受電磁干擾(EMI)的影響,同時也不對
    的頭像 發(fā)表于 01-20 17:10 ?987次閱讀
    高功率<b class='flag-5'>PCB</b><b class='flag-5'>中</b><b class='flag-5'>EMC</b>的處理與優(yōu)化策略

    電源EMIEMC有什么區(qū)別?

    電源EMIEMC有什么區(qū)別? 電源EMIEMC是與電磁干擾相關的兩
    的頭像 發(fā)表于 01-19 11:47 ?1196次閱讀

    EMCPCB設計技巧

    降低EMI的一重要途徑是設計PCB接地層。步是使PCB電路板總面積內的接地面積盡可能大,這樣可以減少發(fā)射、串擾和噪聲。將每個元器件連接到接
    發(fā)表于 01-16 15:17 ?328次閱讀
    <b class='flag-5'>EMC</b>之<b class='flag-5'>PCB設計</b>技巧

    藍牙m(xù)esh網(wǎng)絡的七個特點

    藍牙m(xù)esh網(wǎng)絡的七個特點
    的頭像 發(fā)表于 12-21 11:20 ?773次閱讀
    藍牙m(xù)esh網(wǎng)絡的<b class='flag-5'>七個</b>特點

    EMCPCB設計技巧

    的辦法是在三到五不同的位置分別使用接地層,每一接地層可包含多個接地部分。這樣不僅控制了電路板的制造成本,同時也降低EMIEMC。 如
    發(fā)表于 12-19 09:53

    PCB設計EMI傳導干擾該如何處理?

    從上面的三要素,我們對EMI的傳播路徑:空間耦合和傳導耦合比較熟悉;我們實際也是重點在運用上述的理論來進行我們的實踐指導;在實際進行電路設計時我們PCB的設計也很關鍵;基本60%的EMC
    發(fā)表于 12-18 16:22 ?347次閱讀
    <b class='flag-5'>PCB設計</b><b class='flag-5'>中</b><b class='flag-5'>EMI</b>傳導干擾該如何處理?

    EMC/EMI模擬仿真的薄弱環(huán)節(jié)PCB設計過程實例詳解

    PCB設計,EMC/EMI主要分析布線網(wǎng)絡本身的信號完整性,實際布線網(wǎng)絡可能產生的電磁輻射和電磁干擾以及電路板本身抵抗外部電磁干擾的能力,并且依據(jù)設計者的要求提出布局和布線時抑制電
    發(fā)表于 12-15 16:31 ?466次閱讀

    提高電路板EMC能力PCB設計和布線方法

    提高電路板EMC能力PCB設計和布線方法
    的頭像 發(fā)表于 12-07 15:36 ?757次閱讀
    提高電路板<b class='flag-5'>EMC</b>能力<b class='flag-5'>PCB設計</b>和布線方法

    避免PCB設計中出現(xiàn)EMCEMI的9技巧

    EMC是電磁兼容的簡稱。PCB EMC 是電路板在其電磁環(huán)境工作而不會對周圍的其他設備產生難以忍受的電磁干擾的能力。
    的頭像 發(fā)表于 11-27 15:41 ?1906次閱讀

    降低EMI的最佳PCB設計指南

    )。對于許多 PCBA設計,尤其是高速電路板,控制 EMI 量是必須充分管理的首要考慮因素。對于帶有散熱器分類組件的電路板,常見的方法是實施EMI 濾波器設計。 盡管濾波器是有效的,但作為電路板設計師,了解用于降低
    的頭像 發(fā)表于 10-15 15:04 ?831次閱讀
    <b class='flag-5'>降低</b><b class='flag-5'>EMI</b>的最佳<b class='flag-5'>PCB設計</b>指南