0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Cadence數(shù)字和定制 / 模擬設(shè)計流程獲得N4P工藝認證

科技綠洲 ? 來源:Cadence楷登 ? 作者:Cadence楷登 ? 2022-06-17 17:33 ? 次閱讀

楷登電子(美國 Cadence 公司,NASDAQ:CDNS)今日宣布,其數(shù)字和定制 / 模擬設(shè)計流程已獲得 TSMC N3E 和 N4P 工藝認證,支持最新的設(shè)計規(guī)則手冊(DRM)。此外,Cadence 和 TSMC 交付了 N3E 和 N4P 制程設(shè)計套件(PDK)和設(shè)計流程,以加速客戶采用,并推動移動、人工智能和超大規(guī)模計算設(shè)計創(chuàng)新。雙方的共同客戶正在積極使用新的 N3E 和 N4P PDK 進行設(shè)計,一些測試芯片已經(jīng)成功流片,有力證明了 Cadence 解決方案可以幫助客戶提高工程效率,最大限度地發(fā)揮 TSMC 最新工藝技術(shù)提供的功耗、性能和面積(PPA)優(yōu)勢。

Cadence 的數(shù)字和定制 / 模擬先進節(jié)點解決方案支持公司的智能系統(tǒng)設(shè)計?(Intelligent System Design?)戰(zhàn)略,旨在實現(xiàn)系統(tǒng)級芯片(SoC)的卓越設(shè)計。

N3E 和 N4P 工藝的數(shù)字全流程認證

Cadence 與 TSMC 密切合作,確保其面向 TSMC 先進 N3E 和 N4P 工藝技術(shù)的數(shù)字全流程經(jīng)過優(yōu)化。完整的 RTL-to-GDS 流程包括 Cadence Innovus? Implementation System、Quantus? Extraction Solution、Quantus Field Solver、Tempus? Timing Signoff Solution 及 ECO Option、Pegasus? Verification System、Liberate? Characterization Solution 和 Voltus? IC Power Integrity Solution。此外,Cadence Genus? Synthesis Solution 和預(yù)測性的 iSpatial technology 也支持 TSMC N3E 和 N4P 工藝技術(shù)。

數(shù)字全流程提供了支持 TSMC N3E 和 N4P 工藝技術(shù)的幾個關(guān)鍵能力,包括實現(xiàn)和簽核結(jié)果之間的相關(guān)性;增強的對通孔支柱(via pillar)支持;有效處理包含很多多高度、多電壓閾值(VT)和驅(qū)動強度單元的大型標準單元庫;低電壓單元表征和經(jīng)過認證的簽核時序準確度;以及通過 Quantus Extraction Solution 和 Quantus Field Solver 實現(xiàn)經(jīng)過認證的提取準確度。

N3E 和 N4P 定制 / 模擬流程認證

Cadence Virtuoso? Design Platform(包括 Virtuoso Schematic Editor、Virtuoso ADE Product Suite 和 Virtuoso Layout Suite EXL)、Spectre? Simulation Platform(包括 Spectre X Simulator、Spectre Accelerated Parallel Simulator(APS)、Spectre eXtensive Partitioning Simulator(XPS)和 Spectre RF Option)以及 Virtuoso Application Library Environment 和 Voltus-Fi Custom Power Integrity Solution 已獲得 TSMC N3E 和 N4P 工藝最新認證。Virtuoso Design Platform 的一個獨特之處在于可與 Innovus Implementation System 緊密集成,通過使用一個共同的數(shù)據(jù)庫增強了混合信號設(shè)計的實現(xiàn)方法學(xué)。Virtuoso Application Library Environment 中的 Virtuoso Schematic Editor 的遷移模塊已被 TSMC 成功集成并通過驗證。

Virtuoso Schematic Editor、Virtuoso ADE Suite 和集成的 Spectre X Simulator 已經(jīng)針對定制設(shè)計參考流程(CDRF)進行了優(yōu)化,用于管理工藝角仿真、統(tǒng)計分析、設(shè)計中心化和電路優(yōu)化。此外,CDRF 的 Virtuoso Layout Suite EXL 也針對高效布局實現(xiàn)進行了加強,為客戶提供多項功能,包括一個獨特的基于行的實現(xiàn)方法學(xué),它在放置、布線、填充和插入 dummy 上具有交互和輔助功能;加強的模擬遷移和布局重用功能;集成的寄生參數(shù)提取和 EM-IR 檢查以及集成的物理驗證功能。

“通過我們最近與 Cadence 的合作,客戶可以輕松從我們最新 N3E 和 N4P 工藝技術(shù)的功耗和性能大幅改善中受益,以推動設(shè)計創(chuàng)新?!盩SMC 設(shè)計基礎(chǔ)設(shè)施管理部副總裁 Suk Lee 說,“我們的客戶必須以極快的速度完成設(shè)計開發(fā),以跟上市場需求,設(shè)計流程的認證讓客戶充滿信心,他們相信可以利用我們的技術(shù)實現(xiàn)設(shè)計目標,更快地將產(chǎn)品推向市場?!?/p>

“我們的數(shù)字和定制 / 模擬流程具有豐富的功能,使我們的客戶在創(chuàng)建 N3E 和 N4P 設(shè)計時能夠?qū)崿F(xiàn)最佳的 PPA 結(jié)果,同時提高工程生產(chǎn)率。”Cadence 公司資深副總裁兼數(shù)字和簽核事業(yè)部總經(jīng)理 Chin-Chi Teng 博士表示,“通過與 TSMC 的密切合作,我們正在幫助客戶在移動、人工智能和超大規(guī)模等各種細分市場實現(xiàn)卓越的 SoC 設(shè)計,我們期待可以實現(xiàn)更多成功的先進節(jié)點創(chuàng)新?!?/p>

審核編輯:彭靜
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 模擬設(shè)計
    +關(guān)注

    關(guān)注

    1

    文章

    54

    瀏覽量

    18407
  • Cadence
    +關(guān)注

    關(guān)注

    63

    文章

    904

    瀏覽量

    141454
  • 人工智能
    +關(guān)注

    關(guān)注

    1787

    文章

    46060

    瀏覽量

    234955
  • DRM
    DRM
    +關(guān)注

    關(guān)注

    0

    文章

    45

    瀏覽量

    15082
收藏 人收藏

    評論

    相關(guān)推薦

    新思科技物理驗證解決方案已獲得臺積公司N3PN2工藝技術(shù)認證

    由Synopsys.ai EDA套件賦能可投產(chǎn)的數(shù)字模擬設(shè)流程能夠針對臺積公司N3/N3PN
    的頭像 發(fā)表于 05-14 10:36 ?323次閱讀
    新思科技物理驗證解決方案已<b class='flag-5'>獲得</b>臺積公司<b class='flag-5'>N3P</b>和<b class='flag-5'>N</b>2<b class='flag-5'>工藝</b>技術(shù)<b class='flag-5'>認證</b>

    新思科技面向臺積公司先進工藝加速下一代芯片創(chuàng)新

    套件賦能可投產(chǎn)的數(shù)字模擬設(shè)流程能夠針對臺積公司N3/N3PN2
    發(fā)表于 05-11 11:03 ?350次閱讀
    新思科技面向臺積公司先進<b class='flag-5'>工藝</b>加速下一代芯片創(chuàng)新

    Cadence數(shù)字定制/模擬流程通過Intel 18A工藝技術(shù)認證

    Cadence近日宣布,其數(shù)字定制/模擬流程在Intel的18A工藝技術(shù)上成功通過
    的頭像 發(fā)表于 02-27 14:02 ?470次閱讀

    新思科技攜手合作伙伴開發(fā)針對臺積公司N4P工藝的射頻設(shè)計參考流程

    新思科技(Synopsys)被評為“臺積公司開放創(chuàng)新平臺(OIP)年度合作伙伴”(Open Innovation Platform,OIP)并獲得數(shù)字芯片設(shè)計、模擬芯片設(shè)計、多裸晶芯片系統(tǒng)、射頻
    的頭像 發(fā)表于 11-14 10:31 ?597次閱讀

    新思科技可互操作工藝設(shè)計套件助力開發(fā)者快速上手模擬設(shè)

    計 新思科技攜手Ansys 和 Keysight 共同推出全新射頻設(shè)計參考流程,能夠為現(xiàn)代射頻集成電路設(shè)計提供完整解決方案 新思科技(Synopsys)近日宣布,其模擬設(shè)計遷移流程已應(yīng)用于臺積公司
    的頭像 發(fā)表于 11-09 10:59 ?738次閱讀

    【深圳線下】就在明天!定制/模擬設(shè)計研討會專場 — 2023 Cadence 中國技術(shù)巡回研討會

    電子設(shè)計自動化領(lǐng)域領(lǐng)先的供應(yīng)商 Cadence,誠邀您參加“ 2023 Cadence 中國技術(shù)巡回研討會”。 會議將集聚 Cadence 的開發(fā)者與資深技術(shù)專家,與您分享最新定制/
    的頭像 發(fā)表于 10-30 11:35 ?397次閱讀
    【深圳線下】就在明天!<b class='flag-5'>定制</b>/<b class='flag-5'>模擬設(shè)</b>計研討會專場 — 2023 <b class='flag-5'>Cadence</b> 中國技術(shù)巡回研討會

    Cadence 與 Arm Total Design 合作,加速開發(fā)基于 Arm 的定制 SoC

    雙方的共同客戶可獲取 Cadence 的全流程系統(tǒng)級設(shè)計驗證和實現(xiàn)解決方案以及接口 IP,依托 Neoverse CSS 加速開發(fā)基于 Arm 的定制 SoC 中國上海,2023 年 10 月 25
    的頭像 發(fā)表于 10-25 10:40 ?333次閱讀
    <b class='flag-5'>Cadence</b> 與 Arm Total Design 合作,加速開發(fā)基于 Arm 的<b class='flag-5'>定制</b> SoC

    【西安線下】就在明天!定制/模擬設(shè)計研討會專場 — 2023 Cadence 中國技術(shù)巡回研討會

    電子設(shè)計自動化領(lǐng)域領(lǐng)先的供應(yīng)商 Cadence,誠邀您參加“2023 Cadence 中國技術(shù)巡回研討會”。會議將集聚 Cadence 的開發(fā)者與資深技術(shù)專家,與您分享定制/
    的頭像 發(fā)表于 10-25 10:40 ?327次閱讀
    【西安線下】就在明天!<b class='flag-5'>定制</b>/<b class='flag-5'>模擬設(shè)</b>計研討會專場 — 2023 <b class='flag-5'>Cadence</b> 中國技術(shù)巡回研討會

    新思科技攜手臺積公司加速N2工藝下的SoC創(chuàng)新

    新思科技近日宣布,其數(shù)字定制/模擬設(shè)流程已通過臺積公司N2工藝技術(shù)
    的頭像 發(fā)表于 10-24 16:42 ?696次閱讀

    新思科技提供跨臺積公司先進工藝的參考流程,助力加速模擬設(shè)計遷移

    設(shè)計質(zhì)量的同時,節(jié)省數(shù)周的手動迭代時間。 新思科技可互操作工藝設(shè)計套件(iPDK)適用于臺積公司所有FinFET先進工藝節(jié)點,助力開發(fā)者快速上手模擬設(shè)計。 新思科技攜手Ansys 和 Keysight 共同推出全新射頻設(shè)計參考
    發(fā)表于 10-24 11:41 ?362次閱讀

    新思科技攜手臺積公司加速2nm工藝創(chuàng)新,為先進SoC設(shè)計提供經(jīng)認證數(shù)字模擬設(shè)流程

    多個設(shè)計流程在臺積公司N2工藝上成功完成測試流片;多款I(lǐng)P產(chǎn)品已進入開發(fā)進程,不斷加快產(chǎn)品上市時間 ? 摘要: 新思科技經(jīng)認證數(shù)字
    發(fā)表于 10-19 11:44 ?235次閱讀

    Cadence 數(shù)字定制/模擬設(shè)流程獲 TSMC 最新 N2 工藝認證

    和移動 IC 中國上海,2023 年 10 月 10 日——楷登電子(美國 Cadence 公司,NASDAQ:CDNS)近日宣布其數(shù)字定制/模擬
    的頭像 發(fā)表于 10-10 16:05 ?478次閱讀

    新思科技設(shè)備在臺積電流片2nm芯片

    N2納米片工藝數(shù)字設(shè)計流程正在實現(xiàn)多次流片,而模擬設(shè)流程已在多個設(shè)計啟動中采用。預(yù)計將于2
    的頭像 發(fā)表于 10-08 16:49 ?411次閱讀

    Cadence 定制/模擬設(shè)計遷移流程加速 TSMC 先進制程技術(shù)的采用

    流程,能兼容所有的 TSMC(臺積電)先進節(jié)點,包括最新的 N3E 和 N2 工藝技術(shù)。 這款生成式設(shè)計遷移流程
    的頭像 發(fā)表于 09-27 10:10 ?560次閱讀

    火熱報名中!2023 Cadence 中國技術(shù)巡回研討會 — 定制/模擬設(shè)計研討會專場(無錫、北京、西安、深圳)

    電子設(shè)計自動化領(lǐng)域領(lǐng)先的供應(yīng)商 Cadence,誠邀您參加“ 2023 Cadence 中國技術(shù)巡回研討會”。會議將集聚 Cadence 的開發(fā)者與資深技術(shù)專家,與您分享最新定制 /
    的頭像 發(fā)表于 09-21 17:15 ?413次閱讀
    火熱報名中!2023 <b class='flag-5'>Cadence</b> 中國技術(shù)巡回研討會 — <b class='flag-5'>定制</b>/<b class='flag-5'>模擬設(shè)</b>計研討會專場(無錫、北京、西安、深圳)