0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于SRAM技術(shù)的Xilinx FPGA

FPGA之家 ? 來(lái)源:FPGA之家 ? 作者:FPGA之家 ? 2022-06-21 09:54 ? 次閱讀

基于SRAM技術(shù)的Xilinx FPGA具有較高的邏輯密度,消耗較高功率;

基于閃存技術(shù)的Xilinx CPLD具有較低的邏輯密度,功耗也比較低。為了提高邏輯密度、集成更多功能,PLD廠商的每一代器件都會(huì)采用當(dāng)前最新的工藝技術(shù)。不同的功能需求以及集成工藝,使得PLD的供電電壓有所不同。

由于PLD在電路板上擔(dān)當(dāng)?shù)慕巧且粋€(gè)片上系統(tǒng)(SOC),為這些器件供電就相當(dāng)于為整個(gè)系統(tǒng)供電。典型的高端Virtex系列FPGA可能需要10~15路獨(dú)立的供電電壓。另一方面,較低密度的Spantan、Kintex、Artix和CoolRunner系列器件會(huì)需要2~10路獨(dú)立的供電電壓。用戶需要根據(jù)每路電壓的功率要求、供電順序以及系統(tǒng)電源管理的需求,確定正確的穩(wěn)壓電源組合。

現(xiàn)代PLD的核電源為內(nèi)部多數(shù)電路供電,所消耗的功率也最高。每一次新工藝的出現(xiàn),都會(huì)產(chǎn)生新的核電源要求。支持PLD輔助電路的核電電源用于配置邏輯電路、時(shí)鐘管理以及其他輔助功能電路。此外,F(xiàn)PGA往往把一個(gè)接口標(biāo)準(zhǔn)橋接到另一接口標(biāo)準(zhǔn),每個(gè)IO也會(huì)具有不同的電源要求求,范圍從1.2V至3.3V。

另外,特別需要注意告訴SerDes收發(fā)器的供電電源,每個(gè)收發(fā)器可能消耗1至幾個(gè)安培的電流,收發(fā)器速率為155Mbps至28Gbps,甚至更高。例如100G以太網(wǎng)系統(tǒng)中使用多個(gè)這樣的收發(fā)器,電流損耗為10A,甚至更高。高速數(shù)據(jù)傳輸會(huì)在電源總線產(chǎn)生較大的噪聲,對(duì)電源的性能影響較大。

86558036-f0f7-11ec-ba43-dac502259ad0.jpg

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 收發(fā)器
    +關(guān)注

    關(guān)注

    10

    文章

    3338

    瀏覽量

    105538
  • sram
    +關(guān)注

    關(guān)注

    6

    文章

    757

    瀏覽量

    114450
  • Xilinx
    +關(guān)注

    關(guān)注

    70

    文章

    2137

    瀏覽量

    120386

原文標(biāo)題:Xilinx FPGA和CPLD供電

文章出處:【微信號(hào):zhuyandz,微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    SRAM工藝FPGA的加密技術(shù)

    SRAM工藝FPGA的加密技術(shù)
    發(fā)表于 08-13 17:08

    Xilinx SRAMFPGA抗輻射設(shè)計(jì)技術(shù)研究

    Xilinx SRAMFPGA抗輻射設(shè)計(jì)技術(shù)研究 (1)
    發(fā)表于 08-17 08:57

    Xilinx FPGA無(wú)痛入門,海量教程免費(fèi)下載

    -- SRAM讀寫測(cè)試之時(shí)序解讀Lesson40 特權(quán)Xilinx FPGA SF-SP6入門指南 -- SRAM讀寫測(cè)試之設(shè)計(jì)概述Lesson41 特權(quán)
    發(fā)表于 07-22 11:49

    Xilinx FPGA入門連載38:SRAM讀寫測(cè)試之設(shè)計(jì)概述

    `Xilinx FPGA入門連載40:SRAM讀寫測(cè)試之設(shè)計(jì)概述特權(quán)同學(xué),版權(quán)所有配套例程和更多資料下載鏈接:http://pan.baidu.com/s/1jGjAhEm 1 功能簡(jiǎn)介如圖所示,本
    發(fā)表于 12-18 12:57

    Xilinx FPGA入門連載39:SRAM讀寫測(cè)試之功能仿真

    `Xilinx FPGA入門連載39:SRAM讀寫測(cè)試之功能仿真特權(quán)同學(xué),版權(quán)所有配套例程和更多資料下載鏈接:http://pan.baidu.com/s/1jGjAhEm 1 Xilinx
    發(fā)表于 12-23 15:06

    Xilinx FPGA入門連載40:SRAM讀寫測(cè)試之chipscope在線調(diào)試

    `Xilinx FPGA入門連載40:SRAM讀寫測(cè)試之Chipscope在線調(diào)試特權(quán)同學(xué),版權(quán)所有配套例程和更多資料下載鏈接:http://pan.baidu.com/s/1jGjAhEm 1
    發(fā)表于 12-25 15:04

    fpga_timing技術(shù)文檔 xilinx官方

    fpga_timing技術(shù)文檔 xilinx官方
    發(fā)表于 08-17 09:02

    Xilinx FPGA的仿真技術(shù)設(shè)計(jì)指南

    Power Expert是一套可以支持Xilinx FPGA設(shè)計(jì)的最新設(shè)計(jì)工具,設(shè)計(jì)數(shù)字系統(tǒng)的工程師只要利用這套工具,便可解決仿真電路的設(shè)計(jì)問題。這個(gè)設(shè)計(jì)工具網(wǎng)頁(yè)詳列Xilinx各種不同的FP
    發(fā)表于 03-16 14:48 ?137次下載

    Xilinx_FPGA系列入門教程(一)—如何搭建Xilinx

    Xilinx FPGA系列入門教程(一)——如何搭建Xilinx FPGA開發(fā)環(huán)境
    發(fā)表于 01-18 15:30 ?45次下載

    Xilinx FPGA的Maxim參考設(shè)計(jì)

    Xilinx FPGA的Maxim參考設(shè)計(jì)
    發(fā)表于 10-31 09:59 ?23次下載
    <b class='flag-5'>Xilinx</b> <b class='flag-5'>FPGA</b>的Maxim參考設(shè)計(jì)

    Xilinx FPGA的FMC介紹

    本文主要介紹Xilinx FPGA的FMC接口。
    的頭像 發(fā)表于 01-28 17:52 ?5662次閱讀

    基于SRAM技術(shù)Xilinx FPGA具有較高的邏輯密度

    基于SRAM技術(shù)Xilinx FPGA具有較高的邏輯密度,消耗較高功率; 基于閃存技術(shù)Xilinx
    的頭像 發(fā)表于 06-01 10:55 ?2302次閱讀

    Xilinx FPGA開發(fā)實(shí)用教程

    Xilinx FPGA開發(fā)實(shí)用教程資料包免費(fèi)下載。
    發(fā)表于 04-18 09:43 ?26次下載

    Xilinx FPGA pcb設(shè)計(jì)

    Xilinx FPGA pcb設(shè)計(jì)
    發(fā)表于 05-29 09:11 ?0次下載

    Xilinx fpga芯片系列有哪些

    Xilinx FPGA芯片擁有多個(gè)系列和型號(hào),以滿足不同應(yīng)用領(lǐng)域的需求。以下是一些主要的Xilinx FPGA芯片系列及其特點(diǎn)。
    的頭像 發(fā)表于 03-14 16:24 ?2442次閱讀