0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

是德科技與新思科技共同合作,支持臺積電N6RF設(shè)計參考流程

半導(dǎo)體芯科技SiSC ? 來源:半導(dǎo)體芯科技SiSC ? 作者:半導(dǎo)體芯科技SiS ? 2022-06-27 14:41 ? 次閱讀

來源:是德科技

PathWave RFPro 與新思科技定制化編譯器相輔相成,可提供無線晶片設(shè)計工作流程所需的整合式電磁模擬工具

是德科技(Keysight Technologies Inc.) 是推動全球企業(yè)、服務(wù)供應(yīng)商和政府機構(gòu)網(wǎng)路連接與安全創(chuàng)新的技術(shù)領(lǐng)導(dǎo)廠商,該公司日前宣布其 Keysight PathWave RFPro 與新思科技(Synopsys)定制化編譯器設(shè)計環(huán)境已完成整合,以便支持臺積電(TSMC)最新的 6 納米 RF(N6RF)設(shè)計參考流程。

對于集成電路IC)設(shè)計人員來說,EDA 工具和設(shè)計方法至關(guān)重要。最新的 TSMC N6RF 設(shè)計參考流程,為設(shè)計人員提供重要指引,使其能夠利用臺積電先進的 N6RF 互補式金氧半導(dǎo)體(CMOS)技術(shù),準(zhǔn)確地執(zhí)行電路設(shè)計模擬,以支持下一代 5G 和無線應(yīng)用。

poYBAGK5UNuAeAndAAHM5nO3pRs080.png

PathWave RFPro 主設(shè)定視窗可顯示使用 TSMC N6RF 技術(shù)設(shè)計的低雜訊放大器

是德科技和新思科技共同在 Synopsys 編譯器中開發(fā)定制化設(shè)計范例,方便工程師在 Keysight PathWave RFPro 中執(zhí)行集成的電磁(EM)分析和定制的射頻元件建模??蛻艨山Y(jié)合使用 PathWave RFPro 與定制化編譯器并納入其端對端工作流程中,以確保 EM 模擬和電路布局的互通性。

是德科技 PathWave 軟體解決方案事業(yè)群副總裁暨總經(jīng)理 Niels Faché 表示:“Keysight PathWave RFPro EM 模擬軟體與新思科技定制化編譯器的緊密整合,可為客戶提供經(jīng)驗證的解決方案,讓他們能夠使用 TSMC N6RF 設(shè)計參考流程,快速、準(zhǔn)確地設(shè)計無線晶片。 企業(yè)需借助整合式電磁模擬,來驗證并改善現(xiàn)今多制程射頻設(shè)計中的寄生效應(yīng)。 藉由迭代執(zhí)行電磁電路協(xié)同模擬,設(shè)計工程師可確保一次設(shè)計就成功。臺積電、新思科技和是德科技合作無間,締造了這項互通性成就?!?/p>

為了讓 IC 設(shè)計人員更順利部署此參考流程,是德科技與新思科技共同撰寫了詳細的應(yīng)用說明。臺積電已推出并提供 TSMC N6RF 設(shè)計參考流程及 N6RF 技術(shù)封裝制程。

新思科技工程事業(yè)群副總裁 Aveek Sakar 表示:“此參考流程是我們與是德科技長期合作的心血結(jié)晶,它將 Synopsys 定制化編譯器和 Keysight RFPro 緊密整合在一起。 新的參考流程讓設(shè)計人員能夠利用臺積電最新、最先進的 RF CMOS 技術(shù)*,盡快展開射頻設(shè)計和模擬作業(yè)?!?/p>

臺積電設(shè)計建構(gòu)管理處副總裁 Suk Lee 表示:“我們與是德科技和新思科技的合作,讓客戶能夠利用我們領(lǐng)先業(yè)界的 RF CMOS 技術(shù),部署先進的 IC 設(shè)計和模擬流程。 對于是德科技和新思科技共同開發(fā)的射頻設(shè)計參考流程,我們感到非常滿意,并期待未來我們能繼續(xù)合作,以協(xié)助射頻 IC 設(shè)計客戶滿足復(fù)雜的需求,并快速將其獨特產(chǎn)品推出問市?!?/p>

如需是德科技工具和解決方案的詳細資訊,請瀏覽 Keysight EDA 軟體:40 年設(shè)計成功案例。

如需是德科技與新思科技合作成果的詳細資訊,請參閱《是德科技與新思科技密切合作,提供整合式 5G 設(shè)計定制化設(shè)計流程》。

* RF CMOS 技術(shù)是一種金屬氧化物半導(dǎo)體(MOS)集成電路(IC)技術(shù),可將射頻、類比和數(shù)位電子,整合到混合信號 CMOS(互補式 MOS)射頻電路晶片。

審核編輯:符乾江

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • eda
    eda
    +關(guān)注

    關(guān)注

    71

    文章

    2654

    瀏覽量

    172155
  • 設(shè)計流程
    +關(guān)注

    關(guān)注

    0

    文章

    14

    瀏覽量

    8027
收藏 人收藏

    評論

    相關(guān)推薦

    SK集團與加強AI芯片合作

    韓國SK集團與全球領(lǐng)先的半導(dǎo)體制造商近日宣布加強在人工智能(AI)芯片領(lǐng)域的合作。據(jù)SK集團官方消息,集團會長崔泰源于6
    的頭像 發(fā)表于 06-11 09:49 ?370次閱讀

    思科技與公司深化EDA與IP合作

    思科技近日與公司宣布,在先進工藝節(jié)點設(shè)計領(lǐng)域開展了廣泛的EDA和IP合作。雙方的合作成果已經(jīng)成功應(yīng)用于一系列人工智能、高性能計算和移動
    的頭像 發(fā)表于 05-13 11:04 ?418次閱讀

    思科技與公司深度合作,推動芯片設(shè)計創(chuàng)新

     新思科技EDA事業(yè)部戰(zhàn)略與產(chǎn)品管理副總裁Sanjay Bali表示:“新思科技在可投產(chǎn)的EDA流程支持3Dblox標(biāo)準(zhǔn)的3DIC Compiler光子集成方面的先進成果,結(jié)合我們廣
    的頭像 發(fā)表于 05-11 16:25 ?307次閱讀

    思科技面向公司先進工藝加速下一代芯片創(chuàng)新

    ?新思科技攜手公司共同開發(fā)人工智能驅(qū)動的芯片設(shè)計流程以優(yōu)化并提高生產(chǎn)力,推動光子集成電路領(lǐng)域的發(fā)展,并針對臺
    發(fā)表于 05-11 11:03 ?350次閱讀
    新<b class='flag-5'>思科</b>技面向<b class='flag-5'>臺</b><b class='flag-5'>積</b>公司先進工藝加速下一代芯片創(chuàng)新

    科技、新思科技和Ansys推出全新集成射頻設(shè)計遷移流程

    近日,是科技、新思科技和Ansys攜手,共同推出了一個革命性的集成射頻(RF)設(shè)計遷移流程。這一流程
    的頭像 發(fā)表于 05-11 10:42 ?302次閱讀

    熊本廠2月24日啟用,岸田文雄支持二廠建設(shè)

    據(jù)共同社報道,劉音和總裁魏哲家共同出席此次首相府邸的會議,他們會談結(jié)束之后聲明稱,“由于
    的頭像 發(fā)表于 02-27 09:29 ?358次閱讀

    思科技攜手合作伙伴開發(fā)針對臺公司N4P工藝的射頻設(shè)計參考流程

    RF)設(shè)計和接口IP五項大獎。新思科技與公司長期穩(wěn)固合作,持續(xù)提供經(jīng)過驗證的解決方案,包括由Synopsys.ai全棧式AI驅(qū)動型ED
    的頭像 發(fā)表于 11-14 10:31 ?597次閱讀

    思科技可互操作工藝設(shè)計套件助力開發(fā)者快速上手模擬設(shè)計

    模擬設(shè)計 新思科技攜手Ansys 和 Keysight 共同推出全新射頻設(shè)計參考流程,能夠為現(xiàn)代射頻集成電路設(shè)計提供完整解決方案 新思科技(Synopsys)近日宣布,其模擬設(shè)計遷移
    的頭像 發(fā)表于 11-09 10:59 ?738次閱讀

    思科技攜手是科技、Ansys面向公司4 納米射頻FinFET工藝推出全新參考流程,助力加速射頻芯片設(shè)計

    科技(Keysight)、Ansys共同推出面向公司業(yè)界領(lǐng)先N4PRF工藝(4納米射頻FinFET工藝)的全新參考流程。該
    發(fā)表于 10-30 16:13 ?282次閱讀

    思科技攜手公司加速N2工藝下的SoC創(chuàng)新

    思科技近日宣布,其數(shù)字和定制/模擬設(shè)計流程已通過公司N2工藝技術(shù)認(rèn)證,能夠幫助采用先進工藝節(jié)點的SoC實現(xiàn)更快、更高質(zhì)量的交付。新
    的頭像 發(fā)表于 10-24 16:42 ?696次閱讀

    思科技提供跨公司先進工藝的參考流程,助力加速模擬設(shè)計遷移

    設(shè)計質(zhì)量的同時,節(jié)省數(shù)周的手動迭代時間。 新思科技可互操作工藝設(shè)計套件(iPDK)適用于公司所有FinFET先進工藝節(jié)點,助力開發(fā)者快速上手模擬設(shè)計。 新思科技攜手Ansys 和
    發(fā)表于 10-24 11:41 ?362次閱讀

    西門子布宣布與攜手優(yōu)化芯片設(shè)計過程

    用于集成電路(IC)驗證sign-off的Calibre nmPlatform工具現(xiàn)已獲得N2工藝認(rèn)證,可為早期采用
    發(fā)表于 10-20 12:37 ?222次閱讀

    思科技攜手公司加速2nm工藝創(chuàng)新,為先進SoC設(shè)計提供經(jīng)認(rèn)證的數(shù)字和模擬設(shè)計流程

    多個設(shè)計流程在臺公司N2工藝上成功完成測試流片;多款I(lǐng)P產(chǎn)品已進入開發(fā)進程,不斷加快產(chǎn)品上市時間 ? 摘要: 新思科技經(jīng)認(rèn)證的數(shù)字和模擬設(shè)計流程
    發(fā)表于 10-19 11:44 ?235次閱讀

    思科技設(shè)備在臺電流片2nm芯片

    《半導(dǎo)體芯科技》編譯 來源:EENEWS EUROPE 新思科技(Synopsys)表示,其客戶已在臺2nm工藝上流片了多款芯片,同時對模擬和數(shù)字設(shè)計流程進行了認(rèn)證。 新
    的頭像 發(fā)表于 10-08 16:49 ?411次閱讀

    Cadence射頻集成電路解決方案

    N6RF 設(shè)計參考流程中,并增加了對 N4PRF 設(shè)計參考流程支持。Cadence 和 TSMC 的
    的頭像 發(fā)表于 09-28 10:10 ?838次閱讀