0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

提供開(kāi)放統(tǒng)一環(huán)境的開(kāi)發(fā)平臺(tái)

敷衍作笑談 ? 來(lái)源:敷衍作笑談 ? 作者:敷衍作笑談 ? 2022-07-21 11:12 ? 次閱讀

圣何塞——談到對(duì) FPGA 進(jìn)行編程時(shí),大多數(shù)人認(rèn)為你需要成為一名芯片設(shè)計(jì)師,或者比能夠?qū)α孔佑?jì)算機(jī)進(jìn)行編程更進(jìn)一步。但賽靈思想要改變這一切。

在賽靈思開(kāi)發(fā)者論壇 (XDF) 上,該公司宣布了一個(gè)名為 Vitis 的全新開(kāi)發(fā)平臺(tái)——新平臺(tái)將是開(kāi)放和免費(fèi)的。

pYYBAGLXUTWATDUSAAERnNdujXc114.jpg


Xilinx 首席執(zhí)行官 Victor Peng 與 Versal 董事會(huì)(照片:Kevin Krewell)

對(duì)于一家主要開(kāi)發(fā)平臺(tái) Vivado 面向 FPGA 配置的低級(jí)控制的公司來(lái)說(shuō),這是一個(gè)重大變化。FPGA 的適應(yīng)性一直更強(qiáng),但現(xiàn)在賽靈思希望它們更易于編程。不僅僅是像 Zynq 這樣的 FPGA——Vitis 的真正靈感來(lái)自 Xilinx 的新型 Versal 異構(gòu)處理器。Versal 是一種新型處理器,在去年的 XDF 上推出,它集成了 CPU、DSP、FPGA 結(jié)構(gòu)、片上網(wǎng)絡(luò)機(jī)器學(xué)習(xí)加速器,使其成為高性能、多功能和適應(yīng)性強(qiáng)的處理芯片。

無(wú)論是在嵌入式應(yīng)用程序還是云服務(wù)中,成功使用任何 FPGA 的關(guān)鍵是軟件工具。這就是 Vitas 對(duì)于更廣泛地接受 FPGA 和 Versal 架構(gòu)的關(guān)鍵所在。

Vitis 平臺(tái)是一個(gè)統(tǒng)一的工具,可以采用 Xilinx HLS 或 C/C++ 代碼并針對(duì)標(biāo)準(zhǔn)開(kāi)發(fā)環(huán)境中的任何處理元素。Xilinx 承諾以免費(fèi)和開(kāi)放的方式支持 Vitis。該公司在 Github 上構(gòu)建了一個(gè)包含 400 多個(gè)庫(kù)函數(shù)的廣泛列表。還將有一個(gè) Vitis AI 工具支持 TensorFlow、Caffe 和 PyTorch 等標(biāo)準(zhǔn)框架。FPGA 的好處之一是您可以更改硬件以適應(yīng) AI 模型。

Vitas 和 Versal 的目標(biāo)是將賽靈思從 FPGA 供應(yīng)商轉(zhuǎn)變?yōu)殪`活且適應(yīng)性強(qiáng)的處理供應(yīng)商。Xilinx 大力押注異構(gòu)計(jì)算,為了實(shí)現(xiàn)這一目標(biāo),您需要一個(gè)統(tǒng)一的軟件架構(gòu),程序員可以將其用于 Versal 芯片內(nèi)的各種元素。賽靈思將軟件開(kāi)放和免費(fèi)的想法是對(duì)賽靈思如何進(jìn)入市場(chǎng)的徹底重新構(gòu)想。

Vitis 處于測(cè)試階段,一些主要客戶計(jì)劃于 11 月 1 日全面上市。有關(guān)更多信息,請(qǐng)?jiān)L問(wèn) Developer.xilinx.com。

Xilinx 成長(zhǎng)市場(chǎng)

Xilinx 的三大增長(zhǎng)動(dòng)力是 5G 基礎(chǔ)設(shè)施、汽車平臺(tái)和數(shù)據(jù)中心。雖然傳統(tǒng) FPGA 在所有三個(gè)領(lǐng)域都取得了不錯(cuò)的進(jìn)展,但 Versal 是一個(gè)更完整的平臺(tái),可以獨(dú)立運(yùn)行,而不僅僅是作為主機(jī)處理器的加速器。也就是說(shuō),Xilinx 認(rèn)識(shí)到幾個(gè) Arm 內(nèi)核可能不足以滿足某些應(yīng)用的需求,并且 Versal 支持 PCIe 4.0,Vitas 環(huán)境旨在支持多種類型的主機(jī)處理器,包括片上 Arm、x86 和力量。

使用像 Versal 這樣的可編程部件的優(yōu)勢(shì)在于,它允許設(shè)計(jì)更快速地改變,即使在現(xiàn)場(chǎng)也是如此。關(guān)鍵應(yīng)用市場(chǎng)之一是算法不斷變化的數(shù)據(jù)中心中的機(jī)器學(xué)習(xí)推理。此外,即使是云提供商也正在朝著成為異構(gòu)計(jì)算平臺(tái)的方向發(fā)展。亞馬遜的 AWS 云服務(wù)有許多不同的異構(gòu)計(jì)算實(shí)例,包括 FPGA 和 GPU。XDF 的新成員賽靈思宣布,它還添加了微軟的 Azure 云服務(wù)——這對(duì)公司來(lái)說(shuō)是一個(gè)巨大的勝利。隨著 Azure 的加入,Xilinx 在兩家領(lǐng)先的云提供商中擁有了 FPGA 實(shí)例。

poYBAGLXUTqACwwVAACGT304oUA576.jpg

(來(lái)源:賽靈思)點(diǎn)擊這里查看大圖

通信市場(chǎng),5G 部署是賽靈思的一個(gè)關(guān)鍵機(jī)遇——從射頻到核心路由器。對(duì)于 5G,為頻譜重用而設(shè)計(jì)的大規(guī)模 MIMO 16×16 天線陣列需要高級(jí)計(jì)算甚至機(jī)器學(xué)習(xí)來(lái)優(yōu)化波束形成。Xilinx 與三星和華為等通信公司進(jìn)行了設(shè)計(jì)。

汽車是賽靈思關(guān)注的另一個(gè)細(xì)分市場(chǎng)。從傳感器數(shù)據(jù)的數(shù)據(jù)聚合和預(yù)處理、傳感器融合、ADAS 到自動(dòng)駕駛級(jí)別 4,這里有很多機(jī)會(huì)。事實(shí)上,賽靈思已經(jīng)在汽車領(lǐng)域贏得了大量設(shè)計(jì)勝利,并為 ADAS 設(shè)計(jì)出貨了 6000 萬(wàn)臺(tái)。Xilinx 已經(jīng)在汽車領(lǐng)域擁有龐大的業(yè)務(wù),并聲稱在前向攝像頭處理領(lǐng)域排名第二,在 LiDAR 和 4D 雷達(dá)領(lǐng)域排名第一。FPGA 提供設(shè)計(jì)靈活性和低延遲處理。

自動(dòng)駕駛的前沿可能是“robotaxis”,賽靈思在舞臺(tái)上有一個(gè)非常有趣的初創(chuàng)公司 pony.ai,它正在解決這個(gè)市場(chǎng)。Pony.ai 展示了其軟件在繁忙的中國(guó)交通中導(dǎo)航汽車的能力。汽車和自動(dòng)駕駛汽車仍在不斷發(fā)展,創(chuàng)新周期超過(guò)了芯片設(shè)計(jì)周期,這使其成為 FPGA 和 Versal 的機(jī)會(huì)。對(duì)于更傳統(tǒng)的 ADAS 方法,日立汽車系統(tǒng)公司正在使用 Xilinx FPGA 實(shí)現(xiàn) ADAS Level 2+,并已開(kāi)始投資 Versal 設(shè)計(jì)。

雖然消費(fèi)者自動(dòng)駕駛可能還需要幾年的時(shí)間,但像優(yōu)步和滴滴這樣的拼車公司將從機(jī)器人出租車中受益匪淺。Xilinx 顯示的數(shù)據(jù)估計(jì),自動(dòng)駕駛出租車的運(yùn)營(yíng)成本約為每英里 0.60 美元,每天最多可行駛 30 次,而人工駕駛汽車的成本約為每英里 1.50 美元,每天可行駛約 15 次。自主機(jī)器人出租車的經(jīng)濟(jì)性對(duì)于運(yùn)輸即服務(wù)業(yè)務(wù)而言是引人注目的。

重新映像硬件

雖然芯片行業(yè)的一些人正在推動(dòng)特定領(lǐng)域的處理架構(gòu)的想法,但這些人往往忽略了可編程邏輯的想法,例如 FPGA 和 Versal。雖然兩者都是異構(gòu)計(jì)算架構(gòu),但特定領(lǐng)域的設(shè)計(jì)會(huì)導(dǎo)致芯片或 3-D 封裝芯片具有大量多余的硅片,這些硅片可能不時(shí)使用,但并非一直使用。在 FPGA 的情況下,通過(guò)根據(jù)當(dāng)前需要對(duì)其重新編程,可以更有效地重新利用硅。這允許硅在時(shí)域中共享以用于不同的功能。利用 FPGA 技術(shù)的混合架構(gòu)具有提高硅效率的潛力。

由于登納德縮放的終結(jié)和摩爾定律的放緩,所有這些芯片架構(gòu)的新想法都在出現(xiàn)。我們不能再依靠工藝改進(jìn)來(lái)制造更快、更低功耗和更便宜的芯片?,F(xiàn)在需要新的架構(gòu)方法來(lái)為我們帶來(lái)應(yīng)對(duì)新的具有挑戰(zhàn)性的工作負(fù)載所需的高級(jí)處理能力,而賽靈思擁有獨(dú)特的可擴(kuò)展解決方案,現(xiàn)在將更容易被更多主流程序員使用。

審核編輯 黃昊宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    使用OPT4003-Q1環(huán)境光傳感器進(jìn)行光源檢測(cè)

    電子發(fā)燒友網(wǎng)站提供《使用OPT4003-Q1環(huán)境光傳感器進(jìn)行光源檢測(cè).pdf》資料免費(fèi)下載
    發(fā)表于 08-28 09:31 ?0次下載
    使用OPT4003-Q1<b class='flag-5'>環(huán)境</b>光傳感器進(jìn)行光源檢測(cè)

    統(tǒng)一多云管理平臺(tái)怎么用?

     統(tǒng)一多云管理平臺(tái)的使用主要涉及資源納管、費(fèi)用控制和智能運(yùn)維等方面。統(tǒng)一多云管理平臺(tái)種能夠同時(shí)管理多種公有云、私有云以及傳統(tǒng)IT
    的頭像 發(fā)表于 08-14 11:28 ?123次閱讀

    動(dòng)環(huán)監(jiān)控系統(tǒng)平臺(tái)功能

    全面監(jiān)控,因此,套可對(duì)機(jī)房環(huán)境進(jìn)行7×24小時(shí)實(shí)時(shí)監(jiān)控的物聯(lián)網(wǎng)系統(tǒng),非常必要。 動(dòng)環(huán)監(jiān)控系統(tǒng)是套基于動(dòng)環(huán)監(jiān)控
    的頭像 發(fā)表于 07-19 16:35 ?235次閱讀

    DongshanPI-AICT全志V853開(kāi)發(fā)板搭建YOLOV5-V6.0環(huán)境

    Conda搭建YOLOV5-V6.0環(huán)境 0.前言 ? 本章節(jié)主要記錄如何搭建yolov5-v6.0環(huán)境,并支持CUDA加速。此文章的硬件要求如下,如果您的電腦沒(méi)有顯卡設(shè)備,這篇文章無(wú)法給您當(dāng)做
    發(fā)表于 07-12 09:59

    藍(lán)蜂網(wǎng)關(guān)接入雄安新區(qū)物聯(lián)網(wǎng)統(tǒng)一開(kāi)放平臺(tái)案例

    藍(lán)蜂網(wǎng)關(guān)接入雄安新區(qū)物聯(lián)網(wǎng)統(tǒng)一開(kāi)放平臺(tái)案例 、應(yīng)用背景 為響應(yīng)國(guó)家《河北雄安新區(qū)規(guī)劃綱要》,由中國(guó)雄安集團(tuán)數(shù)字城市科技有限公司牽頭,以中移物聯(lián)網(wǎng)有限公司為牽頭單位的聯(lián)合體,構(gòu)建了雄安新區(qū)物聯(lián)網(wǎng)
    的頭像 發(fā)表于 07-03 16:12 ?247次閱讀
    藍(lán)蜂網(wǎng)關(guān)接入雄安新區(qū)物聯(lián)網(wǎng)<b class='flag-5'>統(tǒng)一開(kāi)放</b><b class='flag-5'>平臺(tái)</b>案例

    ZR執(zhí)行器:提升生產(chǎn)效率的關(guān)鍵一環(huán)

    ZR執(zhí)行器:提升生產(chǎn)效率的關(guān)鍵一環(huán) 在當(dāng)今競(jìng)爭(zhēng)激烈的工業(yè)環(huán)境中,提升生產(chǎn)效率是每個(gè)企業(yè)都追求的目標(biāo)。而在這個(gè)過(guò)程中,ZR執(zhí)行器以其卓越的性能和穩(wěn)定性,成為了提升生產(chǎn)效率的關(guān)鍵一環(huán)。 ZR執(zhí)行器是
    的頭像 發(fā)表于 06-07 20:07 ?198次閱讀

    萊迪思Avant? FPGA平臺(tái)榮獲2024年環(huán)境和能源領(lǐng)導(dǎo)力獎(jiǎng)

    萊迪思半導(dǎo)體近日宣布萊迪思Avant? FPGA平臺(tái)榮獲2024年環(huán)境和能源領(lǐng)導(dǎo)力獎(jiǎng)。萊迪思Avant因其在商業(yè)和基礎(chǔ)設(shè)施領(lǐng)域中展現(xiàn)出領(lǐng)先的低功耗、高性能和小尺寸特性而獲得認(rèn)可。
    的頭像 發(fā)表于 04-30 14:28 ?363次閱讀
    萊迪思Avant? FPGA<b class='flag-5'>平臺(tái)</b>榮獲2024年<b class='flag-5'>環(huán)境</b>和能源領(lǐng)導(dǎo)力獎(jiǎng)

    在win10環(huán)境下運(yùn)行下ST的F7系列的例程,F(xiàn)ree RTOS編譯時(shí)總會(huì)報(bào)錯(cuò)的原因?

    今天在win10環(huán)境下運(yùn)行下ST的F7系列的例程,發(fā)現(xiàn)有些項(xiàng)目比如Free RTOS編譯時(shí)總會(huì)報(bào)出:1.../../../../../../Middlewares/Third_Party
    發(fā)表于 04-30 08:12

    和芯星通獲ISO14001環(huán)境管理和ISO45001職業(yè)健康安全管理體系認(rèn)證

    近日,和芯星通正式通過(guò)ISO14001環(huán)境管理體系認(rèn)證和ISO45001職業(yè)健康安全管理體系認(rèn)證,標(biāo)志著公司管理體系在制度化、規(guī)范化、精細(xì)化方面邁上新臺(tái)階,綜合管理軟實(shí)力進(jìn)入新軌道。
    的頭像 發(fā)表于 04-09 18:25 ?595次閱讀
    和芯星通獲ISO14001<b class='flag-5'>環(huán)境</b>管理和ISO45001職業(yè)健康安全管理體系認(rèn)證

    恩智浦發(fā)布S32 CoreRide開(kāi)放平臺(tái),旨在突破SDV開(kāi)發(fā)的集成障礙

    近日,恩智浦(NXP)近日發(fā)布了其S32 CoreRide開(kāi)放平臺(tái),這創(chuàng)新性的平臺(tái)旨在突破軟件定義汽車(SDV)開(kāi)發(fā)的集成障礙,為汽車行業(yè)
    的頭像 發(fā)表于 03-29 11:18 ?9.2w次閱讀

    多個(gè)ST60在同一環(huán)境中工作時(shí),它們之間是否會(huì)相互干擾?

    多個(gè)ST60在同一環(huán)境中工作時(shí),它們之間是否會(huì)相互干擾?會(huì)不會(huì)有配對(duì)錯(cuò)誤的風(fēng)險(xiǎn)?
    發(fā)表于 03-29 07:10

    淺析高壓開(kāi)關(guān)配電室SF6環(huán)境監(jiān)測(cè)系統(tǒng)的設(shè)計(jì)

    淺析高壓開(kāi)關(guān)配電室SF6環(huán)境監(jiān)測(cè)系統(tǒng)的設(shè)計(jì) 張穎姣 安科瑞電氣股份有限公司 上海嘉定201801 摘要:介紹了高壓開(kāi)關(guān)配電室SF6環(huán)境監(jiān)測(cè)系統(tǒng)的組成、主要功能、工作原理及設(shè)計(jì)思想。系統(tǒng)應(yīng)用電
    的頭像 發(fā)表于 02-19 14:15 ?393次閱讀
    淺析高壓開(kāi)關(guān)配電室SF6<b class='flag-5'>環(huán)境</b>監(jiān)測(cè)系統(tǒng)的設(shè)計(jì)

    制造行業(yè)定制軟件解決方案——工業(yè)信息采集平臺(tái)

    摘要:針對(duì)目前企業(yè)在線檢測(cè)數(shù)據(jù)信號(hào)種類繁多,缺乏統(tǒng)一監(jiān)控人員和及時(shí)處置措施等問(wèn)題。藍(lán)鵬測(cè)控開(kāi)發(fā)針對(duì)企業(yè)工業(yè)生產(chǎn)的在線數(shù)據(jù)的集中采集分析平臺(tái),通過(guò)該工業(yè)信息采集平臺(tái)可將企業(yè)日常各種儀表設(shè)
    發(fā)表于 12-20 17:14

    Vitis 統(tǒng)一軟件平臺(tái)文檔

    AMD Vitis 軟件平臺(tái)開(kāi)發(fā)環(huán)境,主要用于開(kāi)發(fā)包括 FPGA 架構(gòu)、Arm 處理器子系統(tǒng)和 AI 引擎在內(nèi)的設(shè)計(jì)。Vitis 工具
    的頭像 發(fā)表于 12-20 10:00 ?408次閱讀
    Vitis <b class='flag-5'>統(tǒng)一</b>軟件<b class='flag-5'>平臺(tái)</b>文檔

    基于Modbus通信協(xié)議在ARM7環(huán)境監(jiān)測(cè)系統(tǒng)中的應(yīng)用

    電子發(fā)燒友網(wǎng)站提供《基于Modbus通信協(xié)議在ARM7環(huán)境監(jiān)測(cè)系統(tǒng)中的應(yīng)用.pdf》資料免費(fèi)下載
    發(fā)表于 10-18 10:37 ?3次下載
    基于Modbus通信協(xié)議在ARM7<b class='flag-5'>環(huán)境</b>監(jiān)測(cè)系統(tǒng)中的應(yīng)用