0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

探討一下JTAG口是什么?

FPGA之家 ? 來源:FPGA資源俠客 ? 作者:FPGA資源俠客 ? 2022-07-26 09:29 ? 次閱讀

FPGA研發(fā)及學(xué)習(xí)過程中,有一個關(guān)鍵步驟就是下板實(shí)現(xiàn),做硬件“硬現(xiàn)”很重要,一般來說用JTAG口比較常見一些,因此相信肯定有些大俠遇到過JTAG口失靈或者損壞無法使用的事情。最近我就遇到了這類事情,F(xiàn)PGA的JTAG口突然就不能下載程序了,而且這種事情已經(jīng)不是第一次了,之前在做項目的時候也出現(xiàn)過,而且出現(xiàn)的形式也極其相似,之前還用的好好的,第二天就不行了,真是讓人郁悶。為此,本人也是去嘗試了很多解決辦法,一開始也沒有去設(shè)想是JTAG口壞了,于是乎,本人換了usb-blaster,可一點(diǎn)反應(yīng)也沒有。難道真的是JTAG口壞了?于是,本人就去查閱相關(guān)資料去搞清楚問題的本質(zhì)在哪里,下面就是本人的一些收獲,分享出來,僅供各位大俠參考,一起交流學(xué)習(xí)。

根據(jù)查閱資料及本人的一些實(shí)踐經(jīng)驗(yàn)所得,在使用JTAG下載接口的過程中,請不要隨意帶電插拔,否則會損壞FPGA芯片的JTAG口信號管腳。那么如何去確認(rèn)JTAG口已經(jīng)損壞了呢。首先你要去排除基本的幾項因素,一是,是否匹配連接,有很多設(shè)備會對應(yīng)很多接口,在實(shí)際條件下要匹配正確,否則也會出現(xiàn)上述情況;二是,排除下載線的問題,如果是下載線壞了,可以使用多根下載線去嘗試,排除這類問題。如果還是不能訪問FPGA的JTAG口,那么很有可能你的FPGA芯片的JTAG口已經(jīng)損壞。此時請用萬用表檢查TCK,TMS,TDO和Tdi是否和GND短路,如果任何一個信號對地短路則表示JTAG信號管腳已經(jīng)損壞。

至于JTAG口是什么,這里我們也來探討一下,JTAG英文全稱是 Joint Test Action Group,翻譯過來中文就是聯(lián)合測試工作組。

JTAG是一種IEEE標(biāo)準(zhǔn)用來解決板級問題,誕生于20世紀(jì)80年代。今天JTAG被用來燒錄、debug、探查端口。當(dāng)然,最原始的使用是邊界測試。

1、邊界測試

舉個例子,你有兩個芯片,這兩個芯片之間連接了很多很多的線,怎么確保這些線之間的連接是OK的呢,用JTAG,它可以控制所有IC的引腳。這叫做芯片邊界測試。

dd917c98-0c80-11ed-ba43-dac502259ad0.png

2、JTAG引腳

JTAG發(fā)展到現(xiàn)在已經(jīng)有腳了,通常四個腳:TDI,TDO,TMS,TCK,當(dāng)然還有個復(fù)位腳TRST。對于芯片上的JTAG的腳實(shí)際上是專用的。

TDI:測試數(shù)據(jù)輸入,數(shù)據(jù)通過TDI輸入JTAG口;

TDO:測試數(shù)據(jù)輸出,數(shù)據(jù)通過TDO從JTAG口輸出;

TMS:測試模式選擇,用來設(shè)置JTAG口處于某種特定的測試模式;

TCK:測試時鐘輸入;

TRST:測試復(fù)位。

dd9bc64e-0c80-11ed-ba43-dac502259ad0.png

CPU和FPGA制造商允許JTAG用來端口debug;FPGA廠商允許通過JTAG配置FPGA,使用JTAG信號通入FPGA核。

3、JTAG如何工作

PC控制JTAG:用JTAG電纜連接PC的打印端口或者USB或者網(wǎng)口。最簡單的是連接打印端口。

TMS:在每個含有JTAG的芯片內(nèi)部,會有個JTAG TAP控制器。TAP控制器是一個有16個狀態(tài)的狀態(tài)機(jī),而TMS就是這玩意的控制信號。當(dāng)TMS把各個芯片都連接在一起的時候,所有的芯片的TAP狀態(tài)跳轉(zhuǎn)是一致的。下面是TAP控制器的示意圖:

ddaaa1fa-0c80-11ed-ba43-dac502259ad0.png

改變TMS的值,狀態(tài)就會發(fā)生跳轉(zhuǎn)。如果保持5個周期的高電平,就會跳回test-logic-rest,通常用來同步TAP控制器;通常使用兩個最重要的狀態(tài)是Shift-DR和Shift-IR,兩者連接TDI和TDO使用。

IR:命令寄存器,你可以寫值到這個寄存器中通知JTAG干某件事。每個TAP只有一個IR寄存器而且長度是一定的。

DR:TAP可以有多個DR寄存器,與IR寄存器相似,每個IR值會選擇不同的DR寄存器。(很迷)

4、JTAG鏈相關(guān)疑問

計算JTAG鏈中的IC數(shù)目:

一個重要的應(yīng)用是IR值是全一值,表示BYPASS命令,在BYPASS模式中,TAP控制器中的DR寄存器總是單bit的,從輸入TDI到輸出TDO,通常一個周期,啥也不干。

可用BYPASS模式計算IC數(shù)目。如果每個IC的TDI-TDO鏈的延遲是一個時鐘,我們可以發(fā)送一些數(shù)據(jù)并檢測它延遲了多久,那么久可以推算出JTAG鏈中的IC數(shù)目。

得到JTAG鏈中的器件ID:

大多數(shù)的JTAG IC都支持IDCODE命令。在IDCODE命令中,DR寄存器會裝載一個32bit的代表器件ID的值。不同于BYPASS指令,在IDCODE模式下IR的值沒有標(biāo)準(zhǔn)。不過每次TAP控制器跳轉(zhuǎn)到Test-Logic-Reset態(tài),它會進(jìn)入IDCODE模式,并裝載IDCODE到DR。

5、邊界掃描:

ddba0884-0c80-11ed-ba43-dac502259ad0.png

TAP控制器進(jìn)入邊界掃描模式時,DR鏈可以遍歷每個IO塊或者讀或攔截每個引腳。在FPGA上使用JTAG,你可以知曉每個引腳的狀態(tài)當(dāng)FPGA在運(yùn)行的時候。可以使用JTAG命令SAMPLE,當(dāng)然不同IC可能是不同的。

ddc69f36-0c80-11ed-ba43-dac502259ad0.jpg

如果JTAG口已經(jīng)損壞了,那只能“節(jié)哀順變”了,但是也不要只顧著傷心,最重要的是分析其中的原因,做其他事情也是一樣的道理。那我們就來分析分析,我們在使用的過程中,可能經(jīng)常為了方便,隨意插拔JTAG下載口,在大多數(shù)情況下不會發(fā)生問題。但是仍然會有很小的機(jī)率發(fā)生下面的問題,因?yàn)闊岵灏味a(chǎn)生的JTAG口的靜電和浪涌,最終導(dǎo)致FPGA管腳的擊穿。至此,也有人懷疑是否是盜版的USB Blaster或者ByteBlasterII設(shè)計簡化,去除了保護(hù)電路導(dǎo)致的。但經(jīng)過很多實(shí)際情況的反饋,事實(shí)證明原裝的USB Blaster 也會發(fā)生同樣的問題。也有人提出質(zhì)疑是否是ALTERA的低端芯片為了降低成本,F(xiàn)PGA的IO單元沒有加二極管鉗位保護(hù)電路。這類質(zhì)疑其實(shí)都不是解決問題的本質(zhì),最重要的是我們要規(guī)范操作,盡可能的去減少因?yàn)閷?shí)際操作不當(dāng)導(dǎo)致一些硬件設(shè)備、接口等提前結(jié)束壽命或“英年早逝”,那重點(diǎn)來了,關(guān)于JTAG下載口的使用,我們需要如何去規(guī)范操作呢。

上電時的操作流程順序:

1.在FPGA開發(fā)板及相關(guān)設(shè)備斷電的前提下,插上JTAG下載線接口;

2.插上USB Blaster或者ByteBlasterII的電纜;

3.接通FPGA開發(fā)板的電源。

下電時的操作流程順序:

1.斷開FPGA開發(fā)板及相關(guān)設(shè)備的電源;

2.斷開USB Blaster或者ByteBlasterII的電纜;

3.拔下JTAG下載線接口,并放置適宜地方存儲。

雖然上述的操作步驟有點(diǎn)繁瑣,有時我們在使用的時候也是不以為然,但是為了保證芯片不被損壞,建議大家還是中規(guī)中矩的按照上述的步驟來操作。本人上述出現(xiàn)的問題,經(jīng)過檢測后就是TCK跟GND短路了,雖然發(fā)生的概率不是很大,但是為了能夠更合理更長久的的使用硬件相關(guān)設(shè)備,還是建議大家在實(shí)操過程中,不要擔(dān)心繁瑣,中規(guī)中矩操作,換個角度思考,“多磨多練”也是對自己有好處的。最后,還是給各位嘮叨一句,關(guān)于JTAG下載口的使用最好不要帶電熱插拔,起碼可以讓JTAG口“活”的久一些,畢竟長情陪伴也是挺不錯的,不要等到失去了才知道惋惜。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1620

    文章

    21510

    瀏覽量

    598940
  • JTAG
    +關(guān)注

    關(guān)注

    6

    文章

    393

    瀏覽量

    71433
  • 開發(fā)板
    +關(guān)注

    關(guān)注

    25

    文章

    4771

    瀏覽量

    96180

原文標(biāo)題:關(guān)于JTAG口,你了解多少?

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    Samtec小課堂 | 兩分鐘了解JTAG連接器

    摘要/前言 在回答 “什么是JTAG 連接器?”這個問題之前,讓我先向大家簡要介紹一下 JTAG。 什么是JTAG? 聯(lián)合測試工作組(Joint Test Action Group,簡
    發(fā)表于 08-28 13:59 ?200次閱讀
    Samtec小課堂 | 兩分鐘了解<b class='flag-5'>JTAG</b>連接器

    歡創(chuàng)播報 支付寶“碰一下”正式發(fā)布

    1 支付寶“碰一下”正式發(fā)布 近日,在支付寶開放日上,支付寶宣布升級條碼支付體驗(yàn),推出“支付寶碰一下”,用戶無需展示付款碼,解鎖手機(jī)碰一下商家收款設(shè)備,最快步完成支付。據(jù)介紹,“碰
    的頭像 發(fā)表于 07-11 11:32 ?736次閱讀
    歡創(chuàng)播報  支付寶“碰<b class='flag-5'>一下</b>”正式發(fā)布

    FPGA的JTAG很脆弱?以后要多加小心了

    人郁悶的不行。為了繼續(xù)讓他工作我換了好幾個usb-blaster,可點(diǎn)都沒見成效。難道JTAG真的壞了。上網(wǎng)百度了一下,結(jié)果發(fā)下了下面的結(jié)論,原文如下: 根據(jù)ALTERA官方FAE
    發(fā)表于 06-10 09:41

    請問UDE可以直接驅(qū)動miniWiggler JTAG嗎?

    UDE為什么可以直接驅(qū)動英飛凌AURIX開發(fā)板上自帶的usb轉(zhuǎn)JTAG,而不需要使用universal access device 硬件支持?
    發(fā)表于 02-20 07:01

    CYT2B7操作io輸出pwm波形,如何回讀一下pwm的輸出是否正確?

    請問一下,我們操作io輸出pwm波形,如何回讀一下pwm的輸出是否正確?
    發(fā)表于 01-31 07:02

    關(guān)于JTAG,你了解多少?

    JTAG信號管腳已經(jīng)損壞。 至于JTAG是什么,這里我們也來探討一下,JTAG英文全稱是
    發(fā)表于 01-19 21:19

    【技術(shù)專欄】泰凌微電子JTAG工具使用教程(

    Group”的縮寫,是種硬件調(diào)試和測試技術(shù),常被用于在集成電路中診斷和調(diào)試問題。JTAG的正式名稱為IEEE 1149.1標(biāo)準(zhǔn),是種通過掃描鏈(scan chain)實(shí)現(xiàn)的測試方法,該方法可以在不破壞芯片的情況
    的頭像 發(fā)表于 12-20 10:00 ?2761次閱讀
    【技術(shù)專欄】泰凌微電子<b class='flag-5'>JTAG</b>工具使用教程(<b class='flag-5'>一</b>)

    介紹一下芯片的VIA pillar

    Via pillar,又可以叫Via ladder。貌似Cadence家喜歡叫pillar,synopsis喜歡叫l(wèi)adder,我也不知道它們?yōu)樯恫荒芙y(tǒng)一一下名稱。
    的頭像 發(fā)表于 12-06 14:00 ?547次閱讀

    JTAG如何工作?是誰動了我的JTAG?

    在FPGA研發(fā)及學(xué)習(xí)過程中,有個關(guān)鍵步驟就是 板實(shí)現(xiàn) ,做硬件“硬現(xiàn)”很重要,般來說用JTAG比較常見
    的頭像 發(fā)表于 12-04 07:40 ?958次閱讀
    <b class='flag-5'>JTAG</b>如何工作?是誰動了我的<b class='flag-5'>JTAG</b><b class='flag-5'>口</b>?

    盤點(diǎn)一下CST電磁仿真軟件的求解器

    今天我們起來盤點(diǎn)一下CST電磁仿真軟件那些牛叉的求解器??靵頂?shù)一下,你用了里面的幾種吧!
    的頭像 發(fā)表于 11-20 10:18 ?5429次閱讀
    盤點(diǎn)<b class='flag-5'>一下</b>CST電磁仿真軟件的求解器

    使用JTAG仿真器在vivado環(huán)境抓信號時報錯咋辦?

    在使用JTAG仿真器在vivado環(huán)境抓信號時,報如下錯誤:
    的頭像 發(fā)表于 11-14 10:37 ?2973次閱讀

    探討一下汽車數(shù)據(jù)中占據(jù)半壁江山的差分信號

    隨著汽車ADAS的發(fā)展,對車載數(shù)據(jù)傳輸速率要求越來越高,相應(yīng)而生的以太網(wǎng)傳輸速率更是達(dá)到了10Gbps以上,高速傳輸?shù)臅r代,信號的完整性至關(guān)重要,與生命安全密切相聯(lián),今天我們就來探討一下汽車數(shù)據(jù)中占據(jù)半壁江山的差分信號。
    的頭像 發(fā)表于 11-08 09:50 ?667次閱讀
    <b class='flag-5'>探討</b><b class='flag-5'>一下</b>汽車數(shù)據(jù)中占據(jù)半壁江山的差分信號

    詳細(xì)介紹一下PSS+Pnoise仿真

    PSS+Pnoise仿真是很多電路要用到的仿真,今天我們詳細(xì)介紹一下這個仿真。
    的頭像 發(fā)表于 11-03 18:13 ?5614次閱讀
    詳細(xì)介紹<b class='flag-5'>一下</b>PSS+Pnoise仿真

    分享一下STM32基于CubeMX獨(dú)立看門狗的使用方法

    項目里面需要加個獨(dú)立看門狗,就上網(wǎng)了解了一下,具體原理后期有時間再分享,今天先簡單分享一下使用方法。
    的頭像 發(fā)表于 10-26 14:38 ?2552次閱讀
    分享<b class='flag-5'>一下</b>STM32基于CubeMX獨(dú)立看門狗的使用方法

    認(rèn)識一下幾個常用的門級電路

    標(biāo)準(zhǔn)單元庫是數(shù)字集成電路的積木,是復(fù)雜電路和系統(tǒng)的基礎(chǔ)。今天我們來認(rèn)識一下其中的幾個常用門級電路。
    的頭像 發(fā)表于 10-09 15:49 ?1112次閱讀
    認(rèn)識<b class='flag-5'>一下</b>幾個常用的門級電路