0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

RISC-V的 CPU 驗(yàn)證挑戰(zhàn)

張強(qiáng) ? 來源:uuwyfsdfsf ? 作者:uuwyfsdfsf ? 2022-07-27 17:21 ? 次閱讀

RISC-V 正受到整個(gè)半導(dǎo)體行業(yè)的關(guān)注。它提供了一個(gè)開源解決方案的誘惑,任何人都可以利用它來創(chuàng)建自己的 CPU 或自定義加速器。

當(dāng)然,深入挖掘并出現(xiàn)挑戰(zhàn)。RISC-V 是新的,還沒有多年現(xiàn)場(chǎng)驗(yàn)證經(jīng)驗(yàn)的好處。這意味著精心選擇和執(zhí)行的 CPU 驗(yàn)證策略至關(guān)重要。這也意味著“黃金參考模型”的可用性是必須保護(hù)的關(guān)鍵組件。如果沒有已知的良好參考,就不可能對(duì)驗(yàn)證結(jié)果有信心。擁有自定義指令集模擬器 (ISS) 對(duì)成功至關(guān)重要。

CPU 設(shè)計(jì)和相關(guān)指令集架構(gòu) (ISA) 的正確驗(yàn)證是 CPU 核心工程組必須解決的最具挑戰(zhàn)性的活動(dòng)之一。與固定功能設(shè)計(jì)或模塊不同,CPU 是可編程的,旨在執(zhí)行許多不同的任務(wù)。最終,它是由其 ISA 的廣度和深度以及程序員利用 ISA 的不同方式來定義的。即使使用超級(jí)計(jì)算機(jī),考慮到指令、內(nèi)存利用率、數(shù)據(jù)模式等的所有組合,實(shí)現(xiàn)對(duì) CPU 的 100% 驗(yàn)證也需要數(shù)千年的時(shí)間。

相反,CPU 驗(yàn)證小組必須更聰明地工作,并專注于進(jìn)行“足夠”的驗(yàn)證以發(fā)現(xiàn)最有可能出現(xiàn)的問題?!白銐颉钡亩x基于特定的 CPU 和 ISA 變化——例如廣泛的功能集與狹窄的集中集——以及可能是安全關(guān)鍵或通用的最終應(yīng)用程序市場(chǎng),例如。

大型處理器公司花費(fèi)數(shù)年時(shí)間和數(shù)億美元為其特定處理器和指令集開發(fā)驗(yàn)證流程和方法。他們從時(shí)間和經(jīng)驗(yàn)中受益,即便如此,多年來的顯著問題表明,針對(duì)每種可能的情況驗(yàn)證 CPU 設(shè)計(jì)是多么困難。

在構(gòu)建用于 CPU 驗(yàn)證的方法、流程和工具集時(shí),RISC-V 設(shè)計(jì)和驗(yàn)證小組有很多選擇。例如,一些團(tuán)體可能更喜歡基于經(jīng)驗(yàn)的 Accellera 通用驗(yàn)證方法 (UVM) 標(biāo)準(zhǔn),而另一些團(tuán)體可能更喜歡 C。任何一種方法都是合適的。

同樣,在模擬平臺(tái)方面有多種選擇,通常根據(jù)經(jīng)驗(yàn)或已經(jīng)使用的模擬平臺(tái)做出決定。較新的公司權(quán)衡投資于 EDA 行業(yè)的事實(shí)上的標(biāo)準(zhǔn)模擬器或開源模擬器(如 Verilator)的優(yōu)缺點(diǎn)。雖然沒有任何答案適用于所有情況,但在前進(jìn)之前就驗(yàn)證環(huán)境達(dá)成一致是必須的。

該流程的另一個(gè)關(guān)鍵組成部分是所選 ISA 的 CPU 參考模型??赡芎苋菀渍J(rèn)為它可以在內(nèi)部開發(fā),這是一個(gè)固有的風(fēng)險(xiǎn)提議。開發(fā) CPU 是一項(xiàng)艱巨的任務(wù)。最好尋找一個(gè)經(jīng)過驗(yàn)證的外部參考模型,即驗(yàn)證 CPU 和 ISA 所依據(jù)的“黃金”標(biāo)準(zhǔn)。

裝備驗(yàn)證流程

poYBAGLeLtOAWXnHAADTgGwP0JU003.jpg

RISC-V 驗(yàn)證流程應(yīng)包含大量組件,以確保 RISC-V CPU 開發(fā)人員實(shí)現(xiàn)其驗(yàn)證目標(biāo)。(圖片:SmartDV)

有了這么長(zhǎng)的標(biāo)準(zhǔn)列表,確定一個(gè)符合所有條件的驗(yàn)證流程似乎是一項(xiàng)無(wú)望的任務(wù)。一個(gè) RISC-V CPU 驗(yàn)證平臺(tái)是一個(gè)完整的環(huán)境,用于嚴(yán)格驗(yàn)證基于 RISC-V 的新 CPU 設(shè)計(jì),專門為 RISC-V CPU 開發(fā)人員實(shí)現(xiàn)對(duì)其設(shè)計(jì)的全面驗(yàn)證。它與 SystemVerilog/UVM 和基于 C 的流程以及所有行業(yè)標(biāo)準(zhǔn)的模擬器和 Verilator 兼容。支持所有 RISC-V ISA 的測(cè)試套件以及經(jīng)過驗(yàn)證的黃金參考模型。

RISC-V CPU 或定制加速器的商業(yè)驗(yàn)證流程將為驗(yàn)證組提供對(duì)其驗(yàn)證結(jié)果的急需信心,并創(chuàng)造開放式協(xié)作和創(chuàng)新。

審核編輯:彭靜
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    18927

    瀏覽量

    227245
  • cpu
    cpu
    +關(guān)注

    關(guān)注

    68

    文章

    10702

    瀏覽量

    209391
  • 可編程
    +關(guān)注

    關(guān)注

    2

    文章

    810

    瀏覽量

    39597
  • RISC-V
    +關(guān)注

    關(guān)注

    44

    文章

    2141

    瀏覽量

    45712
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    加入全球 RISC-V Advocate 行列,共筑 RISC-V 的未來 !

    加入RISC-VAdvocate行列!我們正在尋找來自世界各地的RISC-V愛好者,通過全球推廣和參與,成為支持RISC-V進(jìn)步的關(guān)鍵參與者。作為一名RISC-VAdvocate,您將
    的頭像 發(fā)表于 09-10 08:08 ?123次閱讀
    加入全球 <b class='flag-5'>RISC-V</b> Advocate 行列,共筑 <b class='flag-5'>RISC-V</b> 的未來 !

    RISC-V Summit China 2024 青稞RISC-V+接口PHY,賦能RISC-V高效落地

    沁恒在歷屆峰會(huì)上分享RISC-V在MCU領(lǐng)域的創(chuàng)新成果,和大家共同見證了本土RISC-V產(chǎn)業(yè)的成長(zhǎng)。早在第一屆RISC-V中國(guó)峰會(huì)上,沁恒就公開了青稞RISC-V系列量產(chǎn)芯片的關(guān)鍵技術(shù)
    的頭像 發(fā)表于 08-30 18:18 ?1094次閱讀
    <b class='flag-5'>RISC-V</b> Summit China 2024  青稞<b class='flag-5'>RISC-V</b>+接口PHY,賦能<b class='flag-5'>RISC-V</b>高效落地

    Imagination CPU 系列研討會(huì) | RISC-V 平臺(tái)的性能分析和調(diào)試

    為了讓開發(fā)者及工程師深入了解Imagination的CPU產(chǎn)品及相關(guān)解決方案,Imagination將陸續(xù)推出5期線上研討會(huì),包含:RISC-V平臺(tái)的性能分析和調(diào)試;RISC-V安全和全球平臺(tái)可信
    的頭像 發(fā)表于 08-10 08:28 ?170次閱讀
    Imagination <b class='flag-5'>CPU</b> 系列研討會(huì) | <b class='flag-5'>RISC-V</b> 平臺(tái)的性能分析和調(diào)試

    risc-v的發(fā)展歷史

    RISC-V的發(fā)展歷史可以追溯到2006年左右,當(dāng)時(shí)David Patterson和其他研究者開始探索創(chuàng)建一個(gè)開放和可擴(kuò)展的指令集架構(gòu)(ISA)。以下是RISC-V發(fā)展的主要里程碑: 一、起源與初步
    發(fā)表于 07-29 17:20

    rIsc-v的缺的是什么?

    能與RISC-V的起步較晚、生態(tài)系統(tǒng)支持不足等因素有關(guān)。為了進(jìn)一步提高市場(chǎng)份額和認(rèn)可度,RISC-V需要不斷加強(qiáng)自身的技術(shù)實(shí)力和生態(tài)建設(shè)。 4. 技術(shù)挑戰(zhàn) 技術(shù)復(fù)雜性和實(shí)現(xiàn)難度:盡管RISC-
    發(fā)表于 07-29 17:18

    RISC-V為何如此重要?

    本文由半導(dǎo)體產(chǎn)業(yè)縱橫(ID:ICVIEWS)編譯自xda-developersRISC-V正在緩慢而悄然地改變CPU市場(chǎng)。RISC-V在過去幾年中一直是行業(yè)流行語(yǔ),它正在慢慢改變半導(dǎo)體市場(chǎng)。但是
    的頭像 發(fā)表于 04-29 08:28 ?247次閱讀
    <b class='flag-5'>RISC-V</b>為何如此重要?

    RISC-V有哪些優(yōu)點(diǎn)和缺點(diǎn)

    新的、尚未被廣泛驗(yàn)證的技術(shù)。 需要注意的是,隨著RISC-V技術(shù)的不斷發(fā)展和生態(tài)系統(tǒng)的逐步完善,其缺點(diǎn)可能會(huì)逐漸被克服。同時(shí),RISC-V的優(yōu)點(diǎn)也使其在多個(gè)領(lǐng)域具有廣闊的應(yīng)用前景,包括服務(wù)器、物聯(lián)網(wǎng)、嵌入式系統(tǒng)等。
    發(fā)表于 04-28 09:03

    RISC-V有哪些優(yōu)缺點(diǎn)?是堅(jiān)持ARM方向還是投入risc-V的懷抱?

    的架構(gòu),而不是嘗試新的、尚未被廣泛驗(yàn)證的技術(shù)。 需要注意的是,隨著RISC-V技術(shù)的不斷發(fā)展和生態(tài)系統(tǒng)的逐步完善,其缺點(diǎn)可能會(huì)逐漸被克服。同時(shí),RISC-V的優(yōu)點(diǎn)也使其在多個(gè)領(lǐng)域具有廣闊的應(yīng)用前景,包括服務(wù)器、物聯(lián)網(wǎng)、嵌入式系統(tǒng)
    發(fā)表于 04-28 08:51

    解鎖RISC-V技術(shù)力量丨曹英杰:RISC-V與大模型探索

    4月12日,第二期“大家來談芯|解鎖RISC-V技術(shù)力量”在上海臨港新片區(qū)頂科永久會(huì)址舉辦,本期沙龍聚焦RISC-V技術(shù),圍繞AI時(shí)代的RISC-V市場(chǎng)機(jī)會(huì)、RISC-V在汽車領(lǐng)域的應(yīng)
    的頭像 發(fā)表于 04-16 08:16 ?480次閱讀
    解鎖<b class='flag-5'>RISC-V</b>技術(shù)力量丨曹英杰:<b class='flag-5'>RISC-V</b>與大模型探索

    淺談RISC-V微架構(gòu)驗(yàn)證方式

    RISC-V 是一個(gè)開放的 ISA,任何人都可以接受它并實(shí)現(xiàn)處理器。但RISC-V市場(chǎng)的領(lǐng)導(dǎo)者知道,僅僅因?yàn)樗麄儾恍枰Ц对S可使用費(fèi),并不意味著RISC-V是便宜的選擇。
    發(fā)表于 04-15 11:34 ?507次閱讀
    淺談<b class='flag-5'>RISC-V</b>微架構(gòu)<b class='flag-5'>驗(yàn)證</b>方式

    瑞薩推出采用自研CPU內(nèi)核的通用32位RISC-V MCU 加強(qiáng)RISC-V生態(tài)系統(tǒng)布局

    瑞薩推出采用自研CPU內(nèi)核的通用32位RISC-V MCU 加強(qiáng)RISC-V生態(tài)系統(tǒng)布局 RISC-V MCU為開發(fā)人員帶來低功耗、高性能的全新選擇以及全面工具鏈支持。 全球半導(dǎo)體解決
    發(fā)表于 03-28 19:00 ?391次閱讀

    RISC-V 基礎(chǔ)學(xué)習(xí):RISC-V 基礎(chǔ)介紹

    特性使得CPU 指令預(yù)取、分支預(yù)測(cè)、指令流水線等部件的效能大大發(fā)揮,幾乎一個(gè)時(shí)鐘周期能執(zhí)行多條指令 RISC 的代表產(chǎn)品是 ARM 和 RISC-V。現(xiàn)在,兩者已經(jīng)沒有明顯的界限了,開始相互融合了 8.
    發(fā)表于 03-12 10:25

    Imagination:RISC-V CPU的重要力量

    根據(jù)SHD集團(tuán)最近發(fā)布的報(bào)告顯示,RISC-V正全速發(fā)展中。通過分析從2021年到2030年這十年間RISC-V核在不同應(yīng)用和功能領(lǐng)域的潛在市場(chǎng),作者RichWawrzyniak得出結(jié)論稱,到
    的頭像 發(fā)表于 03-07 08:26 ?645次閱讀
    Imagination:<b class='flag-5'>RISC-V</b> <b class='flag-5'>CPU</b>的重要力量

    什么是RISC-V

    siFive搞RISC-V 賽昉搞RISC-V 香山搞RISC-V 到底什么是RISC-V? 先不問有什么用,RISC-V目前的能力來說,工
    發(fā)表于 02-02 10:41

    新思科技收購(gòu)Ansys,拓展RISC-V驗(yàn)證驗(yàn)證解決方案

    Imperas擁有的虛擬軟件模擬技術(shù)廣泛拓展至 RISC-V領(lǐng)域,為整個(gè)產(chǎn)業(yè)鏈帶來便利。2018年,該公司推出的 riscvOVPsim成為首款免費(fèi) RISC-V指令集模擬器,便于工程師們單核RISC-V
    的頭像 發(fā)表于 12-27 09:57 ?471次閱讀